SU1511853A1 - Преобразователь серии импульсов в пр моугольный импульс - Google Patents

Преобразователь серии импульсов в пр моугольный импульс Download PDF

Info

Publication number
SU1511853A1
SU1511853A1 SU884353812A SU4353812A SU1511853A1 SU 1511853 A1 SU1511853 A1 SU 1511853A1 SU 884353812 A SU884353812 A SU 884353812A SU 4353812 A SU4353812 A SU 4353812A SU 1511853 A1 SU1511853 A1 SU 1511853A1
Authority
SU
USSR - Soviet Union
Prior art keywords
trigger
bus
pulse
input
output
Prior art date
Application number
SU884353812A
Other languages
English (en)
Inventor
Юрий Николаевич Цыбин
Original Assignee
Предприятие П/Я А-3724
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3724 filed Critical Предприятие П/Я А-3724
Priority to SU884353812A priority Critical patent/SU1511853A1/ru
Application granted granted Critical
Publication of SU1511853A1 publication Critical patent/SU1511853A1/ru

Links

Landscapes

  • Noise Elimination (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

Изобретение может быть использовано в системах обработки и формировани  импульсных сигналов. Цель изобретени  - повышение помехоустойчивости. Устройство содержит генератор 1 тактовых импульсов, счетчик 2 импульсов, D - триггер 3, входную шину 5, выходную шину 6 и шину 7 логической единицы. Введение D - триггера 4 повышает надежность работы устройства при поступлении импульса помехи, одиночного импульса или серии импульсов, период следовани  которых больше наперед заданной величины. 1 ил.

Description

i
сл
00 СП
00
315
Изобретение относитс  к импульсной технике и может быть использовано в системах обработки и формировани  импульсных сигналов.
Цель изобретени  - повьшшние помехоустойчивости .
На чертеже представлена электрическа  функциональна  схема предлагаемого преобразовател .
Преобразователь серии импульсов в пр моугольный импульс содержит генератор 1 тактовых импульсов, счетчик 2 импульсов, два D-триггера 3 и 4, входную шину 5, выходную шину 6 и шину 7 логической единицы, причем выход генератора 1 тактовых импульсов соединен с С-входом счетчика 2 импульсов, R-вход которого соединен с шиной 5, R-входом триггера 4 и С-входом триггера 3, а выход - с С-входом триггера 4, D-вход которого соединен с шиной 7 логической единицы , а выход - с D и S-входами триггера 3, выход которого соединен с выходной шиной.
Преобразователь серии импульсов в пр моугольный импульс работает следующим образом.
При отсутствии импульсов на шине 5 счетчик 2 переполн етс  при счете импульсов генератора 1. По фронту переполнени  счетчика 2 триггер 4 устанавливаетс  в состо ние 1. По переднему фронту 1 с триггера 4 устанавливаетс  также в состо ние 1 по пр мому выходу (О - по инверсному ) триггер 3. Это состо ние триггеров 3 и 4 периодически подтверждаетс  сигналом переполнени  счетчика 2. По фронту первого импульса из серии по шине 5 счетчик 2 и триггер 4 устанавливаютс  в состо ние О. При зтом на D- и Б-входах триггера 3 устанавливаетс  с некоторой задержкой потенциал О. Так как фронт первого импульса с шины 5 поступил на С-вход триггера 3 раньше этого, то триггер 3 остаетс  в предыдущем состо нии - 1 на шине 6, а О - на S-входе триггера 3 раз- решает прием информации с его D-входа по очередному сигналу на его С-входе. Если интервал времени сУт
34
первого импульса до последующего
с шины 5 удовлетвор ет условию
-at ,.j TO 2 - 1,
где Tg - период импульсов генератора I;
п - разр дность счетчика 2, то по фронту второго импульса с шины 5 триггер 3 принимает состо ние
о по пр мому выходу (1 - по инверсному ), а триггер 4 подтверждает свое состо ние О. Если последующие импульсы с шины 5 поступают с тем же или меньшим интервалом времени, то
состо ние триггеров 3 и 4 не мен етс . Если указанное условие дл -Л t мезвду импульсами не выполн етс , то по сигналу переполнени  :счетчика 2, который формируетс  внутри этого интервала времени Jt, триггеры 3 и 4 устанавливаютс  в состо ние 1 по пр мому выходу. При этом в О периодически устанавливаетс  триггер 4, а триггер 3 остаетс  в состо нии 1
по пр мому выходу.
Если на шине 5 будет одиночный импульс (помеха), то триггер 4 устанавливаетс  в состо ние О по прй- мому выходу, но триггер 3 не peaj H- рует на этот импульс. Через врей /З t триггер 4 снова устанавливаетс  в состо ние 1 по пр мому выходу и устройство готово к приему информации .

Claims (1)

  1. Формула изобретени 
    Преобразователь серии импульсов в пр моугольный импульс, содержащий входную щину, генератор тактовых импульсов , счетчик импульсов и выходную шину,-соединенную с выходом первого триггера, от ичающий- с   тем, что, с целью повышени  помехоустойчивости , в него введены шина логической единицы и второй триггер , причем входна  .шина соединена, с R-входами счетчика импульсов и второго триггера, а также с С-входом первого триггера, S-вход и D-вход
    которого соединены с выходом второго триггера, D-вход которого соединен с шиной логической единицы, а С-рход с выходом счетчика импульсов, С-вход которого соединен с выходом гёнератора тактовых импульсов.
SU884353812A 1988-01-04 1988-01-04 Преобразователь серии импульсов в пр моугольный импульс SU1511853A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884353812A SU1511853A1 (ru) 1988-01-04 1988-01-04 Преобразователь серии импульсов в пр моугольный импульс

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884353812A SU1511853A1 (ru) 1988-01-04 1988-01-04 Преобразователь серии импульсов в пр моугольный импульс

Publications (1)

Publication Number Publication Date
SU1511853A1 true SU1511853A1 (ru) 1989-09-30

Family

ID=21346458

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884353812A SU1511853A1 (ru) 1988-01-04 1988-01-04 Преобразователь серии импульсов в пр моугольный импульс

Country Status (1)

Country Link
SU (1) SU1511853A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № .911711, кл. Н 03 К 5/156, 06.06о80. Авторское свидетельство СССР № 1251310, кл, Н 03 К 5/156, 21.05о84, *

Similar Documents

Publication Publication Date Title
SU1511853A1 (ru) Преобразователь серии импульсов в пр моугольный импульс
SU1758844A1 (ru) Формирователь последовательности импульсов
SU1265981A1 (ru) Устройство дл выделени импульсов
SU1150760A1 (ru) Устройство дл подсчета числа импульсов
SU1522383A1 (ru) Цифровой генератор импульсов
SU1084980A1 (ru) Устройство дл преобразовани серии импульсов в пр моугольный импульс
SU1633489A1 (ru) Счетчик с произвольным нечетным коэффициентом счета
SU1690183A1 (ru) Компаратор
SU1166312A1 (ru) Устройство декодировани
SU1182483A1 (ru) Цифровой измеритель длительности импульсов
RU1826127C (ru) Формирователь импульсов
SU1667268A1 (ru) Устройство предварительной синхронизации
SU1677870A1 (ru) Управл емый делитель частоты с дробным коэффициентом делени
SU1679625A1 (ru) Счетное устройство
SU1622926A2 (ru) Формирователь временных интервалов
RU4423U1 (ru) Устройство выделения заданного по счету импульса из последовательности
SU1485447A1 (ru) Устройство для мажоритарного выбора асинхронных сигналов
SU1336217A1 (ru) Преобразователь серии импульсов в одиночный импульс
SU1045389A1 (ru) Коммутатор каналов
SU799120A1 (ru) Устройство задержки и формировани иМпульСОВ
SU1721813A1 (ru) Устройство дл формировани импульсов
SU1160550A1 (ru) Формирователь одиночного импульса
SU1626352A1 (ru) Формирователь одиночного импульса
SU1424120A1 (ru) Дискриминатор длительности импульсов
SU1262709A2 (ru) Устройство дл контрол серий импульсов