SU1166312A1 - Устройство декодировани - Google Patents

Устройство декодировани Download PDF

Info

Publication number
SU1166312A1
SU1166312A1 SU843693516A SU3693516A SU1166312A1 SU 1166312 A1 SU1166312 A1 SU 1166312A1 SU 843693516 A SU843693516 A SU 843693516A SU 3693516 A SU3693516 A SU 3693516A SU 1166312 A1 SU1166312 A1 SU 1166312A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
outputs
elements
output
triggers
Prior art date
Application number
SU843693516A
Other languages
English (en)
Inventor
Алексей Николаевич Сенин
Владимир Еремович Амбарцумов
Александр Александрович Борисенко
Original Assignee
Предприятие П/Я А-3070 (Филиал Предприятия П/Я А-1001)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3070 (Филиал Предприятия П/Я А-1001) filed Critical Предприятие П/Я А-3070 (Филиал Предприятия П/Я А-1001)
Priority to SU843693516A priority Critical patent/SU1166312A1/ru
Application granted granted Critical
Publication of SU1166312A1 publication Critical patent/SU1166312A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)
  • Dc Digital Transmission (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

УСТРОЙСТВО ДЕКОДИРОВАНИЯ, содержащее входной формирователь, первый и второй триггеры, первьп и второй элементи ИЛИ, первый и второй элементы задержки, первый и второй элементы И, первые входы которых соединены с соответствующими выходами входного формировател , а вторые входы подключены к выходам соответственно второго и первого триггеров и входам первого элемента ИЛИ, отличающеес  тем, что, с целью повышени  достоверности декодировани , в него введены первый и второй согласующие элементы, первый и второй резисторы и первый и второй триггеры Шмитта, стробирующие входы первого и второго триггеров плд.ключены к соответствующим выходам входного формировател , инверсный выход каждого триггера соединен с информационным входом другого триггера, выходы , элементов И соединены с входами второго элемента ИЛИ, выходы первого и второго элементов Ш1И подключен к входам соответствующих согласующих элементов,выходы которык соединены через соответствукжцие резисторы с плюсовой шиной источника пита (Я ни  и через соответствуюпще элементы задержки подключены к входам соответствующих триггеров Шмитта, выходы .которых подключены соответственно к входам установки в О триггеров и к тактовому выходу устройства, а выход второго элемента И соединен с э: информационным выходом устройства. CD 00

Description

I .1 Изобретение относитс  к вычислительной технике и технике св зи и может быть использовано при создани приемного устройства биимпульсного самосинхронизирующегос  сигнала, например, в лини х св зи ЭВМ с внеш ними абонентами. Известно устройство декодировани содержащее фазовый детектор, входы которого соединены с входом устрой ства непосредственно и через элемент задержки OJ. Недостатками этого устройства  вл ютс  его мала  помехозащищенность и низка  достоверность преоб разовани . Наиболее близким к изобретению  вл етс  устройство декодировани , содержащее входной формирователь, первый и второй триггеры, первый и второй элементы ИЛИ, первый и второй элементы задержки, первый и вто рой элементы И, первые входы которы соединены с соответствукицими выхода ми входного формировател , а вторые входы подключены к выходам соответственно второго и первого триггеров и входам первого элемента ИЛИ, кроме того, первьй и второй элементы ИЛИ через соответствующие элементы задержки, соединены с входам установки в нуль соответственно третьег и четвертого триггеров и первого и второго триггеров, а выкоды входного формировател  подключены к вхо дам второго элемента ИЛИ и к входам сумматора, выход которого соединен с, тактовыми входами всех триггеров информационные входы первого и второго триггеров подключены к выходам входного формировател , а третьего и Четвертого триггеров - к выходам соответствующих элементов И {,2 J. .Недостатком известного устройств  вл етс  резкое снижение достоверности декодировани  при искажении длительности импульсов, наступающем в линии св зи на высоких скорост х передачи. Это обусловлено тем, что при декодировании используютс  передний и задний фронты обоих импул сов биимпульсной посыпки. На высоки скорост х передачи при искажени х длительности импульсов соседние им пульсы одинаковой пол рности могут слитьс  и часть фронтов при этом пропадет. 22 Цель изобретени  - повышение достоверности декодировани . Поставленна  цель достигаетс  тем, что .в устройство декодировани , содержащее входной формирователь, первый и второй триггеры, первый и второй элементы ИЛИ, nepBbni и второй элементы задержки, первьй и второй элементы И, первые входы которых соединены с соответствующими вьсходами входного формировател , а вторые входы подключены к выходам соответственно второго и первого триггеров и входам первого элементаИЛИ, введены первый и второй согласующие элементы , первый и второй резисторы и первый и второй триггеры Шмитта, стробирующие входы первого и второго триггеров подключены к соответствующим выходам входного формировател , инверсный выход каждого триггера соединен с информационным входом другого триггера, выходы элементов И соединены с входами второго элемента ИЛИ, выходы первого и второго элементов ИЛИ подключены к входам соответствующих согласующих элементов, выходы которых соединены через соответствующие резисторы с плюсовой шиной источника питани  и через соответствующие элементы задержки подключены к входам соответствующих триггеров Шмитта, выходы KOTopbDC подключены соответственно к входам установки в О триггеров и к тактовому выходу устройства, а выход второго элемента И соединен с информационным выходом устройства. На фиг. 1 представлена принципиальна  электрическа  схема устройства на фиг. 2 - временные диаграммы, по сн ющие работу устройства. Устройство декодировани  содержит входной формирователь 1, выходы 2 и 3которого соединены со стробирую- щими входами первого 4 и второго 5 триггеров, пр мые выходы 6 и 7 которых соединены с первыг входами первого 8 и второго 9 элементов И и входами первого элемента ИЛИ 10, выход которого через последовательно соединенные первьй согласующий элемент 11, первьй элемент 12 задержки и первый триггер Шмитта 13 соединен с . входом 14 установки в О триггеров 4и 5, выход 15 второго элемента И 9 подключен к выходной шине устройства , а также .к первому входу второ3 го элемента ИЛИ 16, второй вход кото рого подключен к выходу первого элемента И 8, а выход через последовательно соединенные второй согласую 1ЧИЙ элемент 17, второй элемент 18 задержки и второй триггер Шмитта 19 подключен к тактовому выходу 20 устройства, через резисторы 21 и 22 к плнюовой шине источника питани  подключены выходы согласуюпцсс элементов 11 и 17. Первый 12 и второй 18 элементы . задержки могут быть выполнены в виде RC-цепочек. В качестве согласующих элементов 11 и 17 использованы согласующие эле менты с открытым коллектором. На фиг, 2 представлены: с - входна  информаци , поступающа  на вход формировател  1; 5 , в - информаци  с выхода формировател  .1 -v , Э информаци  с выходов триггеров 4 и 5 е - информаци  на выходе триггера Шмитта 13; ж - информаци  на выходе элемента 12 задержки; j- - информаци  на тактовом выходе 20; п - информаци  на выходе 15 элемента и 9. Устройство работает следующим образом. В исходном состо нии триггеры 4 и 5 наход тс  в состо нии логического нул , а конденсаторы элементов 12 и 18 задержки разр жены. По заднему фронту первого импульса казкдой биимпульсной посылки первый триггер 4 либо второй триггер 5 устанавливаетс  в 1 и остаетс  в этом состо нии до прихода импульса установки в О с выхода 14 первого триггера иЬдатта 13. Временна  задержка С (фиг. 2), равна  времени нахождени  триггера- в единичном состо нии, должна быть меньше либо равна 3/4 Т ( т- период следовани  биимпульсных посылок) и определ етс  временем зар да врем задающего конденсатора первого элемента 12 задержки до напр жени  {J- срабатывани  первого триггера Шмитта 13. Длительность обнул ющего импульса 2 дл  устойчивой работы схемы долж на быть больше времени задержки сра батывани  триггеров 4 и 5 по входам установки в О и определ етс  временем разр да врем задающего коиден сатора первого элемента 12 задержки до напр жени  отпускани  первого триггера Шмитта 13. Кроме того, сз 124 ма fJ, равна  времени нахождени  схемы в заблокированном состо нии , должна удовлетвор ть условию f. Т (tr, + г , ) Г , при , г, ,.. Последнее их этих соотношений вытекает из того, что врем  полного раз:р да конденсатора первого элемента 12 задержки должно быть меньше 1/4 Т дл  того, чтобы он был возвращен в исходное состо ние к середине следующей биимпульсной посылки. Если логическое содержание бита информации , передаваемого с помощью биимпульсной посылки, соответствует логической единице, то запускаетс  триггер 4, и на его пр мом выходе 6 по вл етс  импульс, если логическое содержание бита равно О, то запускаетс  триггер 5, и на его выходе 7 по вл етс  положительный импульс. Таким образом, в результате декодировани  каждой биимпульсной посылки, на выходах 6 либо 7 по вл етс  импульс положительной пол рности, причем по вление импульса на выходе, 6 соответствует единичному значению бита И1 ормации, а по вление импульса на выходе 7 соответствует кулевому значению бита информации, передаваемого в этой посылке. На высоких скорост х передачи длительность второго импульса биимпульсной посыпки увеличиваетс , что может привести к сли нию отдельных импульсов двух соседних посылок. Пунктиром на временной диаграмме (фиг. 2) показаны еще не слившиес  импульсы. Достоверность декодировани , как видно из временных диаграмм J, и (фиг. 2), на которых представлена форма выходных сигналов устройства , не зависит от длительности импульсов посылок, даже в случае их сли ни , так как дл  работы устройства декодировани  существенно наличие только заднего фронта первого импульса биимпульснсй помылки и несущественно наличие других фронтов. В случае выполнени  первого эле-, мента 12 задержки в виде линии задержки , указанные ограничени  его параметров принимают вид З/ВТ 1/2 , где - задержка в линии задержки, т - период биимпульсных посылок,
5 Второй элемент 18 задержки служит дл  сдвига тактовых импульсов относительно данных. Он может быть выполнен как в виде линии задержки, так и в виде РС-цепочки, и служит дл  дополнительного увеличени  достоверности декодировани . Ограничени , накладьшаемые на его параметры, свод тс  к тому, чтобы его врем  задержки быпо примерно равно полови1663126
не длительности импульсов, снимаемых с выхода устройства (фиг, 2 И).
Таким образом, за счет введени  триггеров Шмитта и согласующих элементов и организат ии новых св зей устройство декодировани  становитс  нечувствительным к искажению длительности импульсов биимпульсньгх посылок, чем и обеспечиваетс  более высока  10 достоверность декодировани .

Claims (1)

  1. УСТРОЙСТВО ДЕКОДИРОВАНИЯ, содержащее входной формирователь, первый и второй триггеры, первый и второй элементы ИЛИ, первый и второй элементы задержки, первый и второй элементы И, первые входы которых соединены с соответствующими выходами входного формирователя, а вторые входы подключены к выходам соответственно второго и первого триггеров и входам первого элемента ИЛИ, отличающееся тем, что, с целью повышения* достоверности декодирования, в него введены первый и второй согласующие элементы, первый и второй резисторы и первый и второй триггеры Шмитта, стробирующие входы первого и второго триггеров плдключены к соответствующим выходам входного формирователя, инверсный выход каждого триггера соединен с информационным входом другого триггера, выходы. элементов И соединены с входами второго элемента ИЛИ, выходы первого и второго элементов ИЛИ подключен^ к входам соответствующих согласующих элементов,выходы которых соединены через соответствующие резисторы с плюсовой шиной источника питания и через соответствующие элементы задержки подключены к входам соответствующих триггеров Шмитта, выходы .которых подключены соответственно к входам установки в 0 триггеров и к тактовому выходу устройства, а выход второго элемента И соединен с информационным выходом устройства.
    (19) >
SU843693516A 1984-01-20 1984-01-20 Устройство декодировани SU1166312A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843693516A SU1166312A1 (ru) 1984-01-20 1984-01-20 Устройство декодировани

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843693516A SU1166312A1 (ru) 1984-01-20 1984-01-20 Устройство декодировани

Publications (1)

Publication Number Publication Date
SU1166312A1 true SU1166312A1 (ru) 1985-07-07

Family

ID=21100820

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843693516A SU1166312A1 (ru) 1984-01-20 1984-01-20 Устройство декодировани

Country Status (1)

Country Link
SU (1) SU1166312A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Гойхман Э.И., Лосев Ю.И. Передача.информации в АСУ. М., Св зь, 1976, с. 126, рис. 6-21. 2. Авторское свидетельство СССР № 926638, KJi. G 06 F 3/00, 18.03.80 (прототип). *

Similar Documents

Publication Publication Date Title
US4282488A (en) Noise eliminator circuit
SU1166312A1 (ru) Устройство декодировани
SU1444955A1 (ru) Устройство дл приема информации
SU1522383A1 (ru) Цифровой генератор импульсов
SU624357A1 (ru) Формирователь синхронизированных импульсов
SU1187253A1 (ru) Устройство для временной привязки импульсов
SU1511853A1 (ru) Преобразователь серии импульсов в пр моугольный импульс
SU1449983A1 (ru) Устройство дл ввода информации
SU497733A1 (ru) Счетчик импульсов в телеграфном коде
SU1552363A1 (ru) Формирователь сигналов управлени
SU705660A1 (ru) Формирователь импульсов малой длительности по переднему и заднему фронтам входного импульса
SU1160550A1 (ru) Формирователь одиночного импульса
SU576662A1 (ru) Делитель на 7
SU834868A1 (ru) Формирователь импульсов
SU711673A1 (ru) Селектор импульсной последовательности
SU1444937A1 (ru) Делитель частоты следовани импульсов с регулируемой длительностью импульсов
SU1264324A1 (ru) Двухканальный дискриминатор импульсов
SU1677870A1 (ru) Управл емый делитель частоты с дробным коэффициентом делени
SU1153392A1 (ru) Устройство дл формировани одиночного импульса
SU1709499A1 (ru) Устройство дл формировани импульсов ответа
SU1050102A1 (ru) Формирователь импульсов
SU900458A1 (ru) Регистр
SU764109A1 (ru) Формирователь импульсов
RU1837300C (ru) Устройство дл сопр жени абонента с каналом св зи
SU1580383A1 (ru) Устройство дл сопр жени источника и приемника информации