SU1444955A1 - Устройство дл приема информации - Google Patents

Устройство дл приема информации Download PDF

Info

Publication number
SU1444955A1
SU1444955A1 SU874310885A SU4310885A SU1444955A1 SU 1444955 A1 SU1444955 A1 SU 1444955A1 SU 874310885 A SU874310885 A SU 874310885A SU 4310885 A SU4310885 A SU 4310885A SU 1444955 A1 SU1444955 A1 SU 1444955A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
trigger
inputs
elements
Prior art date
Application number
SU874310885A
Other languages
English (en)
Inventor
Владимир Еремович Амбарцумов
Андрей Юрьевич Болдырев
Александр Александрович Борисенко
Original Assignee
Предприятие П/Я А-3070
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3070 filed Critical Предприятие П/Я А-3070
Priority to SU874310885A priority Critical patent/SU1444955A1/ru
Application granted granted Critical
Publication of SU1444955A1 publication Critical patent/SU1444955A1/ru

Links

Landscapes

  • Dc Digital Transmission (AREA)

Abstract

Изобретение относитс  к электро- ; св зи, вычислительной технике и может использоватьс  в системах последовательной передачи цифровой инфорнации . Целью изобретени   вл етс  повышение помехоустойчивости устройства за счет селекции импульсов по длительности . Устройство осуществл ет . прием биимпульсных трехуровневых сигналов и преобразование их в двухуровневые импульсные сигналы. Устройство содержит информационные входы 1, линейный блок 2, элементы И-НЕ 3, 4, 7, 8, триггеры 5, 6, 10, 16, элементы ИЛИ 9, 15 20, информационный и тактовьй выходы 12 и 13, вход 14 сброса, блоки- 18, 21 задержки, резисторы 18, 22, 27, 28, конденсаторы 18, 23, оптроны 29, 30 и шину 26 единичного потенциала. 2 ил. с е

Description

Г
4ik Фь
U
СО
сл
СП
Изобретение относитс  к электросв зи , вьтислительной Технике и может использоватьс  в системах последовательной передачи цифровой информации с биимпульсными трехуровневыми сигналами .
Цель изобретени  - товышение помехоустойчивости устройства.
фронту этого импульса, прошедшего через элемент ИЛИ 15, триггер 16 установитс  в единичное состо ние,
На втором выходе блока 2 по витс  импульс положительной пол рности, соответствующий отрицательной полу- вЪлне биимпульсной посылки (фиг,2в).
На пр мом выходе триггера 5 уста
На фиг.1 представлена функциональ- )о новитс  положительный потенциал, ко- на  схема устройства; на фиг.2 - вре- торый подаетс  на выход 12 устройства (фиг.2е). На элементе ИHfT 7 произойдет совпадение сигналов по двум входам, и с его выхода сигнал
менные диаграммь, по сн ющие работу устройства.
Устройство дл  приема информации содержит (фиг.1) информационные входы 1, линейный блок 2, первый, третий элементы И-НЕ 3 и 4, первый, второй RS-триггеры 5 и 6, четвертый, второй элементы И-НЕ 7 и 8, первьм элемент ИЛИ 9, четвертый D-триггер 10, элемент НЕ 11, информационный и тактовый выходы 12 и 13 устройства, вход 14 сброс устройства, третий элемент ИЛИ 15, третий D-триггер 16,
ства (фиг.2е). На элементе Ипроизойдет совпадение сигнало двум входам, и с его выхода с
15 отрицательной пол рности прор элемент ИЛИ 9, с выхода котор нал положительной пол рности с  на тактовый вход триггера же сигнал, задержанный на эле
20 НЕ 11 и ИЛИ 20, подаетс  на R триггера 10, подтвержда  разр на срабатывание триггера 10 п ду ( фиг. 2и) .
С в.ыхода триггера 10 сигна
второй блок 17 задержки,- выполненный 25 етс  на выход 13 устройства. на резисторе 18, конденсаторе 19, второй элемент ИЛИ 20, первый блок 21 задержки на резисторе 22, конденсаторе 23 и элементах НЕ 24 и 25,, и шину
По з аднему фронту входного са, соответствующего отрицате полуволне биимпульсной посыпк хода блока 2 через элементы И 30 ИЛИ 9,,НЕ 11 и ИЛИ 20 на R-вх
26 единичного потенциала.
Линейный блок 2 выполнен на резисторах 27 и 28 на оптронах 29 и 30.
Устройство работает следующим образом .
Импульс сброса при включении пи- тани  поступает на вход 14 сброс устройства и через элемент ИЛИ 15 по переднему фронту устанавливает триггер 16 в единичное состо ние. Чере врем , формируемое блоком 17 задержки с выхода элемента 20 ИЛИ на вход триггера 10 поступает сигнал, уста- навливаюащй триггер 10 в исходное нулевое состо ние, и через врем , формируемое блоком 21 задержки, тригге- ры 5, 6, 16 также устанавливаютс  в исходное нулевое состо ние.
На выходах 12 и 13 устройства устанавливаетс  логический нуль.
В случае поступлени  на вход 1 биимпульсной посылки, соответствующий единичному входному сигналу (фиг.2а), на первом выходе блока 2 по витс  импульс положительной пол рности (фиг, 26) , соответствующий положительной полуволне биимпульсной посыпки. По переднему фронту данного импульса триггер 5 устанавливаетс  в единичное состо ние, а по заднему
новитс  положительный потенциал, ко- торый подаетс  на выход 12 устройства (фиг.2е). На элементе ИHfT 7 произойдет совпадение сигналов по двум входам, и с его выхода сигнал
отрицательной пол рности прорщет На элемент ИЛИ 9, с выхода которого сигнал положительной пол рности подаетс  на тактовый вход триггера 10. Этот же сигнал, задержанный на элементах
НЕ 11 и ИЛИ 20, подаетс  на R-вход триггера 10, подтвержда  разрешение на срабатывание триггера 10 по С-вхо ду ( фиг. 2и) .
С в.ыхода триггера 10 сигнал подаетс  на выход 13 устройства.
По з аднему фронту входного импульса , соответствующего отрицательной полуволне биимпульсной посыпки, с выхода блока 2 через элементы И-НЕ 7, ИЛИ 9,,НЕ 11 и ИЛИ 20 на R-вход триггера 10 подаетс  сигнал дл  формировани  заднего фронта импульса на выходе 13 устройства.
В то же врем ; по заднему фронту этого входного импульса в блоке 21 задержки формируетс  фронт импульса сброса. Величина задержки сигнала в блоках 17 и 21 одинакова и выбираетс  из расчета
-К1Д
Т,
где с.зад - врем  задержки;
Т - длительность импульса положительной или отрицательной полуволны биим- пульсного сигнала. По импульсу сброса, сформированному блоком 21 задержки, триггеры 5, 6, 16 устанавливаютс  в исходное состо ние .
На выходах 12 и 13 устанавливаетс  логический нуль. При этом, на выходе триггера 16 мен етс  потенциал с положительного на отрицательный, и сигнал через блок 17 задержки, элемент ИЛИ 20 и блок 21 задержки поступает на сбросовые входы триггеров 5, 6, 10, 16, устанавлива  их в исходное состо ние и разреша  прохождение следующих посьшок с информационного входа устройства.
Аналогично работает устройство при поступлении на вход биимпульсИо- го сигнала, соответствующего О, только в этом случае переключаетс  триггер 6 и на выходе 12 будет отсутствовать импульс (фиг.2е).
При поступлении на вход 1 помехи после информационной биимпульсно посылки (фиг.2а) на выходе блока 2 по в тс  соответствующие импульсы, но они не вызовут срабатывани  триггеров 5, 16, так как на сбросовом входе данных триггеров будет отрицательный потенциал с выхода блока 21 задержки.
Таким образом, наличие помех, искажающих первый или второй импульсы биимпульсной посьики, или же помех, следующих сразу же после биимпульсно посыпки, не сказываетс  на работоспособности устройства, т.е. изобретение позвол ет повысить помехоустой- 25 элемента ИЛИ подключены к выходам
чивость устройства за счет селекции импульсов по длительности.

Claims (1)

  1. Формула изобретени 
    соответственно первого и третьего элементов И-НЕ, выход Третьего элемента ИЛИ соединен с тактовым входом третьего триггера, вход установки в 30 О которого подключен к выходу первого блока задержки, информационные входы третьего и четвертого триггеров подключены к шине единичного потенциала , выход третьего триггера
    Устройство дл  приема информации, содержащее линейный блок, входы которого  вл ютс  информационными входами устройства, первый выход линейного блока соединен с первыми входами g соединен через второй блок задержки первого и второго элементов И-НЕ, с первым входом второго элемента ИЛИ, выход первого элемента И-НЕ соединен с входом установки в 1 единицу первого триггера, инверсный выход которого соединен с первым входом третье- о НЕ - с вторым входом второго элемен- го элемента И-НЕ, пр мой выход перво- та ИЛИ, вход установки в О четвер- го триггера соединен с первым входом четвертого элемента И-НЕ и  вл етс  информационным выходом устройства, второй выход линейного блока соедивыход первого элемента ИЛИ соединен непосредственно с тактовым входом четвертого триггера и через элемент
    того триггера подключен к выходу вто- рого элемента ИЛИ, выход четвертого триггера  вл етс  тактовым выходом устройства.
    иен с вторыми входами третьего и четвертого элементов И-НЕ, выход третьего элемента И-НЕ соединен с входом установки в 1 второго триггера, пр мой и инверсный выходы которого соединены с вторыми входами соответственно второго и первого элементов И-НЕ, выходы второго и четвертого элементов И-НЕ соединены соответственно с первым и вторым входами первого элемента ИЛИ, второй элемент ИЛИ, выход которого соединен через первый блок задержки с входами установки в О первого и второго триггеров , и шину единичного потенциала.
    целью повышени  помехоустойчивости устройства, в него введены третий и четвертьш триггеры, второй блок задержки , третий элемент ИЛИ и элемент НЕ, первый вход третьего элемента РШИ  вл етс  входом Сброс устрой- ства, второй и третий входы третьего
    соответственно первого и третьего элементов И-НЕ, выход Третьего элемента ИЛИ соединен с тактовым входом третьего триггера, вход установки в О которого подключен к выходу первого блока задержки, информационные входы третьего и четвертого триггеров подключены к шине единичного потенциала , выход третьего триггера
    соединен через второй блок задержки с первым входом второго элемента ИЛИ, Е - с вторым входом второго элемен- та ИЛИ, вход установки в О четвер-
    соединен через второй блок задержки с первым входом второго элемента ИЛИ НЕ - с вторым входом второго элемен- та ИЛИ, вход установки в О четвер-
    выход первого элемента ИЛИ соединен непосредственно с тактовым входом четвертого триггера и через элемент
    соединен через второй блок задержки с первым входом второго элемента ИЛИ, НЕ - с вторым входом второго элемен- та ИЛИ, вход установки в О четвер-
    того триггера подключен к выходу вто- рого элемента ИЛИ, выход четвертого триггера  вл етс  тактовым выходом устройства.
SU874310885A 1987-07-22 1987-07-22 Устройство дл приема информации SU1444955A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874310885A SU1444955A1 (ru) 1987-07-22 1987-07-22 Устройство дл приема информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874310885A SU1444955A1 (ru) 1987-07-22 1987-07-22 Устройство дл приема информации

Publications (1)

Publication Number Publication Date
SU1444955A1 true SU1444955A1 (ru) 1988-12-15

Family

ID=21329593

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874310885A SU1444955A1 (ru) 1987-07-22 1987-07-22 Устройство дл приема информации

Country Status (1)

Country Link
SU (1) SU1444955A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1166312, кл. Н 03 М 13/00, 1984. Авторское свидетельство СССР № 1051708, кл. Н 03 К 13/24, 1982. *

Similar Documents

Publication Publication Date Title
US4282488A (en) Noise eliminator circuit
SU1444955A1 (ru) Устройство дл приема информации
SU1675885A1 (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
SU1166312A1 (ru) Устройство декодировани
SU1571753A1 (ru) Преобразователь периода следовани импульсов в напр жение
SU437208A1 (ru) Синхронизатор импульсов
SU1119196A1 (ru) Мажоритарное устройство
SU1389008A2 (ru) Устройство дл приема ьиимпульсного сигнала
RU2044406C1 (ru) Селектор импульсов заданной длительности
SU1383472A1 (ru) Временный селектор импульсов
SU473181A1 (ru) Устройство дл сравнени двоичных чисел
SU896764A1 (ru) Устройство дл приема дискретной информации
SU1050102A1 (ru) Формирователь импульсов
SU1187253A1 (ru) Устройство для временной привязки импульсов
SU1106022A1 (ru) Логический узел
SU750566A1 (ru) Регистр сдвига
SU486462A1 (ru) Устройство управлени серией импульсов
RU1837300C (ru) Устройство дл сопр жени абонента с каналом св зи
SU1370751A1 (ru) Формирователь импульсов
SU470922A1 (ru) Устройство дл счета импульсов
SU1451840A1 (ru) Устройство дл формировани импульсов
SU900458A1 (ru) Регистр
SU671034A1 (ru) Делитель частоты импульсов на семь
SU1503068A1 (ru) Устройство дл распределени и задержки импульсов
SU1358089A1 (ru) Устройство совпадений