SU1119172A1 - Распределитель импульсов - Google Patents

Распределитель импульсов Download PDF

Info

Publication number
SU1119172A1
SU1119172A1 SU833580253A SU3580253A SU1119172A1 SU 1119172 A1 SU1119172 A1 SU 1119172A1 SU 833580253 A SU833580253 A SU 833580253A SU 3580253 A SU3580253 A SU 3580253A SU 1119172 A1 SU1119172 A1 SU 1119172A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
elements
inputs
outputs
input
Prior art date
Application number
SU833580253A
Other languages
English (en)
Inventor
Альберт Никитович Фойда
Валерий Алексеевич Андреев
Иван Михайлович Бойко
Валентин Васильевич Маркачев
Original Assignee
Предприятие П/Я В-8117
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8117 filed Critical Предприятие П/Я В-8117
Priority to SU833580253A priority Critical patent/SU1119172A1/ru
Application granted granted Critical
Publication of SU1119172A1 publication Critical patent/SU1119172A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

РАСПРЕДЕЛИТЕЛЬ ИМПУЛЬСОВ на четное число каналов, содержащий п RS-триггеров на элементах И-НЕ, 2ft выход 1ых элементов И-НЕ, выходы которых  вл ютс  выходами каналов, Т -триггер, вход которого  вл етс  входной шиной распределител , отличающийс  тем, что, с целью повьплени  достоверности функционировани  и упрощени , введены элемент задержки, первый и второй элементы И и m дополнительных выходных элементов И-НЕ, выходы которых  вл ютс  выходами дополнительных га каналов, к входу установки в единицу RS-триггеров номера К подключень выходы выходных элементов И-НЕ с номерами 2 , где А - целое число, начина  с нул , а ко входу установки в ноль RS-триггера номера К подключены выходы выходных элементов И-НЕ с номерами 3 2 + А , первый и второй выходы Т -триггера, выходы первого и второго элементов И подключены к первым входам соответственно первого, третьего, второго и четвертого выходных элементов И-НЕ и к входам выходных элементов И-НЕ, номер которых больше номера данных элементов на число, кратное четьфем, ко вторым входам третьего и остальных нечетных выходных элементов подключен выход того элемента И-НЕ RS-триггера, ко входам которого подключен выход предыдущего нечетного выхода эле-мента И-НЕ, третий и остальные входы третьего и остальных нечетных выходных элементов подключены к выходам RS-триггеров, к которым подключены второй и остальные входы предыдущего нечетного выходного элемента за исключением выхода триггера , ко входу установки которого подключен выход рассматриваемого элемента , второй и остальные входы каждого четного выходного элемента И-НЕ соединены с соответствующими вхоQD даьда предыдущего нечетного элемента И-НЕ и с выходами соответствующих :Н5-триггеров, причем третий и четвертый выходы Т -триггера соединены с i первыми входами соответственно первого и второго элементов И, вторые входы которых подключены через элемент .задержки к входной шине распределител  .

Description

Изобретение относитс  к импульс ной технике, в частности к электронным коммутаторам, и может быть испальзовано в устройствах распределени  импульсов по каналам информ ционных измерительных н вычислител ных систем. Известен распределитель импульсо на четное число каналов содержащий п RS-триггеров и 2« выходных элементов И-НЕ С 3Недостаток устройства - низка  достоверность функционировани . Известен также распределитель им пульсов на нечетное число каналов, содержащий п RS-триггеров на элемен тах И-НЕ 2г выходных элементов Н-Н выходы которых  вл ютс  выходами каналов, Т -триггер, вход которого  вл етс  входной шиной распределител  2 . Недостатками этого распределител импульсов  вл ютс  большое число элементов - не менее двух на канал а также недостаточно высока  достоверность функционировани  в св зи с возможностью ложных режимов работы . Цель изобретени  - повышение дос товерности функционировани  и упрощение . Указанна  цель достигаетс  тем, что в распределитель импульсов на четное число каналов, содержащий п RS-триггеров на элементах И-НЕ, 2п выходных элементов И-НЕ, выходы соторых  вл ютс  выходами каналов, Т -триггер, вход которого  вл етс  входной шиной распределител , введены элемент задержки, первый и второй элементы И и га дополнительных выходных элементов И-НЕ, выходы которых  вл ютс  выходами дополнительных m каналов, ко входу установки в единицу RS-триггера нс5мера К подключены выходы выходных элементов И-НЕ с номерами 2 + А 2 где А-целое число, начина  с нул , а ко входу установки в ноль RS-триг гера номера К подключены выходы выходных элементов И-НЕ с номерами 3 « 2 + А . первый и второй выходы Т -триггера. выходы первого и второго элементов И подключены к первым входам соответственно первого, третьего, второго и четвер того выходных элементов И-НЕ и ко входам выходных элементов И-НЕ, номер которых больше номера данных 21 элементов на число, кратное четырем , ко вторым входам третьего и остальных нечетных выходных элементов подключен выход того элемента И-НЕ RS-триггера, ко входам которого подключен выход предыдущего нечетного выходного элемента И-НЕ, третий и остапьные входы третьего и остальных нечетных выходных элементов подключены к выходам RS-триггеров, к которым подключены второй и остальные BxojohJ предыдущего нечетного выходного элемента за исключением выхода триггера, ко входу установки которого подключен выход рассматриваемого элемента, второй и остапьные входы каждого четного выходного элемента И-НЕ соединены с соответствующими входами предыдущего нечетного элемента И-НЕ и с выходами соответствующих RS-триггеров, причем третий и четвертый выходы-Т -триггера соединены с первыми входами соответственно первого и второго элементов И, вторые входы которых подключены через элемент задержки ко входной шине распределител . На фаг. 1 представлена функциональна  электрическа  схема распределител  импульсов на 16 каналов; на 4Я-1Г. 2 - временна  диаграмма работы распределител . Распределитель импульсов содержит п () RS-триггеров 1-3 на элементах И-НЕ 4-9, 2п выходных элементов И-НЕ 10-15 и m () дополнительных выходных элементов И-НЕ 16-25 выходы которых  вл ютс  выходами 26-41 канапов, входную шину 42, элемент 43 задержки, первый 44 и второй 45 элементы И и Т -триггер 46 на шести элементах ИЛИ-НЕ 47-52. Входна  шина 42 соединена со входом Т4,-триггера 46 и через элемент 43 задержки со вторыми входами первого 44 и второго 45зпементов И, первые входы которых подключены соответственно к третьему и четвертому выходам Т -триггера 46. Первый выход Т -триггера 46 соединен с первыми входами первого 10, п того 14, дев того 18 и тринадцатого 22 выходных элементов И-НЕ. Второй выход Т -триггера 46 соединен с первыми входами третьего 12, седьмого 16, одиннадцатого 20 и п тнадцатого 24 выходных элементов И-НЕ, Выход первого элемента И 44 соединен с перками входами второго I1,
шестого 15, дес того 19 и четырнадцатого 23 выходных элементов И-НЕ.
Выход второго элемента И 45 соединен с первыми входами четвертого 13, восьмого 17, двенадцатого 21 и шестнадцатого 25 выходных элементов И-НЕ.
Выход 26 соединен с первым входом элемента И-НЕ 4, выход 28 - с первым входом элемента И-НЕ 6, выход 30 - со вторым входом элемента И-НЕ 5, выход 32 - с первым входом элемента И-НЕ 8, выход 34 - со вторым входом элемента И-НЕ 4, выход 36 со вторым входом элемента И-НЕ 7, выход 38 - с третьим входом элемента И-НЕ 5, выход 40 - со вторым входом элемента И-НЕ 9.
Единичный и нулевой выходы RSтриггера 1 соединены соответственно со вторыми входами третьего 12, четвертого 13, одиннадцатого 20, двенадцатого 21 и со вторыми входами седьмого 16, восьмого 17, п тнадцатого 24, шестнадцатого 25 выходм 1х элементов И-НЕ.
Единичный и нулевой выходы RSтриггера 2 соединены соответственно со вторыми входами п того 14, шестого 15, с третьими входами седьмого 16, восьмого 17, дев того 18, дес того 19 и со вторыми входами первого 10. второго 11, тринадцатого 22, четырнадцатого 23, с третьими входами п тнадцатого 24, шестнадцатого 25 элементов И-НЕ.
Единичный и нулевой выходы RSтриггера 3 соединены соответственно со вторыми входами дев того 18, дес того 19, третьими входами с одиннадцатого 20 по четырнадцатый 23 и с третьими входами с первого 10 по шестой 15 выходных элементов И-НЕ.
Распределитель импульсов работает следующим образом.
В исходном состо нии (фиг.2, момент ТП элементы И-НЕ 4,6,8,48 наход тс  в состо нии с низким потенциалом на выходе, а элементы 10-24, 5,7,8,47,45 - с высоким по1724
тенциапом на выходе. В момент Т2 на вход 42 приходит первый отрицательный импульс и на выходе элемента ИЛИ-НЕ 49 по ап етс  положительный - импульс, который поступает на вход элемента И-НЕ и на выходе 26 по вл етс  отрицательный импульс, кг торый устанавливаетс  первый RS-триггер I на элементах И-НЕ 4 и 5 в со-: сто ние 1. После окончани  действи  первого отрицательного импульса на выходе элемента И 44 на входе 42 в момент ТЗ по вл етс  положительный импульс, который поступает на вход элемента И-НЕ 11 и-на выходе 27 по вл етс  отрицательный импульс. При приходе второго отрицательного импульса на вход 42 в момент Т4 по вл етс  положительный импульс на входе элемента 50, который поступает на вход элемента И-НЕ 12, на выходе которого по вл етс  отрицательный импульс, который устанавливает второй RS-триггер 2 на элементах И-НЕ 6 и 7 в
состо ние 1. После окончани  действи  второго отрицательного импульса на входе 42 на выходе элемента И 45 в момент Т5 по вл етс  положительный импульс, который поступает на вход элемента И-НЕ I3 и на выходе 29 по вл етс  отрицательный импульс. При приходе остальных с третьего по восьмой отрицательных импульсов на вход 42 ана5 логичным образом по вл ютс  последовательно отрицательные импульсы на выходах 30-41.
При поступлении следук цих импуль0 сов на вход 42 цикл работы устройства повтор етс .
Технический эффект от испопь вани  изобретени  заключаетс  в упрощении схемы и повьппении надежности функционировани , благодар  комбинированному управлению выходными элементами И-НЕ сигналами с выходов Т -триггера и группы RS-триггеров .
Фиг. 2

Claims (3)

  1. РАСПРЕДЕЛИТЕЛЬ ИМПУЛЬСОВ на четное число каналов, содержащий η RS-триггеров на элементах И-НЕ,
  2. 2 η выходных элементов И-НЕ, выходы которых являются выходами каналов, Т^-триггер, вход которого является входной шиной распределителя, отличающийся тем, что, с целью повышения достоверности функционирования и упрощения, введены элемент задержки, первый и второй элементы И и m дополнительных выходных элементов И-НЕ, выходы которых являются выходами дополнительных m каналов, к входу установки в единицу RS-триггеров номера К подключены выходы выходных элементов И-НЕ с номерами 2К+А · 2к+2-1, где А - целое число, начиная с нуля, а ко входу установки в ноль RS-триггера номера К подключены выходы выходных элементов И-НЕ с номерами
  3. 3 · 214 + А г 2 к+2-| , первый и второй выходы Т -триггера, выходы первого и второго элементов И подключены к первым входам соответственно первого, третьего, второго и четвертого выходных элементов И-НЕ и к входам выходных элементов И-НЕ, номер которых больше номера данных элементов на число, кратное четырем, ко вторым входам третьего и остальных нечетных выходных элементов подключен выход того элемента И-НЕ RS-триггера, ко входам которого подключен выход предыдущего нечетного выхода элемента И-НЕ, третий и остальные входы третьего и остальных нечетных выходных элементов подключены к выходам RS-триггеров, к которым подключены второй и остальные входы предыдущего нечетного выходного элемента за исключением выхода триггера, ко входу установки которого подключен выход рассматриваемого элемента, второй и остальные входы каждого четного выходного элемента И-НЕ соединены с соответствующими входами предыдущего нечетного элемента И-НЕ и с выходами соответствующих RS-триггеров, причем третий и четвертый выходы Т^-триггера соединены с j первыми входами соответственно первого и второго элементов И, вторые входы которых подключены через элемент задержки к входной шине распределителя .
    ШКГТГТ^
    1 I I I.9
SU833580253A 1983-04-16 1983-04-16 Распределитель импульсов SU1119172A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833580253A SU1119172A1 (ru) 1983-04-16 1983-04-16 Распределитель импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833580253A SU1119172A1 (ru) 1983-04-16 1983-04-16 Распределитель импульсов

Publications (1)

Publication Number Publication Date
SU1119172A1 true SU1119172A1 (ru) 1984-10-15

Family

ID=21059438

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833580253A SU1119172A1 (ru) 1983-04-16 1983-04-16 Распределитель импульсов

Country Status (1)

Country Link
SU (1) SU1119172A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 517160, кл. Н 03 К 17/62, 03.01.75. 2. Авторское свидетельство СССР № 705683, кл. Н 03 К 17/62, 28.06.77 (прототип). *

Similar Documents

Publication Publication Date Title
SU1119172A1 (ru) Распределитель импульсов
SU1728975A1 (ru) Устройство выбора каналов
SU1188876A1 (ru) Распределитель импульсов
SU1193672A1 (ru) Числоимпульсный квадратор
SU1157544A1 (ru) Устройство дл функционально-параметрического контрол логических элементов
SU1058081A1 (ru) Устройство синхронизации последовательности импульсов
SU1172001A1 (ru) Устройство дл преобразовани серии импульсов в пр моугольный импульс
SU744622A1 (ru) Устройство дл определени отклонени частоты импульсной последовательности от заданной
SU1652986A1 (ru) Устройство дл селекции признаков при распознавании образов
SU1441402A1 (ru) Устройство дл мажоритарного выбора сигналов
SU1651285A1 (ru) Многоканальное устройство приоритета
SU1298759A1 (ru) Устройство дл ввода-вывода информации
SU1226661A1 (ru) Счетчик в коде "2 из @
SU1649563A1 (ru) Устройство дл моделировани двухканальной системы массового обслуживани
RU1787285C (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
SU1661979A1 (ru) Устройство дл выделени первого и последнего импульсов в пачке
SU839067A1 (ru) Делитель частоты с любым целочис-лЕННыМ КОэффициЕНТОМ дЕлЕНи
SU817711A1 (ru) Устройство дл умножени частотыСлЕдОВАНи иМпульСОВ
SU1420653A1 (ru) Устройство дл синхронизации импульсов
SU894710A1 (ru) Устройство приоритета
SU1358080A1 (ru) Устройство экстрапол ции временного интервала
SU1117624A1 (ru) Устройство дл управлени обменом по асинхронной магистрали вычислительной системы
SU1506545A1 (ru) Устройство дл счета бипол рных импульсов
SU1265981A1 (ru) Устройство дл выделени импульсов
SU1075393A1 (ru) Преобразователь серий импульсов в пр моугольные импульсы