SU1441402A1 - Устройство дл мажоритарного выбора сигналов - Google Patents

Устройство дл мажоритарного выбора сигналов Download PDF

Info

Publication number
SU1441402A1
SU1441402A1 SU874236859A SU4236859A SU1441402A1 SU 1441402 A1 SU1441402 A1 SU 1441402A1 SU 874236859 A SU874236859 A SU 874236859A SU 4236859 A SU4236859 A SU 4236859A SU 1441402 A1 SU1441402 A1 SU 1441402A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
output
elements
signal
Prior art date
Application number
SU874236859A
Other languages
English (en)
Inventor
Николай Николаевич Тарасевич
Original Assignee
Белорусский государственный университет им.В.И.Ленина
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Белорусский государственный университет им.В.И.Ленина filed Critical Белорусский государственный университет им.В.И.Ленина
Priority to SU874236859A priority Critical patent/SU1441402A1/ru
Application granted granted Critical
Publication of SU1441402A1 publication Critical patent/SU1441402A1/ru

Links

Landscapes

  • Electromechanical Clocks (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано при обработке резервированной по времени информации . Целью изобретени   вл етс  упрощение устройства. Устройство формирует на своем сигнальном выходе сигнал в тот момент времени, когда на информационном входе, непосредственно соединенном с инфорьшционным выходом, присутствует истинный сигнал. Устройство не измен ет параметров входного сигнала. Оно содержит два триггера 12, 13, три элемента И 8, 9, 10, два элемента ИЛИ 6, 7 и один элемент ЗАПРЕТ 11. 2 ил.

Description

о с
Фua.i
11
Изобретение относитс  к автомати- ке и вычислительной технике и может быть использовано при обработке ре- зервирОЕЗниой по времени информации.
Цель H3o6peTetmH - упрощение устройства .
На фиг,1 представлена схема устройства; на фиг,2 временные диаграммы сигналов,
Устройство дл  мажоритарного выбора сигналов (фиг. J) содержит вход 1 сброса, тактовый вход 2j информацном нын вход 3, дополнительный выход АЭ информационный выход 5 элементы И,ПИ 6 и 7, элементы И , элемент ЗА- , двухтактные RS-триггеры 12
ПРЕТ 1 и 13,
Устройство работает следу1с цим образом .
Б исходном состо нии триггеры 12 и 13 установлены в нулевое состо ние , на входах 1, 2, 3 и выходах 1, сигналы отсутствуют. После каждых трех тактовых сигналов, поступающих иа ВХОД 2, на вход 1 поступает сигнал Сброс. На вход 3 поступает информаци  , котора  транзитом проходит и а выход 5 .
Рассмотрим работу устройства при поступлении на вход 3 комбинаций, в которых первые два сигнала одинаковы т.е. 000,001, ПО и ill. По-окончании первого тактового импульса, по- ступающе го на вход 2, в единичное состо ние устанавливаетс  триггер 12 если на входе 3 О, или триггер 13, если на. входе 3 . Второй тактовый импульс подтверждает состо ние соответствующего триггера и проходит на выход Д либо через элемент И 9, либо через элемент И 10 (в зависимости от того, нули или единеды поступают на вход 3). С выхода, элемента ИЛИ 7 через элемент ИЛИ б триггеры 12 или 13 устанавливаютс  в нулевое состо ние. По третьему тактовому сигналу в единичное состо ние устанавливаетс  один из триггеров 12 или 13, который затем устанавливаетс  в нулевое сос
то ние сигналом Сброс % поступаюп1им на вход 1.
Таким образом, при поступлении на вход 3 комбинаций 000, 001, ПО ипи 111 сигнал на выходе 4 по вл етс  од- повременно с сигналом на выходе 5,
указыва  истинное значение входного сигнала.
0
5
о
5
0
5
0
5
0
При обработке комбинаций 010, 011, 100, 101 по первому тактовому импульсу в единичное состо ние устанавливаетс  один из триггеров 12 или 13, по второму - другой, а третий тактовый импульс проходит на выход 4 либо через элемент И 9, лийо через элемент И JO и совпадает с истинным значением информа1 онного сигнала на выходе 5. Одно1временно сигналом с выхода элемента ИЛИ 7 через элемент ИЛИ 6 триггеры 12 и 13 устанавливаютс  в нулевое состо ние. Поступающий затем на вход 1 сигнал Сброс подтверждает нулевое состо ние триггеров, после чего начинаетс  след тощий цикл приема информации.

Claims (1)

  1. Формула изобретени 
    Устройство дл  мажоритарного выбо- , ра сигналов, содержащее первый элемент И и элемент ЗАПРЕТ, тактовый и информационный входы устройства соединены соответственно с первым и вторым входами первого элемента И, отличающеес  тем, что, С целью упрощени  устройства, в него введены второй и третий элементы И, первый и второй элементы ИЛИ, первый и второй двухтактовые RS-триггеры, вход сброса устройства подключен к первому входу первого элемента ИЛИ, эыход которого соединен с нулевыми входами первого и второго двухтактных ИБ-триггеров, единичные входы которых и первые входы второго и третьего элементов И подключены соответственно к выходам первого элемента И и элемента ЗАПРЕТ, иь-формацион- }ный и управл ющий входы которог о соединены соответственно с тактовым входом и информационными входом и выходом устройства, пр мьзе выходы первого и второго двухтактных RS-тригге- ров подключены соответственно к вторым входам второго и третьего элементов И, выходы которых соединены с первым и вторым входами второго элемента ИЛИ, выход которого подключен к сигнальному выходу устройства и второму входу первого элемента ИЛИ
    п
    п lii п п
    Л1
    Ли
    п п п I п ri| JTJLljlФиг . 2
SU874236859A 1987-03-25 1987-03-25 Устройство дл мажоритарного выбора сигналов SU1441402A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874236859A SU1441402A1 (ru) 1987-03-25 1987-03-25 Устройство дл мажоритарного выбора сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874236859A SU1441402A1 (ru) 1987-03-25 1987-03-25 Устройство дл мажоритарного выбора сигналов

Publications (1)

Publication Number Publication Date
SU1441402A1 true SU1441402A1 (ru) 1988-11-30

Family

ID=21301050

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874236859A SU1441402A1 (ru) 1987-03-25 1987-03-25 Устройство дл мажоритарного выбора сигналов

Country Status (1)

Country Link
SU (1) SU1441402A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2476923C1 (ru) * 2012-03-14 2013-02-27 Открытое акционерное общество "Концерн "Созвездие" Устройство для мажоритарного выбора сигналов

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1094034, кл. G 06 F 11/00, 1983. Букреев И.Н. и др. Микроэлектронные схемы цифровых устройств.. М.: Сов.радио 1975. *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2476923C1 (ru) * 2012-03-14 2013-02-27 Открытое акционерное общество "Концерн "Созвездие" Устройство для мажоритарного выбора сигналов

Similar Documents

Publication Publication Date Title
SU1441402A1 (ru) Устройство дл мажоритарного выбора сигналов
SU1084980A1 (ru) Устройство дл преобразовани серии импульсов в пр моугольный импульс
SU1728975A1 (ru) Устройство выбора каналов
SU1348809A1 (ru) Многоканальное устройство дл ввода информации
SU1631509A1 (ru) Многотактный рециркул ционный преобразователь врем - код
SU710054A1 (ru) Устройство дл распознавани двоичных знаков
SU1279072A1 (ru) Преобразователь код-временной интервал
SU1418656A1 (ru) Коммутатор дл управлени шаговым двигателем
SU1499338A1 (ru) Устройство дл возведени в степень
SU1157544A1 (ru) Устройство дл функционально-параметрического контрол логических элементов
SU962948A1 (ru) Устройство переменного приоритета
SU1283976A1 (ru) Преобразователь кода в период повторени импульсов
SU1383217A2 (ru) Устройство дл измерени отношени частот двух сигналов
SU1462291A1 (ru) Устройство дл определени экстремальных значений последовательности чисел
SU1275447A2 (ru) Устройство дл контрол источника последовательности импульсов
SU1403019A1 (ru) Способ определени состо ни контактов контактной группы
SU1517136A1 (ru) Преобразователь последовательного кода в параллельный
SU1695389A1 (ru) Устройство дл сдвига импульсов
SU1709293A2 (ru) Устройство дл ввода информации
SU1427370A1 (ru) Сигнатурный анализатор
SU1091162A2 (ru) Блок приоритета
SU1399736A1 (ru) Устройство дл суммировани временных интервалов
SU1075255A1 (ru) Преобразователь параллельного двоичного кода в число-импульсный код
SU1372594A1 (ru) Устройство выделени экстремумов сигнала
SU1472908A1 (ru) Устройство дл контрол распределител импульсов