SU738179A1 - Реверсивный счетчик - Google Patents

Реверсивный счетчик Download PDF

Info

Publication number
SU738179A1
SU738179A1 SU772495867A SU2495867A SU738179A1 SU 738179 A1 SU738179 A1 SU 738179A1 SU 772495867 A SU772495867 A SU 772495867A SU 2495867 A SU2495867 A SU 2495867A SU 738179 A1 SU738179 A1 SU 738179A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
trigger
output
counting
sign
Prior art date
Application number
SU772495867A
Other languages
English (en)
Inventor
Юрий Борисович Бренерман
Нина Георгиевна Шатрова
Original Assignee
Центральное конструкторское бюро гидрометеорологического приборостроения
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Центральное конструкторское бюро гидрометеорологического приборостроения filed Critical Центральное конструкторское бюро гидрометеорологического приборостроения
Priority to SU772495867A priority Critical patent/SU738179A1/ru
Application granted granted Critical
Publication of SU738179A1 publication Critical patent/SU738179A1/ru

Links

Landscapes

  • Logic Circuits (AREA)

Description

(54) РЕВЕРСИВНЫЙ СЧЕТЧЙК
Изобретение относитс  в области автоматики и может быть использовано в вычислительной и цифровой измерительной технике. ,
Известен реверсивный счетчик, содержащий счетные триггеры, триггер реверса, триггер-указатель кода, формирователь импульсов обращени  и триггер знака 1.
Недостатком такого реверсивного , счетчика  вл етс  наличие временной задержки между моментом поступлени  последнего импу.пьса входной последовательности на один из его входов и моментом выдачи результата .отсчета что снижает его быстродействие.
Известен реверсивный ,содержащий последовательно соединенные реверсивные счетные разр ды, образующие счетчик, устройство индикации, схему выделени  Нулевого состо ни  всех разр дов, триггер знака с ключами переключени , а также ключи коммутации входных сигналов и схемы ИЛИ. Вькода счетных разр дов соединены с входами устройства индикации, а: также через схему выделени  нулевого состо ни  с управл ющими входами К.ЛЮчей переключени  триггера знака, выО
которого соединеходы
и
ны попарно С ч.етырьм  ключами коммутации входных сигналов. Другие входи этих ключей соединены с .клеммами счетных сигналов пр мого и обратного, счетов. Выходы ключей попарно через ИЛИ соединены с Входами суммировани  и .вычитани  счетных разр дов . Отсчет производитс  только в
10 пр мом коде 2,
Недос атком этбго счетчика  вл ет с низкхзе быстродействие. -Цель изобретёни -повышение быстрО действ11Я реверсивного счетчика.
15 ... т.а. цель достигаетс  тем, что в рёЪёрс й бный счётчйк7сбдерЖащий по следовательно соединенные реверсивные , счетные , выходы которых пбдключёны к соответствующим входам
20 дешифратора нулевого состо ни , триггер знака, элемент И, один вход которого соединён с вькодом дешифратора нулевого состо ни ,  ругой вход - с входной шиной знака, а выход - с
25 -входом триггера знака, введены ;:7Т йггёр реверса и элетмент неравно Га«неб й7 Ьдй - вход которого соединен с входной шиной знака, другой ;вход - с пр мым выходом триггера зна30
ка, выход элемента неравнозначности соединей со счетньам входом триггера реверса, R-вход которого подключен к выходу дешифратора нулевого состо йй  и к счетному входу триггера знака , причем счетный вход первого счетного разр да соединен с входной шиной счётных импульсов, вход вычйта; йй  разр дов соединен с пр КИМ выходом, а вход сложени -с 66ратйЕлм выходом триггера реверса.
На фиг.1 приведена функциональна  tiSeMi ё15г:йвйого счетчика; на . фиг. 2, 3, 4, 5 данйврейённйё ди- . ; .граммы ра1боты счетчика дл  различных -ко1 индШ ёттШ-т т&5М
тей. ,,,,.-,;„; . . , ; , ./
Реверсивный счетчик содёрж1 Т реверсивные счетные разр ды 1, устройство 2 индикации, дешифратор 3 «S состо ни  всех разр дов счетчика , триггер 4 знака, триггер 5 реверса , элемент И б, элемент 7 нёравТгШначйдетй , - - Вйходы разр дов 1 соединены с вхо/дами устройства 2 emKsm« r fSKWe
через дешифратор 3 нулёвого сбе1гО  -. йи  вЬех разр дов счетчика с R-BXO- . дснй триггёра 5 ревёрйа, счётййм ЁХО fifSvi триггера 4 знака и одним из вхо  ов элемента и 6, ВторЬй вШ; элШёнта И подключен к шине 8 знййа входной последовательности, к которой также подключен один из входов злемента 7 неравнозначности. Выход элемента И б соединен с S-BX ojn@ flptirгера 4 знака, пр мой выход которЪго соедййён с вторлм входом элемента 7 неравнозначности. Выход этого злеМёйта соедййен 1гр счётным входим триггера 5 реверса, пр мой звыходкоTbpoirO подключен к входу вычитани  счётвьах разр дов 1, а обратный выход - к входу суммировани . Счетный вХбД Первого разр да соединей с входной шиной 9;счетных импульсов;
предлагаемый реверсивный счетчик работает следующим образом.
В йсХрднОМсоётО нии триггеры 4, 5 уб ШоёЯёййв нулебоесосто ние, элемент И б открыт по одному входу сигвалом с выхода дешифратора 3 йулевогЬ состо йй . С приходом первого-числа на входной шине 8 по вл етс  сигнал , соответствующий зйак чйсла, причем знаку плюс соответствует нулевой уровень, а знаку минус - единичный. На шине 9 по вл етс  первый йШульс первого числа. Знак riepBoro числа заЯШйдаеТс  триггером 4 знака,иЧего сос Ь нйе не измен етс , если знак Числа совпадает со Эн Тйс и
первого. Состо ние триггера 5 рёвёрda в этом случае также не иэмён етс , и по окончании второго числа в счетных разр дах будет хранитьс  сумма модулей Этих чисел.
В случае несовпадени  знаков благодар  наличию элемента 7 йеравно7381Г9
значности в момент поступлени  второго числа изменит свое состо ние триггер 5 реверса, который переведет счетные разр ды в режим вычитани . Если BTopde число при этом меньше первого по модулю, то,после его окончани  в счетных разр дах будет хранитьс  модуль разности чисел, а в триггере 4 знака - знак большего, т.е. первого числа. Если же модуль второго числа больше иодул  первого, то в MdMeHT по влени  нул  во всех счётных разр дах изменитс  состо ние триггеров 4 и 5 на противоположное. Триггер 5 ревёрСа заставит счетные разр ды работать вновь в режиме суммировани  И в результате в них зафиксируеТСЯ модуль разности двух чисел в пр мом коде, а триггер 4 будет хранить знак второго числа.
По сним работу реверсивного счетчика на.примерах. , Оба-числа положительные, и первое ЧИСЛО больше вТОрОго, например, пер- вое число +7, а второе +3. С приходом первого импульса первого числа состо ние элементов б и 7 не измен етс . По окончании первого импульса сигнал на -выходе дешифратора 3 нулевого -состо ни  принимает нулевой ПОтёнцИал,ЧТОне оказывает вли ни  на состо ние триггера 4 знака, который E earfiii5ye:T: niib на Положительный перепад на счётном входе. Так и триггер 5 реверса остаетс  в исходнОм соСто нии, то на входе суммиро- ,. вани  счетных разр дов 1 остаетс  п0тёнциал, и состо ние счетных райр дов 1 после прохождени  первого числа будет соответствовать числу 7. С приходом вТОрОгО. числа состо ние триггера 4зйака и триггера 5 реверйа не измен етс  из-за,совпадени  нулевых потенциалов на входах элементов 6 и , поэтому, после прохожде:йй  второго числа в .счетной линейке
будет зафийСИров ана сумма .двух чисел, равна  10.
Первое число положительное, второё отрицательное и по модулю первое брльшеёТОроТО; например, первое чйсло равйо +7, а второе минус 3 (см. фиг. 2). Прохождение первого числа будет ПОЛНОСТЬЮ соответствовать предыдущему примеру, и после его окончани  в счетной линейке будет хранитьс  код числа 7, а триггеры 4 и 5 будут сохран ть -ййЗсодное состо ние. С приходом йтороГОчйсл ана входе схемы . И б по витс  единичный сигнал, но триггер 4- знака не изменит своего сЬстЬ нй1й йй-За нулевого сигнала с Дешифратора 3 нулевого состо ни  на втором входе элемента И б. На выходе Элемента 7 неравнозначности по витс 
так как на его входах
сигнал
с выхода.
присутствуют сигналы
триггера 4 знака и i с входной шины.8 По .положительному перепаду
на своем счетном входе триггер 5 реверса перейдет в единичное состо ние и подает разрешающий потенциал на вход вычитани . После окончани  второго числа в счетчике будет хранитьс  модуль алгебраической суммы, т.е. ЧИСЛО 4, а знак .результата определ етс  потенциалом пр мого выхода .триггера знака 4, т.е. знак будет положительным в данном случае, так как триггер 4 знака осталс  в исходном положении. ,
Первое, число положительное, второе - отрицательное и по модулю больше первого, например, первое число равно -t-5, второе минус 7. Процессы в устройстве в этом, случае будут совпадать с предыдущим случаем до момента прохождени  п того импульса второго числа (см. фиг. 3). Так как импульсы второй последовательности вьачитались из числа, хран щегос  в (счетчике) счетных разр дах 1, то по окончании п того импульса на выходе дешифратора 3 нулевого состо ни  по  витс  единичный сигнал, которьГйустановит триггер 4 знака в единичное состо ние, что подтверждаетс  также по влением сигнала на S-входе с выхода элемента И б. По R-входу триг--, гер 5 реверса сигналом с выхода дешифратора 3 нулевого состо ни  врзвращаетс;  в исходное состо ние, что будет соответствовать режиму сло ени  в счетных разр дах, следовательно два оставшихс  импуль.са второго числа будут просуммированы с наход щимс  в счетчике нулем, и результат будет равен минус 2. .
Оба числа отрицательные и по модулю первое больше второго, например, первое число равно минус 5,. второе минус 3 (см. фиг. 4). При поступлении знака первого числа на входную шину 8 откроетс  элемент И б, так как до окончани  первого импульса на его обоих входах будет присутствовать единичный сигнал. Сигнал с ,йы- . хода элемента И б установит триггер 4 знака в единичное состо ние.
На выходе элемента неравнозначности во врем  всего процесса счета единичный сигнал не по витс , т.ак как на обоих его входах все врем  будут присутствовать сигналы . Вследствие этого триггер 5 реверса будет сохран ть свое исходное положение, и в счетной линейке зафиксируетс  сумма модулей двух чисел, равна  8, а в триггере 4 знак реэульта:та (минус ) .
Первое число отрицательное, второе - положительное и по модулю больше первого, например, первое число равно минус 3, а второе +5 (см.фиг.5) Прохождение первого числа аналог11чно прохождению его в предыдущем примере. При поступлении второго на выходе элемента неравнозна;чности по витс 
положительный перепад, который опрокинет тр иггёр 5 ревёрса. Импульсы . BToport егйсла будут вычитатьс  из . содержимсзго счетных разр дов до момёнта по влени  в них нул .в этот момент Сигнале ахйдадешифратора 3 нулевого состо ни  вернет в исход- ;ное срстсэ ние триггеры 4 и 5, в результате чё го ocTaJBiimecH импульсы второго гисла будут накапливатьс  в счетчике , а знак алгебраической суммы буO :дет соответствовать плюсу.
; Технико-экономический эффект заключаетс  в том, 1то повышаетс  быЬтродействие счетчика По сра1вненйю с про5 тотипом, сокращаетс  врем  выдачи ре;зультата счета на. врем  прохождени  :Входного импульса через логические
элементы И, ИЛИ и схему задержки. : Если обозначить врем  задержки сигиа0 ла ойним элементом через , то это
;|:Суммарное врем  Т будет составл ть пЬимернб
-
5
где Тд J - врем  задержки сигнала схе-- мой задержки, которое должно быть больше времени переходного процесса в триггере, обычно сЪот ветствует (2...3)Т,. поэтому
0
.Т (4...5)С.
- При исйользов.ании в счетных раз- . р дах схем сквозного (ускоренного) переноса врем  распространени  пере;НосаТ„ становитс  сравнимым с временем Т, и сокращениё задержки выдачи
5 результата на это врем  Т, сопоставимое с Т, становитс  весьма ощути- .
МЫМ. .

Claims (1)

  1. . . Формула изобретени 
    реверсив ьтй счетчик, содержащий последовательно соединённые реверсивные счетные разр да, выходы которых подключены к соответствующим входам дешифратора нулевого состо ни , триггер зна;ка, элемент И, один вход которого соединен с выходом депгафрато- . ра нулевого состо ни , другой вход - с входной шиной знака, а выход - с S-входом триггера знака, о т л и ч и и с   тем, что, с целью повышени  быстродействи , в него введены Tpifrrep;peBepca и элемент неравнозначности , один вход которого соединен с входнойшиной знака, другой вход - с пр мым выходом триггера знака , а. выход - со счётнь1М входом триггера реверса, R-вход которого подключен к выходу дешифратора нулевого состо ни  и к счетному входу триггера знака, причем счетный вход первоfiQ c4ieTHoro разр да соединен с входной шиной счетных импульсов, вход вычитани  счетных разр дов соединен с
    ifpHMBW выходом, a вход сложени  - с обратным выходом триггера реверса.
    Источники информации-, прин тые во внимание при экспертизе
    7 чист
    г 3
    Л
    run
    свидетельство СССР
    03 К 23/00, 14.02.72.
    свидетельство СССР
    03 К 23/00, 13.04.70
    2ЧЧСПО
    Lh
    i
SU772495867A 1977-06-14 1977-06-14 Реверсивный счетчик SU738179A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772495867A SU738179A1 (ru) 1977-06-14 1977-06-14 Реверсивный счетчик

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772495867A SU738179A1 (ru) 1977-06-14 1977-06-14 Реверсивный счетчик

Publications (1)

Publication Number Publication Date
SU738179A1 true SU738179A1 (ru) 1980-05-30

Family

ID=20713119

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772495867A SU738179A1 (ru) 1977-06-14 1977-06-14 Реверсивный счетчик

Country Status (1)

Country Link
SU (1) SU738179A1 (ru)

Similar Documents

Publication Publication Date Title
SU738179A1 (ru) Реверсивный счетчик
SU733109A1 (ru) Троичный реверсивный п-разр дный счетчик импульсов
SU884151A1 (ru) Счетчик импульсов
SU638948A1 (ru) Устройство дл ввода информации
SU507944A1 (ru) Реверсивный счетчик импульсов
SU409386A1 (ru) Десятичный счетчик
SU1053291A1 (ru) Реверсивный счетчик импульсов с параллельным переносом
SU1307587A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1319276A1 (ru) Декадный счетчик дл семисегментных индикаторов
SU1120320A1 (ru) Устройство дл вычислени квадрата и квадратного корн
SU1280615A1 (ru) Устройство дл возведени двоичных чисел в квадрат /его варианты/
SU780205A1 (ru) Реверсивный двоично-дес тичный счетчик
SU437061A1 (ru) Генератор цепеей маркова
SU1056190A1 (ru) Устройство дл определени разности двух чисел
SU782166A1 (ru) Двоичный п-разр дный счетчик импульсов
SU1201836A1 (ru) Устройство дл вычислени модул вектора
SU822376A1 (ru) Реверсивное счетное устройство
SU369715A1 (ru) Троичный потенциальный триггер
SU437225A1 (ru) Триггерное устройство
SU879585A1 (ru) Устройство дл вычислени разности двух чисел
RU1818689C (ru) Реверсивное счетное устройство
SU855531A1 (ru) Цифровой фазовращатель
SU378833A1 (ru) Устройство для ввода информации
SU436352A1 (ru) УСТРОЙСТВО ДЛЯ НАХОЖДЕНИЯ ОТНОШЕНИЯ ДВУХчислоимпульсных кодов
SU1396272A1 (ru) Счетное устройство