SU790352A1 - Счетчик импульсов с управл емым коэффициентом пересчета - Google Patents
Счетчик импульсов с управл емым коэффициентом пересчета Download PDFInfo
- Publication number
- SU790352A1 SU790352A1 SU782700023A SU2700023A SU790352A1 SU 790352 A1 SU790352 A1 SU 790352A1 SU 782700023 A SU782700023 A SU 782700023A SU 2700023 A SU2700023 A SU 2700023A SU 790352 A1 SU790352 A1 SU 790352A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- elements
- inputs
- nand
- outputs
- input
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
Description
Изобретение относитс к вычислительной и импульсной технике и может быть использовано дл построени счетчиков с управл емым коэффициентом пересчета. Известен счетчик с управл емым коэффициентом пересчета, содержащий N триггеров, нулевые входы каждого из предыдущих соединены со счетньоми входами последунадих; элемент НЕ, два двухвходовых элемента И-НЕ, выход каждого из которых соединен с первым входом другого, а выход второго кроме того соединен с входами сброса триггеров, и третий логический элемент И-НЕ, входы которого соединены с единичным выходом триггеров , определ емых коэффициентом пересчета счетчика, а выход - ко второму входу первого э.пемента И-НЕ Устройство содержит также четвертый трехвходовой элемент И-НЕ, выход эл мента НЕ соединен со счетным входом .триггера первого разр да счетчика, а вход соединен с входом третьего элемента И-НЕ и выходом четвертого элемента И-НЕ, а первый вход четвер того элемента И-НЕ подсоединен ко . второму входу второго элемента И-НЕ и ко входу счетчика, второй вход к выходу второго элемента Й-НЕ, третий вход к выходу третьего элемента И-НЕ l. Недостаток известного устройства заключаетс в наличии п ти дополнительных элементов к триггерам со счетным входом дл реализации схемы счетчика, а большое число элементов снижает надежность устройства. , Наиболее близким по технической сущности к предлагаемому вл етс счетчик импульсов с управл емым коэффициентом пересчета, содержащий входную шину,шину сброса,шины управлени элемента HS,элемент И-ИЛИ-НЕ и N - разр дный двоичный счетчик с параллельным переносом, каждый разр д которого содержит несимметричный Т триггер на шести элементах И-НБ, в каждом разр де двоичного Счетчика с параллельным переносом выходы первого и второго элементов Й-НЕ соединены соответственно с первыми входами второго и первого элементов И-НЕ выходы третьего и четвертого элементов И-НЕ соединены соответственно с первыми входами четвертого и третьего элементов И-НЕ, выходы п того и шестого элементов Н-НЕ соединены соответственно с
перв)лми входами шестого и п того элементов И-НЕ, вторые входы первого и второго элементов И-НЕ соединены соответственно с выходами третьего и п того элементов , вторые входы третьего,четвертого и шестого элементов И-НЕ соединены соответственно с выходами п того, первого и четвертого элементов И-НЕ, третий вход третьего и второй вход п того элементов И-НЕ соединены со входной шиной, выход шестого элемента И-НЕ каждого разр да двоичного счетчика с параллельным переносом соединен с соответствую1;ими входами третьих и п тых элементов И-НЕ всех последующих разр дов двоичного счетчика с параллельным переносом, шины управлени соединены с первыми входами структур И элемента И-ИЛИ-НЕ, выход которого соединен через элемент НЕ с третьими входами шестых и -вторых элементов И-НЕ разр дов двоичного счетчика с параллельным переносом и со вторыми входами структур И элемента И-ИЛИ-НЕ вход дополнительной структуры И которого соединен со входной шиной, третьи входы структур И элемента И-ИЛИ-ПЕ соединены соответственно с выходами вторых элементов И-НЕ разр дов двоичного счетчика с параллельным переносом 2.
Недостатком известного устройства вл етс большое количество входов структур И элемента И-ИЛИ-НЕ, что приводит к уменьшению надежности.
Цель изобретени - повышение надежности.
Указанна цель достигаетс тем, что в счётчик импульсов с управл емым коэффициентом пересчета,содержа ,щий входную шину,шину сброса, шины управлени , элемент И-ИЛИ-НЕ и N - разр дный двоичный счетчик с параллельным переносом,каждый разр д,которого содержит несимметричный Т триггер на шести элементах И-НЕ, в каждом разр де двоичного счетчика с параллельным переносом выходы первого и второго элементов И-НЕ соединены соответственно с первыми входами второго и первого элементов . И-НЕ, выкощл третьего и четвертого элементов И-НЕ соединены соответственно с первымивходами четвертого и третьего элементов И-НЕ, выходы п того и шестого элементов И-НЕ соединены соответственно с первыми входами шестого и п того элементов И-НЕ, вторые входы первого и второго элементов И-НЕ соединены соответственно с выходами третьего и п того элементов И-НЕ, вторые входы третьего, четвертого и шестого элементов И-НЕ соединены соответственно с выходами п того, первого и четвертого элементов И-НЕ, третий вход третьего и второй вход п того элементов И-НЕ соединены со входной
шиной, выход шестого элемента каждого разр да двоичного счетчика с параллельным переносом соединен с соответствующими входами третьих и п тых эле.ентов И-НЕ всех последующих разр дов двоичного счетчика с
параллельным переносом, шины управлени соединены с первыми входами структур И элемента И-ИЛИ-НЕ, введен дополнительный элемент И-ИЛИ-НЕ,
первый и второй входы первой структуры И которого соединены соответственно со входной ШИНОЙ и выходом элемента И-ИЛИ-НЕ, вторые входы структур И которого соединены соответственно с выходами четвертых элементов И-НЕ разр дов двоичного счетчика с параллельным переносом, шина, сброса соединена со входом второй структуры и дополнительного элемента И-ИЛИ-НЕ, выход которого соединен
с третьими входами шестых и вторых элементов И-НЕ разр дов двоичного счетчика с параллельным переносом.
На фиг. 1 приведена структурна схема четырехразр дного счетчика с управл емым коэффициентом пересчета на фиг. 2 - временна диаграмма работы предлагаемого устройства.
На фиг„1 обозначено:элементы И-НЕ 1-1-6-1, 1-2-6-2, 1-3 - 6-3 и 1-4 6-4; элементы И-ИЛИ-НЕ 7 и 8; входна шина 9; шины 10, 11, 12, 13 управлени ; шина 14 сброса.
Элементы И-НЕ 1-1 - 6-1, 1-2 - 6-2,1-3 - 6-3 и 1-4 - 6-4 составл ют соответственно первый, второй, третий и четвертый разр ды. Каждый разр д представл ет из себ несимметричный триггер. Выходы элементов И-НЕ 1-1, 1-2, 1-3 и 1-4 соединены соответственно с первьми входами элементов И-НЕ 4-1,4-2, 4-3, 4-4, вторые входы которых соединены соответственно с выходами элементов И-НЕ 3-1, 3-2, 3-3, 3-4 и соединены соответственно с первыми входами элементов И-НЕ 1-1,1-2,1-3 и 1-4,вторые входы которых соединены соответственно с выходами элементов И-НЕ 22-2 ,2-3,2-4,вторые входы которых соединены соответственно с выходами элементов И-НЕ 6-1, 6-2, 6-3, Ь-4 и с первыми выходами элементов И-НЕ 3-1, 3-2, 3-3 и 3-4р вторые входы которых соединены соответственно с выходами элементов И-НЕ 4-1, 4-2, 4-3, 4-4, со вторыми входами элементов И-НЕ 6-1,6-2,6-3,6-4 и с первыми входами- структур И элемента И-ИЛИ-НЕ 7, вторые входы структур И которого соединены соответственно с шинами 10, 11, 12 и 13 управлени . Выходы элементов И-НЕ 6-1,6-2, 6-3 и 6-4 соединены соответственно с первыми входами элементов И-НЕ 5-1,5-2, 5-3 и 5-4.Входна шина 9 соединена с третьими входами элементов И-НЕ 11 - 3-4,со вторыми входами элементо И-НЕ 5-1 - 5-4 и с первым входом певой структуры И элемента И-ИЛИ-НЕ 8 второй вход первой структуры И кото рого соединен с выходом элемента И-ИЛИ-НЕ 7, выход элемента И-ИЛИ-НЕ 8 соединен с третьими входами элементов И-НЕ 6-1 - 6-4 и 2-1 - 2-4 выход элемента 6-1 соединен с четвертыми выходами элементов И-НЕ 3-2 с третьими входами элементов И-НЕ 5-2 - 5-4; выход элемента И-НЕ 6-2 соединен с п тыми входами элементов И-НЕ 3-3, 3-.4 и с четвертыми выходами элементов И-НЕ 5-3 5-4; выход элемента И-НЕ 6-3 соединен с шестым и п тым входами соответственно элементов И-НЕ 3-4 и 5-4 шина 14 сброса соединена со входом второй структуры И элемента И-ИЛИНЕ 8 .
Счетчик работает следующим образом .
Предположим, что перед подачей по входной шине 9 счетчика положительных импульсов (триггеры собраны на элементах И-НЕ дл положительных импульсов) на входе все Т. триггеры наход тс в нулевом состо нии с высокими потенциалами на нулевых выходах, (т.е. на выходах элементов 2-1 - 2-4 высокий потенциал) , а также, что на шину 13 управлени поступает высокий потенциал, а на шины 10, 11 и 12 управлени ниэкий потенциал (коэффициент пересчета равен 9) .
Первый положительный импульс,приход щий по входной шине 9 счетчика, устанавливает через врем , равное задержке на сбрасывание элементов , первый разр д в состо ние , т.е на выходе элемента 1-1 по вл етс высокий потенциал.
При выходе второго импульса по входной шине 9 устанавливаетс в второй разр д (т.е. на выходе элемента 1-2 по вл етс высокий потенциал ) ив О первый и т.д.
Работа счетчика при приходе остальных импульсов до дев того происходит аналогичным образом и Т.. тригера счетчика последовательно принимают следующие положени ;
IP 2Р ЗР 4Р
о о 1
О О
о о о о о
1 о о 1
1
1 1
1
1
0001
После окончани действи восьмого импульса (фиг. 2) на выходе элемента 4-4 по вл етс низкий потенциал , который поступает на вход элемента 7 и на выходе его по вл етс высокий потенциал, так как на входах всех его структур И присутствуют низкие потенциалы,При поступлении по
o входной шине 9 дев того импульса срабатывают элементы 3-1 и 8,на выходах которых по вл етс низкий потенциал , которыйв свою очередь вызывает высокий потенциал на выходах эле5 ментов 1-1, 2-1, 6-1, 6-2, 6-3,2-4 и 6-4.
Высокие потенциалы на входной шине 9 и на выходах элементов 6-2, 6-3, 6-4, 4-2 и 4-3 вызывают на
0 выходах элементов 3-2, 3-3, 5-4 и 5-1 низкие потенциалы, которые вызы,вают высокие потенциалы на выходах элементов 2-1, 3-1, 1-2 и 1-3. Так как после этого на всех входах элементов 1-1, 1-2, 1-3, 1-4, 4-2 и
5 4-3 с момента действуют высокие потенциалы , то на выходах этих элементов будут низкие потенциалы. Таким образом все Т триггеры счетчика установ тс в нуль.
0
После этого на входах элементов 4-1, 4-2, 4-3, и 4-4 действуют низкие потенциалы и поэтому на выходах этих элементов в момент прихода отрицательного фронта дев того положи5 тельного импульса будет высокий потенциал .
После прихода отрицательного фронта дев того положительного импульса по входной шине 9 на выходах элементов 5-1, 5-2, 5-3, 5-4 и 8 по в т0 с высокие потенциалы.
С приходом, следующего дес того импульса счетчик работает аналогичным образом. Код, подаваемый на шины управлени 10, 11, 12 и 13 на единицу меньше требуемого коэффициента пересчета.
Claims (2)
- Формула изобретениСчетчик импульсов с управл емым коэффициентом пересчета, содержащий входную шину, шину сброса, шины управлени , элемент И-ИЛИ-НЕ и N разр дный двоичный счетчик с параллельным переносом, каждый разр д которого содержит несимметричный Т триггер на шести элементах И-НЕ, в каждом разр де двоичногоО счётчика с параллельным переносом выходы первого и второго элементов И-НЕ соединены соответственно с первыми входами второго и первото элементов И-НЕ, выходы третьето и5 четвертого элементов И-НЕ СОСЛИР ;,X соответственно с первыми входами чет вертого и третьего элементов И-НЕ, выходы п того и шестого элементов И-НЕ соединены соответственно с первыми входами шестого и п того элементов И-НЕ, вторые входы первого и второго элементов И-НЕ соединены соответственно с выходами третьего и п того элементов И-НЕ, вторые входы третьего,четвертого и шестого элементов И-НЕ соединены соответственно с выходами п того,первого и четвертого элементов И-НЕ,третий вход.третьего и второй,вход п того элементов И-НЕ соединены со входной шиной,выход шеетого элемента И-НЕ каждого разр да дв ичного счетчика с параллельным перено сом соединен с соответствующими входа ми третьих и п тых элементов И-НЕ все последующих разр дов двоичного счетчика с параллельным переносом, шины управлени соединены с первыми входами структур И элемента И-ИЛИ-НЕ, отличающийс тем, что,с целью повышени надежности, в него введен дополнительный элемент И-ИЛИНЕ ,первый и второй входы первой структура И которого соединены соответственно со входной шиной и выходом элемента И-НЛИ-НЕ, вторые входы структур И которого соединены соответственно с выходами четвертых элементов Й-НЕ разр дов двоичного счетчика с параллельным переносом, шина сброса соединена со входом второй структуры И дополнительного элементу И-ИЛИ-НЕ, выход которого соединен с третьими входами шестых и вторых элементов И-НЕ разр дов двоичного счетчика с параллельным переносом. Источники информации, прин тые во внимание при экпертизе 1.Авторское свидетельство СССР .517164, кл. Н 03. К 23/26, 1977.
- 2.Авторское свидетельство СССР по за вке М 2637837/21, кл. И 03 К 21/36, 07.07.78(прототип).Т5 710ТЗО Т50 76О Т70jgo 79О
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782700023A SU790352A1 (ru) | 1978-12-25 | 1978-12-25 | Счетчик импульсов с управл емым коэффициентом пересчета |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782700023A SU790352A1 (ru) | 1978-12-25 | 1978-12-25 | Счетчик импульсов с управл емым коэффициентом пересчета |
Publications (1)
Publication Number | Publication Date |
---|---|
SU790352A1 true SU790352A1 (ru) | 1980-12-23 |
Family
ID=20799947
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782700023A SU790352A1 (ru) | 1978-12-25 | 1978-12-25 | Счетчик импульсов с управл емым коэффициентом пересчета |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU790352A1 (ru) |
-
1978
- 1978-12-25 SU SU782700023A patent/SU790352A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU790352A1 (ru) | Счетчик импульсов с управл емым коэффициентом пересчета | |
US3509330A (en) | Binary accumulator with roundoff | |
SU1053291A1 (ru) | Реверсивный счетчик импульсов с параллельным переносом | |
SU653746A1 (ru) | Двоичный счетчик импульсов | |
SU913367A1 (ru) | Устройство для сравнения двоичных чисел 1 | |
SU1201833A1 (ru) | Устройство дл сортировки чисел | |
SU733109A1 (ru) | Троичный реверсивный п-разр дный счетчик импульсов | |
SU1003351A1 (ru) | Счетчик с параллельным переносом | |
SU799148A1 (ru) | Счетчик с последовательным переносом | |
SU1262519A1 (ru) | Устройство дл логической обработки информации | |
SU485502A1 (ru) | Регистр сдвига | |
SU1151956A1 (ru) | Устройство дл возведени в квадрат | |
SU894710A1 (ru) | Устройство приоритета | |
SU1088115A1 (ru) | Преобразователь код-временной интервал | |
SU809168A1 (ru) | Устройство дл сравнени чисел | |
SU1109911A1 (ru) | Делитель частоты следовани импульсов | |
SU560222A1 (ru) | Устройство дл преобразовани двоичного кода в код гре и обратно | |
SU397907A1 (ru) | УСТРОЙСТВО дл ВОЗВЕДЕНИЯ В КВАДРАТ ЧИСЕЛ, ПРЕДСТАВЛЕННЫХ В УНИТАРНОМ КОДЕ | |
SU1029415A1 (ru) | Счетчик с управл емым коэффициентом пересчета | |
SU1001485A1 (ru) | Двоичный умножитель числа импульсов | |
SU877618A1 (ru) | Регистр сдвига | |
SU1150758A1 (ru) | Двоичный счетчик | |
SU1111153A1 (ru) | Устройство дл умножени @ -разр дных чисел | |
SU1450108A1 (ru) | Счетчик | |
SU892697A1 (ru) | Селектор импульсов по длительности |