SU1108433A2 - Устройство дл ввода информации - Google Patents

Устройство дл ввода информации Download PDF

Info

Publication number
SU1108433A2
SU1108433A2 SU823556948A SU3556948A SU1108433A2 SU 1108433 A2 SU1108433 A2 SU 1108433A2 SU 823556948 A SU823556948 A SU 823556948A SU 3556948 A SU3556948 A SU 3556948A SU 1108433 A2 SU1108433 A2 SU 1108433A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
block
signal
Prior art date
Application number
SU823556948A
Other languages
English (en)
Inventor
Олег Петрович Вознесенский
Валентин Иванович Решетников
Борис Иванович Ткач
Original Assignee
Предприятие П/Я А-3697
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3697 filed Critical Предприятие П/Я А-3697
Priority to SU823556948A priority Critical patent/SU1108433A2/ru
Application granted granted Critical
Publication of SU1108433A2 publication Critical patent/SU1108433A2/ru

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРМАЦИИ по авт.св. № 1032446, отличающеес  тем, что, с целью повышени  надежности устройства путем устранени  вли ни  ложных сигналов по входу синхроимпульса, в него введены второй элемент ИЛИ-НЕ, триггер и второй элемент И-НЕ, выход которого соединен с дополнительным управл ющим входом блока пам ти, а первый вход соединен с первым выходом триггера, 2--ВХОД которого соединен с выходом второго формировател  импульсов, вход которого соединен с вторым входом второго элемента И-НЕ, третий вход которого соединен с выходом первого элемента ИЛИ-НЕ, четвертый вход второго элемента И-НЕ соединен с другим выходом блока пам ти, второй выход триггера соединен с третьим входом первого элемента И-НЕ, а S -вход соединен с выходом второго элемента ИЛИ-НЕ, входы которого соединены с соответствующими выходами (Л первого формировател  импульсов. с

Description

00 4:: 00
00 Изобре7чм И« огнос;11гс.  к цифровой вычислк тег г. и Nfo/Kt T быть использов;и1О ,ц.ч  прода с внешних -ianoMJinaionu ;-; устройств в электроилую иьрптсли елыгую fviauiHHy, По основному ajT.cn. N 1032446 известно ycTpijfiCTFK дл  ввода информации , со;.г, последоват ельио coiUuiiieifHiiie блок считыпапн , блок уси.чптелсй, йо1)мировлтел з импульсов и б.чок буфериспт пам ти, входы блока сч1г.гюгк-)н   нл ютс  входами устройства, ПТОР1.1Й фи-ормирователт, импульсов , Н1ЛХОД к«тор(,1г-о соединен с другим входе -; бу.ф(:рной , одни выходы которого  ил ютс  ныходами устройства, эле;м.н Г, ИЛИ-НЕ и , выход которогО coeJ.uiHeH с зу. второго фсрмирспатсл  импульсов, пер пый вход элеглента li-FtE соединен с выходом элемента ИЛИ-НЕ, второй вход соединен с другим Р,ЫХОЛ, блока буферной пам;;ти, входы э.аемента И.Г1И-1 Е соединеиь с пг,1хол,а.г-1И нем лого фо1)миро вател  импульсог II. Недостатком ишим:- гпого устройства  вл етс  то, что и с.луч.с по влени  ложного сигнала на пмне синхроимпуль са (СН) устройство выгтолн)гт очередной рабочий л,икл. Так как при иноде информации каналс)М св -.И вел,етс  нод счет количества )зг(л,е,нл1,Х сггси, ложный рабочий н.икл1 н. измел е1п-ге состо ни  счетч1 ка ,епных слон. Это приведет к . что ка.чал св зи прекратит прием ил()ормаци11 раны1:е, чем внеплгее уСтг-.oihrHO .м. ткло информа н.ию, Цель )е11:л(  - повьипенио надежности усПюГч.тг, iiyif -- устра1 ен1   в;н-1 ли  ло),;х сп)иа;гон по входу синх эопмпульг;а. 1оставле;; а  цель /uCTHj-aeio; тем что в уг,1;5оГ1сГ5Н1 ;.. чвол,Г inKJiopMa- ции введегг, ИГС,Ч1)| 1лемент , триггер и BTopoff эле.меш . которого сое/инен с л.ополиите.чьнллм управл 1оп1им входоь блока na-ryiTu, а первый BXOji cotviMiCii с пергл.гм гл-лходом триггера, -нх1)п, которого соеди неп с выходом второго |Ьорми1эовател  импул1,сов, вход которого сое и::ен с вторым вход,ом iijoporo )леме1гга И-If третий вход Koioporo C(ie, с выходом первого );-1емен -а вертый вход uTopoio -тле с третьим входом rreijBoro элемента И11Е , а и -пход соединен с выходом второге; э.лемента ИЛИ-11Е, входы которого соединены с соответствую1щ-1ми выходами первого формировател  импульсов . На фиг. 1 представлена структурна  схема устройсчва, на фиг. 2,3 IjpeMeinuiie диаграммы, по сн ющие работу уст)ойстпа. Устройство содержит последовательно соединенные блок 1 считывани , блок 2 ус1-иП1те.лей, блок 3 - первый (Ьормирователь импульсов, блок 4 пам ти , В1лполнсм(ньш на обычных регистрах , единичный выход триггера входного регистра блока 4, хран  11его СИ, соединен с другим выходом блока 4, входы блока 1  вл ютс  входами устройс1л а , блок 5 - гггорой формироваIe .in, пмпу.ггьсов, выход которого соеЛ , с другим входом блока 4, одни ВЫХОД -; которого ЯВЛЯЮТСЯ выходами устройства, первьй элемент 6 ИЛИ-НЕ, члемепт И-ПЕ 7, второй злеMeiiT 8 ИЛИ-НЕ, триггер 9, К. -вход кото)ого соеди 1е с гилходом блока 5, S-иход - с В1ЛХОДОМ элемента 8 ИЛИ-НЕ ; (п-1)-й вход которого соеди 1е 1 с соответствующими входами элеме а 6 ИЛИ-fIE, пр мой выход триггера 9 соеди 1еп с третьим входом элеме та 7 И-11Е, второй элеме {Т 10 И-НЕ. На фиг. 2 представлена врс метнта  диаграмма работы устройства при ввод ,е по, 1-1ифо :)мации J на фиг. 3 - (;ниа  (иаграмма работь устройства при по в. ложного СИ, На фиг. 2 1 3 прин ты следу П1ци(. обозначе {и : а - кодовый импульс, максимально отстакмдий от CHj б - кодов)Й импульс, максим;шь о опере. СИ в - Cli; г - выход элемента 6 ИЛИ-Н ; /, - j,pyroi , блока 4 пам т1-г; с - выход элемента 7 , ж - выход г) 8 ИЛИ-НЕ з - 1р моГ( в)1ход триггера 9 и - инвepc ь й выход триггера 9; - элемента 10 И-НЕ. Устройство работает следу ои1им образом. Дл  удобства изложени  примем, что из г ходов устройства п-1  в ютс  кодовь мп, т.е. по ним поступает И формап,и  вместе с контрольным разр дом. На вход с номером h посту 1ает СИ. , счпта П1 1 е блоком 1 , по VT шинам поступа от через б.чок 2 ус гителей на вход) первого формировател  3. TlepBbtjj формирователь 3 формирует пр моугольные сигна лы, длительность которых выбираетс  таким образом, чтобы кодовый импульс (фиг. 2сГ) , максимально опередающий СИ, сопровохсдаюгций информацию (фиг.25), своим задним фронтом надеж но перекрывал передний фронт кодового импульса, максимально отстающего от СИ (фиг, 2ci) . С выходов формирова тел  3 кодовые сигналы и СИ поступают на входы установки в единичное состо ние триггеров входного регистра (не показан) блока 4 пам ти и запоминаютс  в них. Одновременно сигналы с выхода формировател  3 поступают на п входов элемента 6 ИЛИ-НЕ и на п -1 вход элемента 8 ИЛИ-НЕ. На входы элемента 8 поступают только кодовые сигналы вместе с контрольным разр дом. До по впечи  хот  бы одного импульса на входах элементов 6 и 8 на их выходах поддерживаетс  сигнал высокого уровн . С приходом на выходы элементов 6 и 8 хот  бы одного сигнала уровень сигналов на их выходах станет низким и останетс  в этом состо нии до окончани  входного сигнала. Таким образом, как видно из временной диаграммы (фиг. 22- ,Ж) в течение времени от переднего фронта кодового импульса (фиг. 2ЕГ)до заднего (фиг. 2 ) сигнал на выходах элементов 6 и 8 ИЖ-Н остаетс  низким (фиг. 2г ,w). С по в лением на выходе формировател  3 СИ устанавливаетс  в единичное состо ние триггер входного регистра блока пам ти, хран иип СИ. Сигнал с единичного выхода триггера входного регистра , хран щего СИ в блоке 4 пам т поступает на другой выход блока 4 па м ти, соединенный с входом элемента 7 И-НЕ (фиг. 2о). Отрицательный перепад с выхода элемента 8 ИЛИ-НЕ поступает на 3 -вход триггера 9 и устанавливает этот триггер в единичное состо ние (фиг. 2). Положительный сигнал с пр мого выхода триг гера 9 поступает на вход элемента 7 И-НЕ. После окончани  кодового сигнала, максимально отстающего от СИ, уровень сигнала на выходе элемента 6 ИЛИ-НЕ снова становитс  выс ким. Д момент совпадени  высоких уро ней на входах элемента 7 И-НЕ сигнал на его выходе низкий. Отрицательный перепад с выхода элемента 7 поступа ет на вход формировател  5, который по отрицательному перепаду начинает свою работу, т.е. формирует импульсы, которые поступают на первый вход блока 4 пам ти, R -вход триггера 9 и обеспечивают перепись информации с входного регистра блока 4 на другие регистры этого блока, обнуление входного регистра блока 4 и триггера 9 и т.д. Как видно из временной диаграммы (фиг. 2), на входах элемента 10 И-НЕ совпадени  высоких уровней сигнала не происходит, поэтому на его выходе сохран етс  высокий уровень сигнала. При по влении на шине ложного СИ (фиг. 3) устройство работает следующим образом. Сигнал на выходе элемента 6 ИЛИ-НЕ низкий и сохран етс  на этом уровне до окончани  СИ. СИ запоминаетс  на триггере входного регистра блока 4, и на другом выходе этого блока по вл етс  сигнал (фиг. Зс: . На входы элемента 8 ИЛИ-НЕ СИ не поступает, поэтому триггер 9 остаетс  в нулевом -состо нии. На вход элемента 7 И-НЕ с пр мого выхода триггера поступает сигнал низкого уровн , поэтому независимо от изменений сигналов на входах на выходе элемента 7 И-НЕ сигнал имеет высокий уровень (фиг. Зе). Следовательно, при кзличии только одного СИ формирователь 5 не начинает свою работу. К моменту окончани  ложного СИ на входах элемента 10 И-НЕ уже присутствуют сигналы с высоким уровнем (фиг. Зс,е,и). С окончанием СИ на выходе элемента 6 ИЛИ НЕ уровень сигнала высокий (фиг. Зг). Этот уровень поступает на вход элемента 10 И-НЕ. С этого момента на всех входах элемента 10 И-НЕ уровень сигналов высокий и сигнал на его выходе становитс  низким (фиг. 3t). Отрицательный перепад с выхода элемента 10 поступает на третий вход блока 4 и устанавливает входной регистр этого блока в исходное состо ние. Сигнал на другом выходе блока 4 становитс  низким (фиг. . Этот уровень поступает на вход элемента 10 И-НЕ, после чего сигнал на выходе элемента 10 И-НЕ становитс  высоким (фиг. 3k:). На фиг. Зк показано вре- . м  t,, в течение которого сигнал на выходе элемента 10 И-НЕ остаетс  низким
.f 4--f° 4.-г
-, -/iM-HE ST tte
е врем  переключени  выходin-ц Б ного сигнала элемента 10 И-НЕ с высокого уровн  на низкий
(-0
врем  переключени  триггеL (ф ра входного регистра блока А из единичного состо ни  в нулевое,
Таким образом, введение в устройство дл  ввода информации элемента 8 ИЛИ-НЕ, (JS -триггера 9 и элемента 10 позвол ет вьщелить ложный сигнал по шине СИ, запретить запуск по нему второго формировател  5 импульсов и очистить входной регистр блока 4 пам ти от прин той ложной информации, что повышает достоверность передаваемой информации и исключает сбои в канале св зи между ЭВМ и внешними запоминающими устройствами, вызываемые по влением ложных СИ.

Claims (1)

  1. УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРМАЦИИ по авт.св. № 1032446, отличающееся тем, что, с целью повышения надежности устройства путем устранения влияния ложных сигналов по входу синхроимпульса, в него введены второй элемент ИЛИ-HE, триггер и второй элемент И-НЕ, выход которого соединен с дополнительным управляющим входом блока памяти, а первый вход соединен с первым выходом триггера, 2.-вход которого соединен с выходом второго формирователя импульсов, вход которого соединен с вторым входом второго элемента И-НЕ, третий вход которого соединен с выходом первого элемента ИЛИ-HE, четвертый вход второго элемента И-НЕ соединен с другим выходом блока памяти, второй выход триггера соединен с третьим входом первого элемента И-НЕ, a S -вход соединен с выходом второго элемента ИЛИ-HE, входы которого соединены с соответствующими выходами первого формирователя импульсов.
    Фиг.)
SU823556948A 1982-12-21 1982-12-21 Устройство дл ввода информации SU1108433A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823556948A SU1108433A2 (ru) 1982-12-21 1982-12-21 Устройство дл ввода информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823556948A SU1108433A2 (ru) 1982-12-21 1982-12-21 Устройство дл ввода информации

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU1032446 Addition

Publications (1)

Publication Number Publication Date
SU1108433A2 true SU1108433A2 (ru) 1984-08-15

Family

ID=21051198

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823556948A SU1108433A2 (ru) 1982-12-21 1982-12-21 Устройство дл ввода информации

Country Status (1)

Country Link
SU (1) SU1108433A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР К 1032446, кл. G 06 F 3/06, 1981 (прототип). *

Similar Documents

Publication Publication Date Title
SU1108433A2 (ru) Устройство дл ввода информации
SU1187253A1 (ru) Устройство для временной привязки импульсов
SU917172A1 (ru) Цифровой измеритель временных интервалов
SU739654A1 (ru) Парафазный сдвигающий регистр
SU1656567A1 (ru) Устройство дл распознавани образов
SU1064452A1 (ru) Селектор пар импульсов
SU1472908A1 (ru) Устройство дл контрол распределител импульсов
SU1441402A1 (ru) Устройство дл мажоритарного выбора сигналов
SU640284A1 (ru) Устройство дл приема командной информации
SU1385119A1 (ru) Селектор сигналов проверки времени
SU1661714A1 (ru) Устройство дл измерени интервалов между центрами импульсов
SU1075393A1 (ru) Преобразователь серий импульсов в пр моугольные импульсы
SU1462291A1 (ru) Устройство дл определени экстремальных значений последовательности чисел
SU1647877A1 (ru) Устройство допускового контрол временных интервалов между импульсами
SU1290245A2 (ru) Устройство дл измерени временных интервалов
SU1324096A1 (ru) Преобразователь серии импульсов в пр моугольный импульс
SU1210230A1 (ru) Датчик телеграфного кода
SU1387182A1 (ru) Программируемый многоканальный таймер
SU1238194A1 (ru) Умножитель частоты
SU524320A1 (ru) Управл емый делитель частоты
SU1182651A1 (ru) Устройство дл выделени одиночного импульса
SU1059594A1 (ru) Устройство дл контрол числа циклов работы оборудовани
SU511704A1 (ru) Устройство дл обнаружени сигналов
SU1092743A2 (ru) Синхронизирующее устройство
SU1403359A2 (ru) Селектор импульсов по длительности