SU511704A1 - Устройство дл обнаружени сигналов - Google Patents

Устройство дл обнаружени сигналов

Info

Publication number
SU511704A1
SU511704A1 SU2032166A SU2032166A SU511704A1 SU 511704 A1 SU511704 A1 SU 511704A1 SU 2032166 A SU2032166 A SU 2032166A SU 2032166 A SU2032166 A SU 2032166A SU 511704 A1 SU511704 A1 SU 511704A1
Authority
SU
USSR - Soviet Union
Prior art keywords
signal
counter
threshold
gate
input
Prior art date
Application number
SU2032166A
Other languages
English (en)
Inventor
Евгений Валентинович Воронов
Евгений Александрович Шерстнев
Original Assignee
Московский Ордена Трудового Красного Знамени Физико-Технический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Московский Ордена Трудового Красного Знамени Физико-Технический Институт filed Critical Московский Ордена Трудового Красного Знамени Физико-Технический Институт
Priority to SU2032166A priority Critical patent/SU511704A1/ru
Application granted granted Critical
Publication of SU511704A1 publication Critical patent/SU511704A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

1
Изобретение относитс  к радиотехнике и может быть использовано в радиотехнических системах св зи с применением сигналов с врем -импульсной модул5щией.
Известно устройство дл  обнаружени 
сигналов, содержащее последойательно соединенные бинарный 1феобразователь, пороговый блок, запускающий блок, формирователь стробов , времениоЪ селектор, второй вход которого соединен с вторым выходом бинарного преобразовател , решающий блок и формирователь сброса, выход которого соединен с вторым входом формировател  стробов, а также счетчик.
Однако известное устройство имеет большое врем  обнаружени  сигналов.
Целью изобретени   шл етс  сокращение времени обнаружени  сигналов.
Дл  этого введены формирователь порога и элемент сравнени , причем второй вход и выходы решающего блока подключены соответственно через счетчик и через формирователь порога к элементу сравнени  выход которого соединен с третьим входом решающего блока, второй выход формировател  сброса подключен к входам сброса счечика и формировател  порога.
На чертеже приведена структурна  электрическа  схема устройства.
Устройство дл  обнаружени  сигналов содержит последовательно соединенные бинарный преобразователь 1, пороговый блок 2, запускающий блок 3, формирователь стробов 4, состо щий из формирователей опережающего строба 5, нулевого строба 6 и задержанного строба 7, временной селектор 8, решающий блок 9, выходы которого через счетчик Юн формирователь порога 11 соединены с элементом сравнени  12, и формирователь сброса 13.
Устройство работает следующим образом.

Claims (1)

  1. Работа устройства начинаетс  с приходом первого импульса превышени  с порогового блока 2 на запускающий блок 3. Сигнал с запускающего блока 3 разрешает формирование стробов в формирователе стробов 4 и задает их временное положение таким образом, что нулевой строб формировател  нулевого строба 6 совпадает с позицией превыщени , задержанный строб фор мировател  аадержаввого строба 7 формируетс  позже нулевого, а опережающий стр формировател  опережаюшего строба 5 раньше его на величину интервала модул ции . Стробирующие импульсы формировател  стробов 4 поступают на временной селектор 8, на входы которого подаетс  также и вкодвой сигнал, обработанный в бинарном преобразователе 1. С выходов временного селектора 8 сигнал поступает на решакший блок 9, который выдает сигнал на уменьше ние содержимого формировател  порога Ц вс кий раз, когда принимаетс  только в ну левом стробе или в двух любых, или во все трех стробах одновременно. Прн по влении сигнала в опережакхцем стробе независимо от присутстви  сигнала в остальных с выхода решакицего блока 9 поступает сигнал на один вход счетчика 1О. Аналогично, при по влении сигнала в задержанном стробе поступает сигнал на другой вход счетчика 1О. Содержимое счетчика 1О и формировате порога 11 на каждом такте сравниваютс  поразр дно в элементе сравнени  12 и в момент совпадени  модул  содержимого счетчика 10 и формировател  порога Ц вы даетс  сигнал в решающий блок 9, который выдает сигнал об окончании поиска, если число в счетчике Ю положительно, или сиг нал об окончании поиска и сдвига стробов на интервал модул ции, если число в счетчике 1О отрицательно. ЕСЛИ же содержимое счетчика 1О в процессе поиска оказалось равным нулю и на следупшем такте сигнал отсутствует во всех трех стробах, решающий блок 9 выдает сигнал формирователю сброса 13, который сбрасывает в исходное состо ние формирователь порога 11, счетчик 1О и запрещает формщювание стробов формировател м стробов 5, в и 7. Начина  с гргого момента первого же импульса превышени  с порогового блока 2 щ иводит к анализу сигнала описанным выше образом в новой позипии. Формула изобретени  Устройство дл  обнаружени  сигналов, содержащее последовательно соединенные бинарный преобразователь, пороговый блок, запускающий блок, формирователь стробов, временной селектор, второй вход которого соединен с вторым выходом бинарного преобразовател , решающий блок и формирователь сброса, выход которого соединен с вторым входом формировател  стробов, а также счетчик, отличающеес  тем, что, с целью сокращени  времени обнаружени  сигналов, введены формирователь порога и элемент сравнени , причем второй вход и выходы решающего блока подключены соответственно через счетчик и через формхфователь порога элемента сравнени , выход которого соединен с третьим входом решающего блока, а второй выход формщ овател  сброса подключен входам сброса счетчика и формировател  порога.
SU2032166A 1974-05-29 1974-05-29 Устройство дл обнаружени сигналов SU511704A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2032166A SU511704A1 (ru) 1974-05-29 1974-05-29 Устройство дл обнаружени сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2032166A SU511704A1 (ru) 1974-05-29 1974-05-29 Устройство дл обнаружени сигналов

Publications (1)

Publication Number Publication Date
SU511704A1 true SU511704A1 (ru) 1976-04-25

Family

ID=20587166

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2032166A SU511704A1 (ru) 1974-05-29 1974-05-29 Устройство дл обнаружени сигналов

Country Status (1)

Country Link
SU (1) SU511704A1 (ru)

Similar Documents

Publication Publication Date Title
ES424344A1 (es) Perfeccionamientos introducidos en circuitos perceptores dela anchura de impulsos.
SU511704A1 (ru) Устройство дл обнаружени сигналов
GB1287132A (en) Apparatus and method for improving the velocity response of mti radar by sinusoidally varying the interpulse period
SU754408A1 (ru) УСТРОПСТВО для СРАВНЕНИЯ ДВОИЧНЫХ ЧИСЕЛ С ДОПУСКАМИ1
SU383218A1 (ru) Устройство определения длительности элементарной посылки телеграфных сообщений с различными скоростями телеграфирования
SU710054A1 (ru) Устройство дл распознавани двоичных знаков
SU425337A1 (ru) Устройство для выделения одиночного импульсам\
SU468237A1 (ru) Устройство дл сравнени чисел
SU455468A1 (ru) Формирователь импульсов по переднему и заднему фронту входного импульса
SU434583A1 (ru) Формирователь прямоугольных импульсов
SU450308A1 (ru) Фазовый дискриминатор
SU400991A1 (ru) Устройство для преобразования
SU491820A1 (ru) Фотоэлектрический датчик
SU508917A1 (ru) Врем -амплитудный преобразователь
SU799120A1 (ru) Устройство задержки и формировани иМпульСОВ
SU524320A1 (ru) Управл емый делитель частоты
SU640627A1 (ru) Кодирующее устройство
SU374606A1 (ru) УСТРОЙСТВО дл ПЕРЕБОРА СОЧЕТАНИЙ
SU511722A1 (ru) Распределитель импульсов
SU1548782A1 (ru) Устройство дл сравнени кодов
SU457158A1 (ru) Цифрова регулируема лини задержки
SU501470A1 (ru) Устройство дл генерации одиночных импульсов
SU1411953A1 (ru) Селектор импульсов по длительности
SU493015A1 (ru) Преобразователь сигналов импульсного датчика в последовательный двоичный код
SU1024905A1 (ru) Устройство дл вычислени разности квадратов двух чисел