SU501470A1 - Устройство дл генерации одиночных импульсов - Google Patents

Устройство дл генерации одиночных импульсов

Info

Publication number
SU501470A1
SU501470A1 SU2017315A SU2017315A SU501470A1 SU 501470 A1 SU501470 A1 SU 501470A1 SU 2017315 A SU2017315 A SU 2017315A SU 2017315 A SU2017315 A SU 2017315A SU 501470 A1 SU501470 A1 SU 501470A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
flip
flop
logic element
Prior art date
Application number
SU2017315A
Other languages
English (en)
Inventor
Владимир Алексеевич Медведев
Алексей Иосифович Ткаченко
Original Assignee
Научно-Исследовательский Институт Управляющих Вычислительных Машин
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Научно-Исследовательский Институт Управляющих Вычислительных Машин filed Critical Научно-Исследовательский Институт Управляющих Вычислительных Машин
Priority to SU2017315A priority Critical patent/SU501470A1/ru
Application granted granted Critical
Publication of SU501470A1 publication Critical patent/SU501470A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

Изобретение относитс  к радиотехнике и может быть использовало в устройствах преобразовани , обработки и передачи информации .
Известно устройство дл  генерации одиночных 1имиульсов, . содержащее i S-триггер, S вход которого подключен к первому входу выходного логического элемента «И-НЕ, выход которого соединен с R входом / 5-т1риггера и с первым входом иервого логического элемента «И-НЕ, второй вход которого подключен к выходу ./ 5-триггера, а выход первого логического элемента «И-НЕ соединен с вторым входом выходного логического элемента «И-НЕ, третий вход которого подключен к шине тактовых сигналов.
Цель изобретени  - повышение стабильности длительности выходных импульсов.
Это достигаетс  тем, что в предлагаемое устройство введен логический элемент «НЕ и /)-триггер, выход которого соединен с S входом / 5-триггвра, первый вход 1)-триггера подключен к шине аоинхроиньтх сигналов, а второй вход .D-триггера через логический элемент «НЕ соедииен с третьим входом выходного логического элемента «И-НЕ.
На чертеже приведена структурна  электрическа  схема предлагаемого устройства дл  генерации одиночных импульсов.
Устройство содержит S-триггер 1, 5 вход
которого подключен к первому входу выходного логического элемента «И-НЕ 2, выход которого соединен с J входом / 5-триггера 1 и с Первым входом логического элемента «И-НЕ 3, второй вход которого подключен к выходу У 5-триггера 1, а выход логического элемента «И-НЕ 3 соединен с вторым входом выходного логического элемента «И-НЕ 2, третий вход которого подключен к шине тактовых сигналов 4.
Выход /)-тригера 5 соединен с 5 входом JRSтриггера 1, первый -вход D-триггера подключен к шине асинхронных сигналов 6, а второй вход О-триггера через логический элемент «НЕ 7 соединен с третьим входом выходного логического элемента «И-НЕ 2.
Устройство дл  генерации одиночных импульсов работает следующим образом.
Поступающий на ши«у 6асинхронный входной сигнал переводит D-триггер 5 в единичное состо ние. Единичный потенциал с его выхода подаетс  на S вход / 5-триггера 1, но не мен ет его состо ни . Кроме того, единичный потенциал с выхода О-триггера 5 подаетс  HP вход выходного логического элемента «И- НЕ 2, что означает разрешение дл  анализа совпадени  сигналов на его входе. Поступающий на шину 4 и на один из входов выходного логического элемента «И-НЕ 2 тактовый импульс не измен ет состо ние D3
триггера 5, но обеспечивает совпадение едипичных уровней потенциалов на всех трех входах выходного логического элемента «И-НЕ 2 и наличие .нулевого потенциала на его выходе. Нулевой потенциал передаетс  на один |Из входов логического элемента «И-НЕ 3, состо ние KOTOiporo не измен етс . ;/ 5-триггер 1 переключаетс , и иа его выходе устанавливаетс  единичный потенциал.
После окончани  тактового импульса нарушаетс  условие совпадени  сигналов на входах выходного логического элемента «И-НЕ 2, и на его выходе и на выходе 8 устройства устанавливаетс  единичный потенциал. С выхода выходного логического элемента «И- НЕ 2 единичный потенциал передаетс  на вход логического элемента «И-НЕ 3 и на R вход 5-триггера 1,  о при этом состо ние триггера не измен етс , а состо ние логического элемента «И-НЕ 3 измен етс  вследствие совпадени  единичных сигналов на его входах . На выходе логического элемента «И-НЕ 3 устанавливаетс  нулевой потенциал, который выполн ет функцию запрета совпадени  сигналов на входах оаыходного логического элемента «И-НЕ 2 и поддерживает единичный потенциал на выходе 8 устройства.
Каждый последующий тактовый импульс не может изменить состо ни  устройства. После окончани  асинхронного входного сигнала Dтриггер 5 в промежутке между тактовыми импульсами измен ет свое состо ние, и на его выходе устанавливаетс  нулевой потенциал, который передаетс  на соответствующий вход
выходного логического элемента «И-НЕ 2 и на S вход ./ 5-триггера 1. С этого момента D-триггер берет на себ  функцию запрета на выходе выходного логического элемента «И- НЕ 2. Под вли нием пулевого потенциала с выхода D-триггера 5 на выходе логического элемента «И-НЕ 3 устанавливает единичный потенциал. Наличие нулевого потенциала на выходе 8 устройства соответствует существованию одиночного импульса.

Claims (1)

  1. Формула изобретени 
    Устройство дл  генерации одиночных импульсов , содержащее 5-триггер, S вход которого подключен к первому входу выходного логического элемента «И-НЕ, выход которого соединен с R входом / 5-триггера и с первым входом первого логического элемента
    «И-НЕ, второй вход которого подключен к выходу S-триггера, а выход первого логического элемента «И-НЕ соединен с вторым входом выходного логического элемента «И-НЕ, третий вход которого подключен к
    щине тактовых сигналов, отличающеес  тем, что, с целью повышени  стабильности длительности выходных импульсов, в него введен логический элемент «НЕ и D-триггер, выход которого соединен с 5 входом / 5-триггера , пер)Вый вход D-триггера подключен к шине асинхронных сигналов, а второй вход D-триггера через логический элемент «НЕ соединен с третьим входом выходного логического элемента «И-НЕ.
    6
    0« 0
SU2017315A 1974-04-17 1974-04-17 Устройство дл генерации одиночных импульсов SU501470A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2017315A SU501470A1 (ru) 1974-04-17 1974-04-17 Устройство дл генерации одиночных импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2017315A SU501470A1 (ru) 1974-04-17 1974-04-17 Устройство дл генерации одиночных импульсов

Publications (1)

Publication Number Publication Date
SU501470A1 true SU501470A1 (ru) 1976-01-30

Family

ID=20582381

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2017315A SU501470A1 (ru) 1974-04-17 1974-04-17 Устройство дл генерации одиночных импульсов

Country Status (1)

Country Link
SU (1) SU501470A1 (ru)

Similar Documents

Publication Publication Date Title
SU501470A1 (ru) Устройство дл генерации одиночных импульсов
SU511722A1 (ru) Распределитель импульсов
SU437203A1 (ru) Формирователь импульсов
SU769629A1 (ru) Регистр сдвига
SU834832A1 (ru) Амплитудный компаратор
SU454555A1 (ru) Устройство дл сопр жени канала св зи с эвм
SU671034A1 (ru) Делитель частоты импульсов на семь
SU378834A1 (ru) УСТРОЙСТВО СОПРЯЖЕНИЯ ВЫЧИСЛИТЕЛЬНОЙ МАШИНЫ с ДВУХПОЗИЦИОННЫМИ ИМПУЛЬСНЫМИ ДАТЧИКАМИ
SU699536A2 (ru) Устройство дл приема информации
SU497718A1 (ru) Устройство формировани псевдослучайных сигналов сложной структуры
SU790241A1 (ru) Селектор импульсов по длительности
SU434599A1 (ru) Логическое устройство для подавления импульсов помех
SU839037A1 (ru) Селектор импульсов по длитель-НОСТи
SU1176360A1 (ru) Устройство дл передачи и приема информации
SU497637A1 (ru) Однотактный регистр сдвига
SU1035785A1 (ru) Преобразователь последовательности импульсов в одиночный импульс
SU708527A1 (ru) Преобразователь двоичной последовательности в дуобинарную
SU978349A1 (ru) Кольцевой распределитель импульсов
SU364964A1 (ru) Всесоюзная пат?111110-1шяп?!
SU813733A1 (ru) Формирователь импульсов
SU373885A1 (ru) Счетчик импульсов на потенциальных элементах
SU432569A1 (ru) Устройство для приема информации
SU1104464A1 (ru) Устройство управлени
SU483792A1 (ru) Распредитель импульсов
SU502506A1 (ru) Устройство дл приема биимпульсных сигналов