SU454555A1 - Устройство дл сопр жени канала св зи с эвм - Google Patents
Устройство дл сопр жени канала св зи с эвмInfo
- Publication number
- SU454555A1 SU454555A1 SU1776750A SU1776750A SU454555A1 SU 454555 A1 SU454555 A1 SU 454555A1 SU 1776750 A SU1776750 A SU 1776750A SU 1776750 A SU1776750 A SU 1776750A SU 454555 A1 SU454555 A1 SU 454555A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- circuit
- trigger
- computer
- Prior art date
Links
Landscapes
- Bus Control (AREA)
Description
1
Изобретение относитс к вычислительной технике и предназначено дл формировани машинных слов из последовательно поступающего двоичного кода.
Известны устройства аналогичного назначени , содержащие задающий генератор, Л -разр дный регистр, вход каждого t-ro разр да которого соединен с выходом соответствующей схемы И, один вход которой соединен с входной шиной устройства, а другой - с (1+1)-ым выходом дешифратора, каждый вход которого соединен с соответствующим выходом счетчика , причем (Л+ 1)-ый выход дешифратора соединен также с входом установки в состо ние «1 первого триггера, вход установки в состо ние «О которого соединен с шиной ответа от ЭВМ.
Однако требуетс истюльзование специального регистра дл хранени сформированного машинного слова в течение времени, достаточного дл его передачи в ЭВМ, работающую со многими входами.
Предлагаемое устройство отличаетс от известных тем, что в него введены второй, третий и четвертый триггеры, инвертор, схема ИЛИ и четыре схемы И, причем выход задающего генератора соединен с одним входом первой схемы И, другой вход которой соединен с единичным выходом второго триггера, а выход - со счетным входом счетчика; входна шина устройства через инвертор подключена к первым входам второй и третьей схемы И и ко входу установки в «1 второго триггера, вход установки в «О которого соединен с входом установки в «О счетчика и с выходом схемы ИЛИ, один вход которой соединен с выходом второй схемы И, а другой вход - с (Л-Ь2)-ым выходом дешифратора и вторым входом третьей схемы И, выход кото0 рой соединен с входом установки в «1 третьего триггера, первый выход дешифратора соединен со вторым входом второй схемы И, а второй выход - с одним входом четвертой схемы И, другой вход которой соединен с еди5 ничным выходом Первого триггера, а выход - с входом установки в «1 четвертого триггера.
Это позвол ет увеличить интервал времени между передачей двух сформированных слов в ЭВМ, работающую со многими входами, и
0 за счет этого обойтись без применени специального регистра дл хранени машинных слов.
На чертеже приведена блок-схема устройства .
Устройство содержит регистр 1, счетчик 2.
5 дешифратор 3, задающий генератор 4, триггеры 5-8, инвертор 9, схему ИЛИ 10, схемы И 11 - 15.
Устройство работает следующим образом. При поступлении на вход устройства маркера
начала (низкий уровень) триггер 8 через инвертор 9 устанавливаетс в состо ние «1 и дает разрешающий уровень на схему И 11, разреша прохождение сигналов от генератора 4 на счетчик 2. После того, как на вход счетчика поступит определенное число импульсов , по вл етс сигнал на первом выходе дешифратора 3, который с помош,ью .схемы И 12 провер ет наличие маркера начала на входе устройства. Если к этому времени маркер начала отсутствует, то приход ший на вход устройства сигнал расцениваетс как помеха и устройство приводитс в исходное состо ние сигналом с выхода схемы ИЛИ 10. Если же маркер начала подтверждаетс , то сигналы с генератора 4 продолжают поступать в счетчик 2. Через определенные интервалы времени на втором, третьем ... (V+1)-OM выходах дешифратора 3 по вл ютс сигналы, которые через схемы И 15 разрешают запись информационных битов в соответствуюш,ие .разр ды регистра 1. Сигнал с (Л-)-1)-го выхода дешифратора 3 устанавливает в состо ние «1 триггер 5, что свидетельствует о наборе в регистре 1 полного слова. С этого момента слово готово дл передачи в ЭВМ и может находитьс в регистре 1 до приема первого информационного бита следующего слова. После того, как слово прин то в ЭВМ, Ответный сигнал возвращает триггер б в состо иие «О. Сигнал с )-ro выхода дешифратора 3 провер ет наличие маркера конца. При его отсутствии триггер 7 через схему И 13 устанавливаетс в состо ние «1. Информаци о состо .нии триггера 7 поступает в ЭВМ вместе со следующим словом. ЭВМ вы сн ет характер слова, поступившего без маркера конца, и принимает решение о том, можно ли его использовать. В случае, если триггер 5 свидетельствует .0 том, что слово, наход шеес в регистре 1, еще не прин то в ЭВМ, а сигнал со второго выхода дешифратора 3 показывает, что в регистр 1 уже поступает первый информационный бат следуюшего слова, триггер 6. через схему И 14 устанавливаетс в состо ние «1. Сигнал с единичного выхода триггера 6 поступает в ЭВМ и указывает на потерю слова.
Предмет изобретени
Устройство дл сопр жени канала св зи с ЭВМ, содержащее задающий генератор, Nразр дный регистр, вход каждого t-ro разр да которого соединен с выходом соответствующей схемы И, один вход которой соединен с входной шиной устройства, а другой-с (1+1)-ым выходом дешифратора, каждый вход которого
соединен с соответствующим выходом счетчика , причем (Л+1)-ый выход дешифратора соединен также с входом установки в «1 -первого триггера, вход установки в «О которого сое.динен с шиной ответа от ЭВМ, отличающеес тем, что, с целью упрощени устройства , в него введены второй, третий и четвертый триггеры, инвертор, схема ИЛИ и четыре схемы И, причем выход задающего генератора соединен с одним входом первой схемы И,
другой вход которой соединен с единичным выходом второго триггера, а выход - со счетным входом счетчика, входна шина устройства через инвертор подключена к первым входам второй и третьей схемы И и по входу
установки в «1 второго триггера, вход установки в «О которого соединен с входом уста .новки в «О счетчика и .с выходом схемы ИЛИ, один вход которой соединен с выходом второй схемы И, а другой вход -с (М-{-2)-ъш выходом дешифратора и вторым входом третьей схемы И, выход которой соединен с входом установки в «1 третьего триггера, первый выход дешифратора соединен со вторым входом второй схемы И, а второй выход--с одним
входом четвертой схемы И, другой вход которой соединен с единичным выходом первого триггера, а выход -с входом установки в «1 четвертого триггера.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1776750A SU454555A1 (ru) | 1972-04-21 | 1972-04-21 | Устройство дл сопр жени канала св зи с эвм |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1776750A SU454555A1 (ru) | 1972-04-21 | 1972-04-21 | Устройство дл сопр жени канала св зи с эвм |
Publications (1)
Publication Number | Publication Date |
---|---|
SU454555A1 true SU454555A1 (ru) | 1974-12-25 |
Family
ID=20511832
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1776750A SU454555A1 (ru) | 1972-04-21 | 1972-04-21 | Устройство дл сопр жени канала св зи с эвм |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU454555A1 (ru) |
-
1972
- 1972-04-21 SU SU1776750A patent/SU454555A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1093105A (en) | Data processing system | |
KR940002717A (ko) | 직렬 인터페이스 모듈 및 방법 | |
GB1163981A (en) | Improvements in or relating to Time Division Communication Systems | |
US3916323A (en) | Information storage and transfer system | |
SU454555A1 (ru) | Устройство дл сопр жени канала св зи с эвм | |
GB907100A (en) | Improvements in or relating to data processing systems | |
GB996433A (en) | Data transmission systems | |
GB1154673A (en) | Improvements in or relating to Electronic Shift Registers. | |
SU1176360A1 (ru) | Устройство дл передачи и приема информации | |
SU400035A1 (ru) | Накопитель импульсов | |
SU1068927A1 (ru) | Устройство дл ввода информации | |
SU501470A1 (ru) | Устройство дл генерации одиночных импульсов | |
SU1439650A1 (ru) | Устройство дл приема информации | |
SU798785A1 (ru) | Устройство дл вывода информации | |
SU428454A1 (ru) | Запоминающее устройство | |
SU809293A1 (ru) | Устройство дл приема и передачииНфОРМАции | |
KR200158764Y1 (ko) | 동기식 직렬 수신 장치 | |
SU470927A1 (ru) | Устройство мажоритарного декотировани при трехкратном повторении дискретной информации | |
SU1444857A1 (ru) | Устройство дл приема команд телемеханики | |
SU453795A1 (ru) | Дешифратор | |
SU739515A1 (ru) | Устройство дл ввода информации в эцвм | |
RU1783533C (ru) | Устройство дл передачи дискретной информации | |
SU684757A1 (ru) | Устройство цикловой синхронизации | |
SU1264194A1 (ru) | Устройство дл ввода-вывода информации | |
SU473181A1 (ru) | Устройство дл сравнени двоичных чисел |