SU434599A1 - Логическое устройство для подавления импульсов помех - Google Patents
Логическое устройство для подавления импульсов помехInfo
- Publication number
- SU434599A1 SU434599A1 SU1749018A SU1749018A SU434599A1 SU 434599 A1 SU434599 A1 SU 434599A1 SU 1749018 A SU1749018 A SU 1749018A SU 1749018 A SU1749018 A SU 1749018A SU 434599 A1 SU434599 A1 SU 434599A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- interference
- duration
- signal
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
- Amplifiers (AREA)
Description
1
Изобретение предназначено дл иснользовани в цеп х передачи импульсных сигналов цифровых систем.
Известны устройства, содержащие линии задержки, усилители, двухвходовые схемы совпадени , формирователи сигналов различной длительности, нредназначенные дл подавлени импульсО|В помехи. Эти устройства не обеспечивают подавлени прот женных и групповых помех, а также в р де случаев вызывают дробление сигнала па выходе.
В предложенном устройстве с целью повышени помехоустойчивости выход усилител соединен с одним входом двухвходовой схемы совпадени и с входом линии задержки, выход которой соедине-н со входом формировател сигналов малой длительности. Выход последнего подключен ко второму входу двухвходовой схемы совпадени , выход которой соединен со входом формировател сигналов стандартной длительности.
На чертеже приведена блок-схема предлагаемого устройства.
Устройство состоит из усилител 1, двухвходовой схемы совпадени 2, линии задержК1И 3, формировател сигналов малой длительности 4, формировател сигналов стандартной длительности 5.
Выход усилител 1 соединен с одним входом двухвходовой схемы совпадени 2 и линией задержки 3, выход линии задержки 3 св зан с формирователем сигналов малой длительности 4, выход формировател 4 соединен го вторым входом схемы совпадени 2, а выход схемы 2 св зан со входом формировател сигналов стандратной длительности 5.
Устройство работает следующим образом.
Сигнал с выхода усилител 1 поступает на один вход двухвходовой схемы совпадени 2, в то врем как на второй вход этой схемы поступает сигнал малой длительности, сформированный линией задержки 3 и формирователем сигналов малой длительности 4 из сигнала , поступающего с выхода усилител 1. При совпадении сигналов на входах схемы 2 на ее выходе по вл етс сигнал, который поступает на вход формировател сигналов стандратной длительности 5.
20
Предмет изобретени
Логическое устройство дл подавлени импульсов помех, содержащее усилитель, двухвходовую схему совпадени , формирователи
сигналов малой и стандартной длительности и линию задержки, отличающеес тем, что, с целью увеличени помехоустойчивости, в :нем выход усилител соединен с одним входом двух1входовой схемы совпадени и с входом линии задержки, выход которой соединен
со входом формирОБател сигналов малой длительности, выход последнего подключен ко второму входу двухвходовой схемы совпадени , выход которой соеди.нен со входом формировател сигналов стандратпой длительно-сти .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1749018A SU434599A1 (ru) | 1972-02-16 | 1972-02-16 | Логическое устройство для подавления импульсов помех |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1749018A SU434599A1 (ru) | 1972-02-16 | 1972-02-16 | Логическое устройство для подавления импульсов помех |
Publications (1)
Publication Number | Publication Date |
---|---|
SU434599A1 true SU434599A1 (ru) | 1974-06-30 |
Family
ID=20503515
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1749018A SU434599A1 (ru) | 1972-02-16 | 1972-02-16 | Логическое устройство для подавления импульсов помех |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU434599A1 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4611335A (en) * | 1981-09-30 | 1986-09-09 | Hitachi, Ltd. | Digital data synchronizing circuit |
-
1972
- 1972-02-16 SU SU1749018A patent/SU434599A1/ru active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4611335A (en) * | 1981-09-30 | 1986-09-09 | Hitachi, Ltd. | Digital data synchronizing circuit |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1113833A (en) | Pulse width discriminator circuit | |
GB1309828A (en) | Electric signal circuits | |
NL155153B (nl) | Overdrachtstelsel voor digitale informatie met gebruikmaking van driewaardige pulssignalen. | |
SU434599A1 (ru) | Логическое устройство для подавления импульсов помех | |
NL142035B (nl) | Transmissiestelsel voor de overdracht van tweewaardige informatiepulsen met synchronisatie in de ontvanginrichting op ontvangen signaalovergangen. | |
NL155658B (nl) | Pulsdopplerradarapparaat met onderdrukking van korte en hoge stoorpulsen. | |
SU529553A1 (ru) | Устройство дл задержки сигналов на логических элементах | |
GB1040193A (en) | Read-only memory system | |
NL169014C (nl) | Televisieontvanginrichting met audioinformatiesignaalonderdrukking bij verlies van de synchronisatiepulsen. | |
SU1117633A1 (ru) | Сумматор по модулю два | |
SU907784A1 (ru) | Импульсный усилитель | |
SU381167A1 (ru) | Распределитель импульсов | |
SU501470A1 (ru) | Устройство дл генерации одиночных импульсов | |
SU369695A1 (ru) | !йСЕСОгОЗНАЯ | |
SU437203A1 (ru) | Формирователь импульсов | |
SU423252A1 (ru) | Логическое устройство | |
SU409363A1 (ru) | Амплитудно-импульсный преобразователь | |
SU434607A1 (ru) | Многоканальное устройство для приема импульсных сигналов | |
SU600516A1 (ru) | Устройство дл сравнени напр жений | |
GB1063041A (en) | Improvements in or relating to wave form shaping circuit arrangements | |
SU434583A1 (ru) | Формирователь прямоугольных импульсов | |
GB1233476A (ru) | ||
SU482869A1 (ru) | Формирователь пр моугольных импульсов | |
SU481128A1 (ru) | Селектор импульсов | |
SU445140A1 (ru) | Устройство формировани длительности импульсов |