SU813733A1 - Формирователь импульсов - Google Patents

Формирователь импульсов Download PDF

Info

Publication number
SU813733A1
SU813733A1 SU792725197A SU2725197A SU813733A1 SU 813733 A1 SU813733 A1 SU 813733A1 SU 792725197 A SU792725197 A SU 792725197A SU 2725197 A SU2725197 A SU 2725197A SU 813733 A1 SU813733 A1 SU 813733A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
coincidence
trigger
bus
Prior art date
Application number
SU792725197A
Other languages
English (en)
Inventor
Мария Петровна Смирнова
Сергей Викторович Смирнов
Владимир Витальевич Скрябин
Original Assignee
Предприятие П/Я А-3327
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3327 filed Critical Предприятие П/Я А-3327
Priority to SU792725197A priority Critical patent/SU813733A1/ru
Application granted granted Critical
Publication of SU813733A1 publication Critical patent/SU813733A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

(54) ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ
1
Изобретение oт юcитc  к автоматике и вычислите.льной технике и может быть использовано в устройства.х син.хронизации дл  сигналов произвольной длительности.
Известен формирователь импульсов по фронту и спаду входного сигнала, содержащий четыре инвертора и элемент 2 И - ИЛИ -НЕ .
Однако длительность выходных импульсов , формируемых этим формирователе.м, зависит от параметров вход щих в него элементов и дл  получени  определенной длительности выходного сигнала требуетс  подбор элементов, что сужает функциональные возможности формировател  и снижает точность синхронизации выходного сигнала.
Паиболее близким по технической сущности к изобретению  вл етс  фор.мирователь импульсов, содержащий два триггера, п ть элементов совпадений и инвертор 2.
Недостатками этого формировател   вл ютс  зависимость длительности выходного импульса от временных соотношени  .между управл ющими и синхронизирующими импульсами и низка  точность синхронизации выходных импульсов.
Цель изобретени  - повыщение точности синхрг) выходных импульсов.
Г1остав;1енна  цель достигаетс  тс.м, что в формнровагель импульсов, содержащий два триггера, четыре элемента совпадений л n U5epTOp, которого соединеи с ши::0г ; равл54Ю11;сго сигнала и первым входом первого 5.;емента совпадений, а выход - с первым входом второго эле.мента совпадений, выход которого соединен с нулевым входом первого триггера, а второй вход -- со вторым входом первого элемента ссБпадений, выход которого соединен с вxoдo ; второго триггера, единичный выход которого соединен с первым входом третьего элемента совпадений, второй вход которого соединен с выходом четвертого элемента совпадений, а выход - с первым входом четвертого элемента совпадений , дополнительно введен инвертор, вход которого соединен с щиной синхронизации и с единичны.ми входами триггеров, а выход - со вторыми входами первого и второго элементов совпадений, причем третий вход второго элемента совпадений соединен с выходом третьего элемента совпадений , первый вход которого соединен с первой выходной шиной, а третий вход первого элемента совпадений соединен с выходом четвертого э.темента совпадений, второй вход которого соедине с единичным выходом первого триггера и второй выходной шиной.
На чертеже представлена функциона.тьна  схема формировател  импульсов.
Формирователь импульсов содержит инвертор 1, вход которого соединен с ншной синхронизации и с единичными входами триггеров 2 и 3, а выход - с первыми входами элементов 4 и 5 совпадений, причем второй вход элемента 4 совпадений соединен с шиной управл ющего сигнала и через инвертор б со вторым входом элемента 5 совпадений, выход которого соединен е нулевым входом триггера 3, единичный выход которого соединен с выходной шиной 7 и первым входом эле.меита 8 совпадений, второй вход которого соединен с выходом элемента 9 совпадений и третьим входом элемента 5 совпадений , а выход - с третьим входом элемента 4 совпадений и с первым входом э;и; .мента 9 совпадений, второй вход которого соедииен е -выходной шиной 10 и единичным выходо.м триггера 2, нулевой вход которого соедииеи с выходом элемента 4 совпаде1н- й. Элементы 8 и 9 совпадений образуют трИ гер 11, единичны.м выходом которого служит вход эле.мента 8 совпадений, а единичН1згм входом - вход, соединенный с 1ниной
7, нри это.м вход и выход э.темента 9 совпадений С) соответственно нулевые вход и выход триггера 11.
Формирователь импульсов работает следуюн им образо.м.
Низкий нотеии.иа; на шине управл ющего сигнала и положительные имгульсы на шине синхронизации устанавливают qjopмирователь в исходное состо ние, при котором на выходных Н1ииах к единичиом выходе триггера 11 присутствую высокие нотеи 1иа чы . Высокий потенниат носту1п-1В иий иа шипу управл ющего сигнала, pa3penjacT ирохожде1н-1е наузы имну.чьсов синхронизации через эле.мент 4 сон 1адсний, но подтверждает высокий потенциал на выходе эле.мента 5 совнадений. 1оддержизаемь й иизким иотеициалом нулевого выхода тр1-;ггера 11. Воз1Н-1каюший при паузе иуггхдьсСВ синхронизации иизкиГг иотспциал на выходе элемента 4 совиаденнй нодготавливает триггер 2 к срабатыванию в .мо.меггг по влени  на его нулевом входе импульса синхронизации . Триггеры 3 и 11 сохран ют исходное состо ние, так как потенциалы на их входах не изменились.
Нри поступлении имиульса на ШИНУ синхронизации через врем  срабатываии  нлеча триггера 2 на выходе этого триггера устанавливаетс  низкий потенциал, поступающий на выходную шину 10 и нулевой вход триггера 11. Триггер 11 переключаетс , и на его нулевом выходе по вл етс  высокий
потенциал, ноступаюший на третий вход элемента 5 совпадений. На единичном выходе триггера 11 по вл етс  низкий потенциал, иоступаюший на третий вход элемента 4 совпадений, удержива  высокий потенциал иа его выходе. Триггер 2 сохран ет предыдущее состо ние, так как на обоих его входах присутствуют высокие потенциалы. По окончании импульса сииинхронизации на выходе триггера 2 уетанавливаетс  высокий потенциал, поступаюший на выходную шину 10. Триггер 1 сохран ет гфедыдушее состо ние , так как на обоих его входах присутствуют высокие потенциалы. По окончании выходного и.мнульса на шине 10 до изменени  потенциала на шине управл ющего сигнала формирователь не пропускает следующие импульсы синхронизации на выходную .шину 10. Низкий потенциал на шине управл ющего сигнала разрешает прохождение паузы импульсов синхронизации через элемент 5 совпадеиий на ну;1евой вход триггера 3, но подтверждает высокий потенциал на выходе элемента 4 совпадений, поддерживаемый низки.м потенциалом с единичного выхода триггера 11.
При поступлении импульса на шину синхронизации через врем  срабатывани  нлеча триггера 3 на выходе этого триггера устанавливаетс  низкий потенциал, поступающий на выходную шину и единичный вход триггера 11. Триггер 11 переключаетс , и иг. его едииичном выходе по вл етс  высокий потенциал, поступающий на третий вход эле.мента 4 совпадений. На нулевом выходе триггера 1I по вл етс  низкий потенциал, поступающий на третий вход элемента 5 совпадений, удержива  выеокий потенциал на его выходе. Триггер 3 сохран ет предыдущее состо ние, так как на обоих его входах присутствуют высокие потенциалы. По окончании импульса синхронизации на выходе триггера 3 устанав .тиваетс  высокий потенциал, поступающий iia вьгходиую шину. Триггер 3 сохран ет исходное состо ние, так как на обоих его концах присутствуют высокие потенциалы. По окончании выходного импульса на шине 7 до изменени  потенциала на шине управл юп ,его сигнала формирователь не пропускает очередные импульсы синхронизации на выходную шину 7.
Таким образом, по перепаду потенциа ..|()Б на шине yпpaвл  :.пieгo сигнала с одного уровн  на другой, на выходных шинах 7 и 10 формирова гел  фор.мируетс  по одному импульсу, со.впадающему с первыл целым импульсом синхронизации, пришедшим после фронта управл ющего сигнала.

Claims (2)

  1. Предлагаемый формирователе импульсов позвол ет работать в щироком диапазоне длительностей управл ющего сигнала и пропускает без изменени  длительности один импульс синхронизации, а его применение в уетройствах автоматики и вычислительной техники обеспечивает высокую точность синхронизации работы различных узлов с тактированием по переднему и заднему фронту или потенциалу. Формула изобретени  Формирователь импульсов, содержащий два триггера, четыре элемента совпадений и инвертор, вход которого соединен с шиной управл ющего сигнала и первым входом первого элемента совпадений, а выход - с первым входом второго элемента совпадений , выход которого соединен с нулевым входом первого триггера, а второй вход - со вторым входом первого элемента совпадений , выход которого соединен с нулевым входом второго триггера, единичный выход которого соединен с первым входом третьего элемента совпадений, второй вход которого соединен с выходом четвертого элемента совпадении, а выход - с первым входом четвертого элемента совпадений, отличающийс  тем, что, с целью повышени  точности синхронизации, в него дополнительно введен инвертор, вход которого соединен с шиной синхронизации и с единичными входами триггеров , а выход - со вторыми входами первого и второго элементов совпадений, причем третий вход второго элемента совпадений соединен с выходом третьего элемента совпадений, первый вход которого соединен с первой выходной шиной, а третий вход первого элемента совпадений соединен с выходом четвертого элемента совпадений, второй вход которого соединен с единичным выходом первого триггера и второй выходной шиной. Источники информации, прин тые во внимание при экспертизе 1.Микросхемы интегральные полупроводниковые серии 133. Руководство но применению . ОСТ II бко. 340.004., с. 138, черт. 90.
  2. 2.Авторское свидетельство СССР ЛЬ 575767. кл. Н 03 К 5/13, 04.06.76 (прототи п).
    V
SU792725197A 1979-02-15 1979-02-15 Формирователь импульсов SU813733A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792725197A SU813733A1 (ru) 1979-02-15 1979-02-15 Формирователь импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792725197A SU813733A1 (ru) 1979-02-15 1979-02-15 Формирователь импульсов

Publications (1)

Publication Number Publication Date
SU813733A1 true SU813733A1 (ru) 1981-03-15

Family

ID=20810432

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792725197A SU813733A1 (ru) 1979-02-15 1979-02-15 Формирователь импульсов

Country Status (1)

Country Link
SU (1) SU813733A1 (ru)

Similar Documents

Publication Publication Date Title
SU813733A1 (ru) Формирователь импульсов
SU783956A1 (ru) Устройство дл получени пачек импульсов
SU633152A1 (ru) Синхронизирующее устройство
SU790212A1 (ru) Устройство дл синхронизации импульсов
SU797059A1 (ru) Устройство дл формировани им-пульСОВ
SU801289A1 (ru) Устройство фазировани по цик-лАМ
SU783969A1 (ru) Устройство дл выделени одиночного импульса
SU1211862A2 (ru) Формирователь импульсов
SU744622A1 (ru) Устройство дл определени отклонени частоты импульсной последовательности от заданной
SU853635A1 (ru) Устройство дл формировани импуль-COB СиНХРОНизАции пРи СчиТыВАНиииНфОРМАции
SU847506A1 (ru) Селектор одиночных импульсов
SU553737A1 (ru) Устройство синхронизации
SU1356251A1 (ru) Устройство выделени циклового синхросигнала
SU798775A1 (ru) Устройство дл обмена
SU627580A1 (ru) Устройство дл синхронизации импульсов
SU917357A1 (ru) Делитель частоты на три
SU671034A1 (ru) Делитель частоты импульсов на семь
SU960820A2 (ru) Многоканальное устройство дл приоритетной селекции импульсов
SU588621A2 (ru) Устройство дл формировани одиночного импульса
SU1053098A1 (ru) Устройство дл ввода информации
SU809557A1 (ru) Преобразователь кода во временнойиНТЕРВАл
SU785979A1 (ru) Селектор импульсов по периоду следовани
SU478429A1 (ru) Устройство синхронизации
SU448582A1 (ru) Устройство дл передачи импульсных сигналов
SU364085A1 (ru) ВСЕОСЮЗНАЯ г1лТ?РН5-таКй-1;::к^ rbV- аи^^/|!.'=?:^"