SU1211862A2 - Формирователь импульсов - Google Patents
Формирователь импульсов Download PDFInfo
- Publication number
- SU1211862A2 SU1211862A2 SU843770166A SU3770166A SU1211862A2 SU 1211862 A2 SU1211862 A2 SU 1211862A2 SU 843770166 A SU843770166 A SU 843770166A SU 3770166 A SU3770166 A SU 3770166A SU 1211862 A2 SU1211862 A2 SU 1211862A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- bus
- pulse
- trigger
- output
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
Изобретение относитс к импульсной технике и может быть использоR D С вано в устройствах обработки импульсной информации. Устройство содержит шину 4 управлени , шину 5 синхронизации импульсов, шину 6 выбора режима , элемент И 9, D-триггеры 1 и 2, элемент И-НЕ 3 и выходные шины 7 и 8. Введение элемента И 9 обеспечило более высокое быстродействие на вре- м , равное периоду частоты синхронизирующих импульсов. Изобретение дополнительное к авт.св. № 966874. 1 ил Т 1 J С Б R Т 2 7 - 8 (Л
Description
11
Изобретение относитс к импульсной технике и может быть использовано в устройствах обработки импульсной информации.
Цель изобретени - повышение быстродействи .
На чертеже представлена электрическа функциональна схема предлагаемого устройства.
Формирователь импульсов содержит первый и второй D-триггеры 1 и 2, элемент И-НЕ 3, D-вход первого триггера 1 соединен с шиной 4 управлени а С-вход - с шиной 5 синхронизирующих импульсов,-С первым входом элемента и с R-входом второго В-триг гера, 2, D-вход которого соединен с шиной логической единицы, С-вход - с - пр мым выходом первого триггера 1 и с вторым входом элемента И-НЕ 3, третий вход которого соединен с шиной 6 выбора режима, пр мой выход второго триггера 2 соединен с первой выходной шиной 7, инверсньй выход второго триггера 2 соединен с второй выходной шиной 8, элемент И 9 первый вход которого соединен с шино 4 управлени , второй вход - с выходом элемента И-НЕ 3, а выход с R-входом первого триггера 1,
Формирователь импульсов работает следующим образом.
В исходном состо нии на шине 4 - уровень логического нул ,что соответствует отсутствию сигнала, на шине 5 присутствует посто нна непрерывна последовательность синхронизирующих импульсов с частотой следовани Е,
При наличии на шине 6 уровн логического нул5 на выходе элемента 3 на второй вход элемента 9 поступает высокий логический уровень, при этом на его первый вход поступает с шины 4 уровень логического нул , под действием которого первый триггер 1 находитс в нулевом состо нии. Обнуление второго триггера 2 осуществл етс в паузах между синхронизирующими импульсами, поступающксми, с шины 5.
Формирователь начинает работать в режиме формировани одиночного импульса при по влении на пгине 4 импульса , соответствующего урювню логической единицы, и переднего фронта первого синхронизирующего импульса по шине 5, под действием которого срабатывает триггер 1, положительный перепад на пр мом выходе которо- .
21
, й
18622
го приводит к срабатыванию триггера 2, После оконча 1и синхронизирующего импульса триггер 2 обнул етс , в результате на его пр мом и ин вареном выходе формируетс одиночный импульс, идентичный импульсу синхронизации. С момента сн ти Им- .пульса с шины 4 одновременно происходит обнуление триггера 1. Устрой д ство готово к формированию следующего одиночного импульса.
Минимальное врем t между сн тием предыдущего и по влением следующего импульса на шине 4 ограни j чиваетс временем, нeoбxoди & м дл обнулени триггера 1, и практически равно времени срабатывани триггера 1 . .
Дл перевода формировани импуль ,,1 сов в режим формировани серии импульсов на шину 6 необходимо подать уровень логической единицы.
Работает формирователь в данном режиме следующим образом,
2{ В исходном состо нии триггеры 1 и 2 наход тс в нулевом состо нии. Нулевое состо ние триггера 1 подтверждаетс отсутствием импульса на шине 4, уровень логического нул которого поступает на его R-вход через элемент 9, Нулевое состо ние триггера 2 подтверждаетс уровнем логического нул на его R-входе в паузах между синхроимпульсами на шине 5.
- При по влении на шине 4 уровн логической единицы синхронизирующий импульс своим положительным фронтом по С-входу устанавливает триггер 1 в единичное состо ние, так как на его D-входе присутствует уровень логической единицы с шины 4 управлени , При этом на пр мом выходе триггера 1 формируетс положительный перепад, который, воздейству на С-вход триггера 2, переводит его в единичное состо ние. После того, как на пр мом выходе триггера 1 по витс высокий логический уровень , на всех входах элемента 3 присутствует также высокий уровень и, следовательно, на выходе элемента 3 по вл етс уровень логического нул , которьй, воздейству через з лемент 9 на вход триггера 1,
5- сбрасывает его в нулевое состо ние . Логический нуль с пр мого выхода триггера 1 поступает на первый вход элемента 3 и обеспечивает
30
4CI
4fi
50
3 12118624
по вление на его выходе уровн ло- подключенного соответствующим обрагической единицы, т.е. снимаетс зон.
-обнуление с .R-входа триггера 2.
Claims (1)
- Формула изобретениПредлагаемый формирователь им-5 Формирователь импульсов попульсов по сравнению с известнымавт.св. № 966874, отличающиимеет более высокое быстродействиес тем, что, с целью повышени быготовности к формированию очередногостродействи , в него введен элементодиночного импульса на врем , равноеИ, первый вход которого соединен спериоду частоты синхронизирующих им- О шиной управлени , второй вход - спульсов. Это обеспечиваетс за счетвыходом элемента И-НЕ, а выход - свведени дополнительного элемента И,К-вх.одом первого D-триггера.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843770166A SU1211862A2 (ru) | 1984-07-23 | 1984-07-23 | Формирователь импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843770166A SU1211862A2 (ru) | 1984-07-23 | 1984-07-23 | Формирователь импульсов |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU966874 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1211862A2 true SU1211862A2 (ru) | 1986-02-15 |
Family
ID=21130469
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU843770166A SU1211862A2 (ru) | 1984-07-23 | 1984-07-23 | Формирователь импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1211862A2 (ru) |
-
1984
- 1984-07-23 SU SU843770166A patent/SU1211862A2/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 966874, кл. Н 03 К 5/01. 27.03.81. .(54) ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1211862A2 (ru) | Формирователь импульсов | |
SU970662A1 (ru) | Устройство дл выделени одиночного импульса | |
SU1163469A2 (ru) | Устройство формировани одиночного импульса | |
SU797059A1 (ru) | Устройство дл формировани им-пульСОВ | |
SU1356251A1 (ru) | Устройство выделени циклового синхросигнала | |
SU1510074A1 (ru) | Устройство дл синхронизации импульсов | |
SU853790A1 (ru) | Устройство дл синхронизациииМпульСОВ | |
SU966874A2 (ru) | Формирователь импульсов | |
SU1265981A1 (ru) | Устройство дл выделени импульсов | |
SU839034A1 (ru) | Формирователь импульсов | |
SU1370750A1 (ru) | Устройство тактовой синхронизации | |
SU1451841A1 (ru) | Устройство дл вычитани и выделени импульсов | |
SU1651360A1 (ru) | Формирователь синхронизированных импульсов | |
SU1275746A1 (ru) | Устройство дл синхронизации импульсов | |
SU741441A1 (ru) | Устройство дл синхронизации импульсов | |
SU448585A1 (ru) | Устройство дл синхронихации импульсов | |
SU1256179A1 (ru) | Формирователь одиночного импульса | |
SU758501A1 (ru) | Устройство дл синхронизации импульсов | |
SU1051695A1 (ru) | Устройство дл тактовой синхронизации и выделени пачки импульсов | |
SU671021A1 (ru) | Устройство дл синхронизации импульсов | |
SU790274A1 (ru) | Селектор импульсов по частоте следовани | |
SU900458A1 (ru) | Регистр | |
SU839041A1 (ru) | Частотный дискриминатор | |
SU1707751A1 (ru) | Устройство дл выделени и вычитани импульсов из последовательности импульсов | |
SU1078625A1 (ru) | Синхронный делитель частоты |