SU758501A1 - Устройство дл синхронизации импульсов - Google Patents

Устройство дл синхронизации импульсов Download PDF

Info

Publication number
SU758501A1
SU758501A1 SU772553176A SU2553176A SU758501A1 SU 758501 A1 SU758501 A1 SU 758501A1 SU 772553176 A SU772553176 A SU 772553176A SU 2553176 A SU2553176 A SU 2553176A SU 758501 A1 SU758501 A1 SU 758501A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
trigger
pulse
clock
pulses
Prior art date
Application number
SU772553176A
Other languages
English (en)
Inventor
Евгений Иванович Строков
Олег Борисович Козлов
Original Assignee
Предприятие П/Я А-3904
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3904 filed Critical Предприятие П/Я А-3904
Priority to SU772553176A priority Critical patent/SU758501A1/ru
Application granted granted Critical
Publication of SU758501A1 publication Critical patent/SU758501A1/ru

Links

Description

Изобретение относитс  к импульсной технике и может быть использовано в устройствах управлени  преобразованием , обработкой и передачей информации . Известно устройство дл  синхронизации импульсов, содержащее дл  триггера , инвертор и элементы совпадени  1 . Недостатком такого устройства  вл етс  нестабильность синхронизации, котора  обусловлена зависимостью времени задержки выходного импульса относительно тактового от момента поступлени  синхронизирующего импульса пре.цшествую1цегО поступлению тактового импульса на врем  от tcp  о , - средн   задержка срабатывани  элементов схемы. , : . Известно также .стройство дл  син хронизации импульсов, содержащее два триггера, инвертор и элемент ИЛИ 2 В этом устройстве также имеет мес то зависимость времени задержки выхо ного импульса относительно тактового от момента поступлени  синхронизируемого импульса. .Цель изобретени  - повышение стабильности синхронизации за счет исключени  вли ни  момента поступлени  синхронизируемого импульса на врем  задержки выходного импульса относительно тактового. Это достигаетс  тем, что в устройстве дл  синхронизации импульсов, содержащем дватриггера, к входам которых подключены шины тактовых и синхронизируемых импульсов, и инвертор, вход которого соединен с выходом первого триггера, а выход - с установочным входом второго триггера, шины тактовых.и синхронизируемых импульЪов подключены к счетным входам первого и второго тригге.ров соответстёенно , а выход второго триггера соединен с установочным входом первого триггераf выход которого подключен к выходной шине.. На чертеже представлена функциональна  сжема устройства. Оно имеет первый триггер 1, второй триггер 2, инвертор 3, шину 4 тактовызе импульсов, шину 5 синхронизируемых импульсов. Устройство работает следующим образом . В исходном состо ни  триггеры 1 и 2 наход тс  в состо нии О. При поступлении на счетный вход триггера 2 положительного синхронизируемого
импульса в момент паузы тактовых-импульсов триггер 2 устанавливаетс  в состо ние 1 по положительному перепаду напр жени , при этом на вход установки в VO триггера 1 поступает положительный потенциал с выхода триггера 2, снима  с него блокировку . При поступлении на счётный вход триггера 1 очередного положительного тактового импульса,, он также устанавливаетс  в состо ние . При, этом на выходе триггера 1 устанавливаетс  положительный потенциал, а. на выходе инвертор 3-нулевой, котоО
рый по входу установки в
переводит триггер.2 в нулев.ое состо ние , вызывающее в свою очередь, установку в О и триггера 1, а на выходе инвертора устанавливаетс  положительный перепад. Таким образом, на выходе устройства формируетс  положительный импульс, длительность которого равна сумме времен переключени  инвертора 3 и триггеров Д и 2 по входам установки в О. Устройство остаетс  в исходном состо нии до момента поступлени  следуюmerd синхронизируемого импульса.
При поступлении синхронизируемого импульса во врем  действи  тактового импульса работы устройства не измён етс. . Т.е. триггер 1 устанавлиа импульс
ваетс  в состо ние
на выходе устройства будет сформирован при по влении очередного положительного перепада напр жени  на шине тактовых импульсов.
Как ВИДНО из описани  работы устройства , задержка выходного импульса относительно тактового не зависит от момента поступлени  синхронизируемого импульса и определ етс  временем срабатывани  триггера 1 по счетному входу.
Таким образом, Т}естабильность синхронизации устройства определ етс  нестабильностью времени срабатывани  одного логического элемента.

Claims (2)

  1. Формула изобретени 
    Устройство дл  синхронизации импульсов , содержащее два триггера, ко входам которых подключены шины тактовых и синхронизируемых импульсов , и инвертор, вход которого соединен с выходом первого триггера, а.выход - с установочным входом второго триггера, отличающеес   тем, что, с целью повышени  стабильности синхронизации, шины тактовых и синхронизируемых импульсов . подключены к счетным входам первого 5 и второго триггеров соответственно, а выход второго триггера соединен с установочным входом первого триггера, выход которого подключен к выходной шине.
    Источники информации, прин тые во внимание при экспертизе
    1 . Ав.торское свидетельство СССР № 464070, кл. Н 03 К 5/13, 1975.
  2. 2. Авторское свидетельство СССР № 400015, кл. Н 03 К 5/01, 1971.
SU772553176A 1977-12-12 1977-12-12 Устройство дл синхронизации импульсов SU758501A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772553176A SU758501A1 (ru) 1977-12-12 1977-12-12 Устройство дл синхронизации импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772553176A SU758501A1 (ru) 1977-12-12 1977-12-12 Устройство дл синхронизации импульсов

Publications (1)

Publication Number Publication Date
SU758501A1 true SU758501A1 (ru) 1980-08-23

Family

ID=20737244

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772553176A SU758501A1 (ru) 1977-12-12 1977-12-12 Устройство дл синхронизации импульсов

Country Status (1)

Country Link
SU (1) SU758501A1 (ru)

Similar Documents

Publication Publication Date Title
GB1534053A (en) Distinguishing valid from invalid transitions in a two level logic signal
SU758501A1 (ru) Устройство дл синхронизации импульсов
SU1619387A1 (ru) Синхронизирующее устройство
SU658560A1 (ru) Вычитатель частот
SU790224A1 (ru) Устройство дл синхронизации импульсов
SU1014152A2 (ru) Делитель частоты следовани импульсов
SU871321A1 (ru) Формирователь импульсов по фронтам двоичного сигнала
SU1223228A1 (ru) Устройство дл выделени и вычитани первого импульса из последовательности импульсов
SU839027A1 (ru) Устройство дл синхронизации случайныхиМпульСОВ
SU585597A1 (ru) Устройство тактовой синхронизации
SU553737A1 (ru) Устройство синхронизации
SU453791A1 (ru) Устройство тактовой синхронизации
SU1651374A1 (ru) Синхронный делитель частоты
SU739721A1 (ru) Устройство дл синхронизации импульсов
SU744947A1 (ru) Устройство дл синхронизации импульсов
SU544114A1 (ru) Устройство дл синхронизации импульсов
SU1003303A1 (ru) Триггерное устройство
SU1580535A2 (ru) Троичное счетное устройство
SU966872A1 (ru) Формирователь импульсов
SU790120A1 (ru) Устройство дл синхронизации импульсов
SU588621A2 (ru) Устройство дл формировани одиночного импульса
SU970362A1 (ru) Вычитатель частот
SU999148A1 (ru) Формирователь одиночных импульсов
SU612414A1 (ru) Делитель частоты
SU1167729A2 (ru) Делитель частоты импульсов