SU1003303A1 - Триггерное устройство - Google Patents

Триггерное устройство Download PDF

Info

Publication number
SU1003303A1
SU1003303A1 SU813352261A SU3352261A SU1003303A1 SU 1003303 A1 SU1003303 A1 SU 1003303A1 SU 813352261 A SU813352261 A SU 813352261A SU 3352261 A SU3352261 A SU 3352261A SU 1003303 A1 SU1003303 A1 SU 1003303A1
Authority
SU
USSR - Soviet Union
Prior art keywords
flip
trigger
flop
bus
input
Prior art date
Application number
SU813352261A
Other languages
English (en)
Inventor
Сергей Леонидович Кабиков
Original Assignee
Предприятие П/Я В-8495
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8495 filed Critical Предприятие П/Я В-8495
Priority to SU813352261A priority Critical patent/SU1003303A1/ru
Application granted granted Critical
Publication of SU1003303A1 publication Critical patent/SU1003303A1/ru

Links

Landscapes

  • Arrangements For Transmission Of Measured Signals (AREA)

Description

(5) ТРИГГЕРНОЕ УСТРОЙСТВО
Изобретение относитс  к импульсной технике и может быть использсванр при построении цифровых устройств Известно триггерное устройство, состо щее из двух-О-триггеров, причем выходы первого из них  вл ютс  выходами устройства, пр мой выход первого 0-триггера подключен к R-входу второго триггера, инверсный выход которого подключен к R-входу первого триггера, а то врем  как остальные входы обоих триггеров  вл ютс  входами устройства U 1. К недостаткам известного устройства относ тс  ограниченные функциональные возможности, так как дополни тельный импульсный вход может быть использован только дл  сброса тригге ного устройства в нулевое состо ние. Цель изобретени  - расширение фун циональных возможностей триггера. Поставленна  цель достигаетс  тем что в триггерное устройство, содержа щее первый и второй О-триггеры, С-г входы которых соединены соответственно с первой и второй тактовыми шинами , $-вход второго О -триггера соединен с. шиной установки в единицу, D-ВХОД первого D -триггера соединен с первой информационной шиной, выходы первого В-триггера  вл ютс  выходами триггерного устройства, введен третий D-триггер, R-, С-, D- и S-входы которого соединены соответственно с шиной установки в ноль, с второй тактовой шиной, с второй информационной шиной и с пр мым выходом первого D-триггера, инверсный выход которого соединен -с R-входом второго 1)-триггера, инверсный выход которого соединен с S-входом первого D-триггера, R-вход которого соединен с пр мым выходом третьего Dтриггера , D-вход второго О -триггера соединен с D-входом третьего D-триггера.
На чертеже представлена схема триггерного устройства.
Устройство содержит три О-триггера 1-3, первую и вторую тактовые шины и 5f шину 6 установки в единицу шину 7 установки в ноль, первую и вторую информационные шины 8 и 9i пр мой и инверсный выходы 10 и 11 триггерного устройства.
Устройство работает следующим образом .
В исходном состо нии D-триггер 1 хранит ранее записанную информацию, О-триггер 2 сброшен, а D-триггер 3 взведен в единицу. В момент поступлени  переднего фронта на шину 5 изменитс  состо ние одного из D-триггеров 2 или 3 в зависимости от потёнцкала на шине 9: если на шине 9 был нуль, сброситс  D-триггер 3. Сигналом логического нул  с его выхода будет сброшен D-триггер 1 и нулевым потенциалом со своего пр мого выхода вновь перебросит О-триггер 3 в единичное состо ние. Таким образом устройство возвращаетс  в исходное состо ние , но в О-триггере 1 записан логический нуль с первого D-входа. В случае нахождени  логической единицы на шине 9 передним фронтом по шине 5 будет взведен D-триггер 2. Сигнал с его инверсного выхода взведет О-триггер 1, который сигналом со своего инверсного выхода вновь сбросит D-триггер 2 в нулевое состо ние, Устройство возвращаетс  в исходное состо ние, в D-триггере 1 записана логическа  единица по сигналу с шины 9, R-, S-, вторые D- и С-входы функционируют аналогично соответствующим входам обычного D-триггера.
Таким образом, предлагаемое устройство ведет себ  (с точностью до временных задержек) аналогично обычному D-триггеру с двум  равноценными парами С- и D-входов, что  вл етс  сущест вениым расширением функциональных возможностей по сравнению с известными устройствами.

Claims (1)

1. Авторское свидетельство СССР № 82655, кл. Н 03 К 3/286, 1979С
/f
МП
с
У
с
9
fff
//
SU813352261A 1981-11-06 1981-11-06 Триггерное устройство SU1003303A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813352261A SU1003303A1 (ru) 1981-11-06 1981-11-06 Триггерное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813352261A SU1003303A1 (ru) 1981-11-06 1981-11-06 Триггерное устройство

Publications (1)

Publication Number Publication Date
SU1003303A1 true SU1003303A1 (ru) 1983-03-07

Family

ID=20981912

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813352261A SU1003303A1 (ru) 1981-11-06 1981-11-06 Триггерное устройство

Country Status (1)

Country Link
SU (1) SU1003303A1 (ru)

Similar Documents

Publication Publication Date Title
SU1003303A1 (ru) Триггерное устройство
JPS53139456A (en) Clock driver circuit
SU780202A1 (ru) Пересчетное устройство
SU758501A1 (ru) Устройство дл синхронизации импульсов
SU832697A1 (ru) Индикатор синхронизма
JPS5741702A (en) Storage device and counter using said device
SU790120A1 (ru) Устройство дл синхронизации импульсов
SU743036A1 (ru) Устройство сдвига цифровой информации
SU1003351A1 (ru) Счетчик с параллельным переносом
SU1533001A1 (ru) Делитель частоты
SU783780A1 (ru) Устройство дл обмена управл ющей эвм с объектами контрол
SU758500A1 (ru) Синхронизатор импульсов
SU982198A1 (ru) Реверсивный счетчик
SU1256199A2 (ru) Делитель частоты на три
SU1702371A1 (ru) Контролируемый сумматор
SU1176440A1 (ru) @ -Триггер
SU809524A1 (ru) Устройство дл формировани импульсовРАзНОСТНОй чАСТОТы
SU843249A1 (ru) Делитель частоты
SU1679625A1 (ru) Счетное устройство
SU1354191A1 (ru) Микропрограммное устройство управлени
SU721900A1 (ru) Устройство управлени установкой триггерных схем
SU1534750A1 (ru) Устройство тактовой синхронизации
SU921072A1 (ru) Логический дискриминатор
SU869060A1 (ru) Делитель частоты импульсов
SU896764A1 (ru) Устройство дл приема дискретной информации