SU743036A1 - Устройство сдвига цифровой информации - Google Patents
Устройство сдвига цифровой информации Download PDFInfo
- Publication number
- SU743036A1 SU743036A1 SU762435021A SU2435021A SU743036A1 SU 743036 A1 SU743036 A1 SU 743036A1 SU 762435021 A SU762435021 A SU 762435021A SU 2435021 A SU2435021 A SU 2435021A SU 743036 A1 SU743036 A1 SU 743036A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- flip
- output
- flop
- reset
- Prior art date
Links
Landscapes
- Shift Register Type Memory (AREA)
- Image Processing (AREA)
Description
Изобретение относитс к вычислительной технике и может быть использовано в различных устройствах преобразовани последовательного парафазного кода в параллельный код. Известны устройства сдвига цифровой информации, состо щие из регистра, чейки которого содержат по четыре элемента И и по два триггера 1. Недостатками их вл ютс сложность и невысокое быстродействие. Наиболее близким по техническому решению к предлагаемому вл етс устройство сдвига цифровой информации, содержащее два регистра сдвига на триггерах, входы каждого из которых соединены с выходами предыдущего триггера через вентили, управл ющие входы которых подключены к соответствующим щинам синхронизации 2. Кроме того, это устройство содержит счетный триггер, два элемента И и элемент ИЛИ, образующие формирователь синхроимпульсов , подключенный своими выходами к шинам синхронизации. Это устройство имеет больщее быстродействие , однако его недостатком вл етс сложность из-за большого количества элементов И, триггеров и св зей между элементами , что обусловливает также низкую надежность. Целью изобретени вл етс упрощение устройства.. Поставленна цель достигаетс тем, что в устройство сдвига цифровой информации, содержащее регистр сдвига на Д-триггерах, вход сброса каждого из которых соединен с щиной сброса, тактовый вход - с выходом соответствующего первого и второго элементов И, а информационный вход - с инверсным выходом предыдущего Д -триггера, первые входы первого и второго элементов И соединены с выходом элемента ИЛИ и со счетным входом Т-триггера, вторые входы первого и второго элементов И соединены соответственно с пр мым и инверсным выходами Т-триггера, входы элемента ИЛИ соединены с первой и второй парафазными входными шинами, введен параллельный регистр на Д-триггерах, информационный вход каждого из которых соединен со второй парафазной входной шиНой, вход разрешени - с пр мым выходом соответствующего Д-триггера регистра сдвига, тактовый вход - с соответствующим выходом
первого и второго элементов И, а вход сброса - с шиной сброса, подключенной к входу сброса Т-триггера.
На чертеже представлена функциональна схема устройства.
Устройство содержит регистр сдвига 1 на Д-триггерах 2, первый 3 и второй 4 элементы И, элемент ИЛИ 5, Т-триггер 6, параллельный регистр 7 на Д-триггерах 2, первую 8 и вторую 9 парафазные входные шины, шину сброса 10. Выходом устройства вл ютс выходы Д-триггеров 2 параллельного регистра 7.
Перед началом сдвига на шину сброса 10 подаетс импульс, который устанавливает в исходное состо ние регистры 1 и 7 и Т-триггер 6, характеризующиес высоким уровнем на инверсном выходе Т-триггера 6 и низкими уровн ми на инверсных выходах Д-триггеров 2 регистра сдвига 1.
При поступлении единичной информации высокий уровень поступает на информационные входы всех i i-триггеров 2 параллельного регистра 7, однако только первый Д-триггер 2 этого регистра 7 измен ет свое состо ние на обратное. По заднему фронту импульсов на первой 8 или второй 9 парафазных информационных входных шинах Т-триггер 6 измен ет свое состо ние, тактиру в дальнейшем запись во второй Д-триггер 2 параллельного регистра 7. Поступление второго импульса информации переключает второй Д-триггер 2 регистра сдвига 1, закрыва запись в первый триггер 2 параллельного регистра 7. При этом второй триггер 2 параллельного регистра 7 или измен ет свое состо ние на обратное (при единичной информации на входе),или остаетс в исходном состо нии.
Последуюш,а запись информации в Д-триггеры 2 параллельного регистра 7
происходит аналогично и определ етс разр дностью регистров 1 и 7.
Предлагаемое устройство имеет меньшее количество элементов.
Claims (2)
- Формула изобретениУстройство сдвига цифровой информации , содержаш.ее регистр сдвига на Д-триггерах , вход сброса каждого из которых соединен с шиной сброса, тактовый вход - с выходом соответствующего первого и второго элементов И, а информационный входс инверсным выходом предыдущего Д-триггера , первые входы первого и второго элементов И соединены с выходом элемента ИЛИ и со счетным входом Т-триггера, вторые входы первого и второго элементов И соединены соответственно с пр мым и инверсным выходами Т-триггера, входы элемента ИЛИ соединены с первой и второйпарафазными входными шинами, отличающеес тем, что, с целью упрощени устройства , оно содержит параллельный регистр на Д-триггерах, информационный вход каждого из которых соединен со второй парафазной входной шиной, вход разрешени -с пр мым выходом соответствующего Д-триггера регистра сдвига, тактовый вход - с соответствующим выходом первого и второго элементов И, а вход сброса - с шиной сброса, подключенной к входу сбросаТ-триггера.Источники информации, прин тые во внимание при экспертизе 1. Шигин А. Г. Цифровые вычислительные машины. М., Энерги , 1971, с. 178-179.
- 2. Авторское свидетельство СССР№ 476601, кл. G И С 19/00, 1972 (прототип). Выход (
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762435021A SU743036A1 (ru) | 1976-12-25 | 1976-12-25 | Устройство сдвига цифровой информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762435021A SU743036A1 (ru) | 1976-12-25 | 1976-12-25 | Устройство сдвига цифровой информации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU743036A1 true SU743036A1 (ru) | 1980-06-25 |
Family
ID=20688605
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU762435021A SU743036A1 (ru) | 1976-12-25 | 1976-12-25 | Устройство сдвига цифровой информации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU743036A1 (ru) |
-
1976
- 1976-12-25 SU SU762435021A patent/SU743036A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU743036A1 (ru) | Устройство сдвига цифровой информации | |
SU949786A1 (ru) | Генератор последовательности импульсов | |
SU658556A1 (ru) | Преобразователь кода гре в двоичный код | |
SU790304A1 (ru) | Коммутатор | |
SU840850A1 (ru) | Пневматический счетчик импульсов | |
SU840902A1 (ru) | Вычислительное устройство | |
SU427388A1 (ru) | Устройство сдвига | |
SU855531A1 (ru) | Цифровой фазовращатель | |
SU598066A1 (ru) | Дешифратор | |
SU455469A1 (ru) | Расширитель импульсов | |
SU805415A1 (ru) | Регистр сдвига | |
SU567208A2 (ru) | Многоразр дный декадный счетчик | |
SU843249A1 (ru) | Делитель частоты | |
SU1193818A1 (ru) | Преобразователь кода во временной интервал | |
SU894714A1 (ru) | Микропроцессорный модуль | |
SU842785A1 (ru) | Преобразователь последовательногодВОичНОгО КВАзиКАНОНичЕСКОгО МОдифи-циРОВАННОгО КОдА B пАРАллЕльНыйКАНОНичЕСКий КОд | |
SU718904A1 (ru) | Устройство задержки | |
SU780202A1 (ru) | Пересчетное устройство | |
SU586468A1 (ru) | Устройство дл моделировани триггера со счетным запуском | |
SU1247773A1 (ru) | Устройство дл измерени частоты | |
SU924704A1 (ru) | Устройство дл возведени в куб | |
SU1003303A1 (ru) | Триггерное устройство | |
SU985827A1 (ru) | Буферное запоминающее устройство | |
SU864577A1 (ru) | Пересчетное устройство | |
SU1585805A1 (ru) | Устройство дл определени экстремумов |