SU1167729A2 - Делитель частоты импульсов - Google Patents

Делитель частоты импульсов Download PDF

Info

Publication number
SU1167729A2
SU1167729A2 SU843690977A SU3690977A SU1167729A2 SU 1167729 A2 SU1167729 A2 SU 1167729A2 SU 843690977 A SU843690977 A SU 843690977A SU 3690977 A SU3690977 A SU 3690977A SU 1167729 A2 SU1167729 A2 SU 1167729A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
flip
flop
bus
output
Prior art date
Application number
SU843690977A
Other languages
English (en)
Inventor
Николай Данилович Ханцев
Original Assignee
Предприятие П/Я Р-6621
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6621 filed Critical Предприятие П/Я Р-6621
Priority to SU843690977A priority Critical patent/SU1167729A2/ru
Application granted granted Critical
Publication of SU1167729A2 publication Critical patent/SU1167729A2/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

ДЕЛИТЕЛЬ ЧАСТОТЫ ИМПУЛЬСОВ по авт. св. № 869060, отличающийс  тем, что, с целью расширени  функциональных возможностей путем обеспечени  скважности выходных импульсов равной двум, в него введены инвертор, третий Д-триггер и элемент И-НЕ, первый вход которого соединен с инверсным выходом первого D-триггера, второй - с инверсным выходом третьего D-триггера, D-вход которого соединен с )-входом первого /)-триггера, / -вход - с дополнительной входной шиной, С-вход - через инвертор с шиной входной импульсной последовательности. (Л о ю со

Description

Изобретение относитс  к импульсной технике и цифровой автоматике.
Цель изобретени  - расширение функциональных возможностей путем обеспечени  скважности выходных импульсов равной
двум.
На чертеже приведена структурна  электрическа  схема устройства.
Делитель частоты импульсов содержит первый и второй О-триггеры 1 и 2, пр мые выходы которых соединены соответственно с первым и вторым входами элемента ИЛИ-НЕ 3, D-вход D-триггера 1 соединен с выходом элемента 3, D-вход триггера 2 соединен с пр мым выходом D-триггера 1, С-входы D-триггеров 1 и 2 соединены с шиной 4 входной импульсной последовательности, а / -вход D-триггера 2 соединен с дополнительной входной шиной 5, выходна  шина 6 соединена с выходом элемента И-НЕ 7, первый и второй входы которого соединены с инверсными выходами соответственно первого и третьего D-триггеров 1 и 8, С-вход D-триггера 8 через инвертор 9 соединен с шиной 4, а D-вход - с D-входом D-триггера 1.
Делитель частоты импульсов работает следующим образом.
В исходном состо нии триггеры 1, 2 и 8 наход тс  в нулевом состо нии и на шину 5 поступает высокий потенциал. При по влении очередного входного импульса на шине 4,первого дл  нового цикла делени  частоты на три, D-триггер 1 переходит в единичное состо ние по положительному фронту импульса входной частоты, в то врем  как D-триггер 2 сохран ет нулевое состо ние, а третий D-триггер 8 устанавливаетс  в единичное состо ние по отрицательному фронту импульса входной частоты на шине 4.
Перед приходом второго входного импульса на D-входе D-триггера 1 присутствует низкий потенциал с выхода элемента 3, а на D-входе D-триггера 2 - высокий потенциал с выхода D-триггера 1. Поэтому с приходом второго входного импульса D-триггер 1 переключаетс  в нулевое сост ние, а D-триггер 2 - в единичное по положительному фронту второго входного имцульса . D-триггер 8 переключаетс  в нулевое состо ние по отрицательному фронту второго входного импульса. С приходом третьего входного импульса D-триггер 1, D-триггер 2 и D-триггер 8 оказываютс  в нулевом состо нии . Этим заканчиваетс  цикл делени  частоты на три.
Последовательность импульсов с выхода элемента 7, частота повторени  которых в три раза меньше частоты на шине 4, при скважности равной двум по вл етс  на шине 6. Делитель частоты импульсов обеспечивает также формирование последовательности импульсов, частота повторени  которых в два раза меньше частоты на шине 4, если на шине 5 присутствует низкий потенциал.

Claims (1)

  1. ДЕЛИТЕЛЬ ЧАСТОТЫ ИМПУЛЬСОВ по авт. св. № 869060, отличающийся тем, что, с целью расширения функ циональных возможностей путем обеспечения скважности выходных импульсов равной двум, в него введены инвертор, третий D-триггер и элемент И-НЕ, первый вход которого соединен с инверсным выходом первого D-триггера, второй — с инверсным выходом третьего D-триггера, D-вход которого соединен с D-входом первого D-триггера, R-вход — с дополнительной входной шиной, С-вход — через инвертор с шиной входной импульсной последовательности.
SU843690977A 1984-01-19 1984-01-19 Делитель частоты импульсов SU1167729A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843690977A SU1167729A2 (ru) 1984-01-19 1984-01-19 Делитель частоты импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843690977A SU1167729A2 (ru) 1984-01-19 1984-01-19 Делитель частоты импульсов

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU869060 Addition

Publications (1)

Publication Number Publication Date
SU1167729A2 true SU1167729A2 (ru) 1985-07-15

Family

ID=21099898

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843690977A SU1167729A2 (ru) 1984-01-19 1984-01-19 Делитель частоты импульсов

Country Status (1)

Country Link
SU (1) SU1167729A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 869060, кл. Н 03 К 23/02, 21.01.80. *

Similar Documents

Publication Publication Date Title
SU1167729A2 (ru) Делитель частоты импульсов
JPS5755628A (en) Phase comparing circuit and frequency synthesizer using it
SU1109871A1 (ru) Фазовый компаратор
SU744947A1 (ru) Устройство дл синхронизации импульсов
SU1451841A1 (ru) Устройство дл вычитани и выделени импульсов
SU1256199A2 (ru) Делитель частоты на три
SU758500A1 (ru) Синхронизатор импульсов
SU1533001A1 (ru) Делитель частоты
SU936413A1 (ru) Селектор импульсов по длительности
SU1145476A1 (ru) Синхронный делитель частоты следовани импульсов на 5
SU748852A1 (ru) Временной дискриминатор
JPS5475525A (en) Electric source device
SU1368962A2 (ru) Формирователь импульсов по переднему и заднему фронтам входного сигнала
SU1014152A2 (ru) Делитель частоты следовани импульсов
SU743179A1 (ru) Формирователь многофазных напр жений
SU869060A1 (ru) Делитель частоты импульсов
SU758501A1 (ru) Устройство дл синхронизации импульсов
SU530465A1 (ru) Делитель частоты повторени импульсов на восемнадцать
SU671034A1 (ru) Делитель частоты импульсов на семь
SU783969A1 (ru) Устройство дл выделени одиночного импульса
SU1125737A1 (ru) Двухканальный формирователь однополосного сигнала
SU1213540A1 (ru) Делитель частоты с нечетным коэффициентом делени
SU553737A1 (ru) Устройство синхронизации
SU970662A1 (ru) Устройство дл выделени одиночного импульса
SU1651374A1 (ru) Синхронный делитель частоты