SU748852A1 - Временной дискриминатор - Google Patents
Временной дискриминатор Download PDFInfo
- Publication number
- SU748852A1 SU748852A1 SU772538405A SU2538405A SU748852A1 SU 748852 A1 SU748852 A1 SU 748852A1 SU 772538405 A SU772538405 A SU 772538405A SU 2538405 A SU2538405 A SU 2538405A SU 748852 A1 SU748852 A1 SU 748852A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- discriminator
- trigger
- inverter
- Prior art date
Links
Landscapes
- Inverter Devices (AREA)
Description
Изобретение относитс к импульсно технике и может быть использовано в системах управлени , а именно -в схемах автоматической подстройки частоты и фазы. . Известен фазовый дискриминатор, содержащий RS- триггеры схемы И-НЕ и инверторы, предназначенный дл , определени опережени или отставани одной последовательности импульсных сигналов относительно другой, а также величины фазового сдвига этих пос ледовательностей l . Однако этот дискриминатор обладае сравнительно неширокими функциональными возможност ми, имеет низкую помехоустойчивость . Известен также временн9й дискрими натор, содержащий RS-триггеры, два инвертора, первый элемент И-НЕ, первый вход которого соединен с первой входной шиной и с входом первого инвертора , а второй вход - с выходом второго инвертора,второй элемент И-Н первый вход которого соединен с второй входной шиной и с входом второго инвертора, а второй вход - с выходом первого инвертора 2 . Однако этот дискриминатор имеет сложную конструк цию, низкую надежность и помехоустойчивость . Цель изобретени - упрощение конструкции , повышение надежности и помехоустойчивости дискриминатора. Дл этого во ёременном дискриминаторе , содержащем триггер, два инвертора , первый элемент И-НЕ, первый вход которого соединен с первой входной шийой и с входом первого инвертора , а второй вход - с выходом второго инвертора, второй элемент И-НЕ,первый вход которого соединен со второй входной шиной и с входом второго инвертора, а второй вход С выходом ггёрвбго йнйёртЬра, триггер выполнен по схеме тарируемого фронтом D-триггера, причем D- вход его соединен с первой входной шиной, а С- вход - с второй входной шиной, пр мой выход D-триггера соединен с третьим входом первого элемента И-НЕ, инверсивный выход - с третьим входом второго элемента И-НЕ. На фиг. 1 приведена структурна электрическа схема дискриминатораj на фиг. 2 и 3 - изображены диаграммы .
-Временной дискриминатор содержит триггер 1, два инвертора 2, 3, элемент И-НЕ 4, первый вход которого соединен с первой входной шиной: и с входом первого инвертора, а второй вход - с выходом второго инвертора, и элемент И-НЕ 5, первый вход которого соединен с второй входной шиной и с входом второго инвертора, а второй вход - с выходом первого инвертора .
Триггер 1 выполнен по схеме тактируемого фронтом D- триггера, причем D- вход его соединен с первой входной шиной, а С-вход - с второй входной шиной , пр мой выход D-триггера соединен с третьим входом элемента И-НЕ 4, а инверсивный выход - с третьим входом элемента И-НЕ 5. ,
Работает дискриминатор следующим образом.
В исходном состо нии на.выходах триггера 1 и элементов И-НЕ 4,5 устанавливаютс произвольные уровни. В момент по влени на второй входной шине положительного потенциала триггер устанавливаетс по С-входу в состо ние определ емое присутствовавшим в тот момент потенциалом на его Dвходе ,и в остальную часть периода сос тр ние его не измен етс . Изменение состо ни триггера возможно лишь в очередной момент по влени на входе С положительного потёнциаша.
Таким образом, если импульсы, подаваемые на вход С (фиг. 2а) посто нно опережают импульсы, подаваемые на D-вход (фиг. 26.) , то триггер посто нно находитс в состо нии, при котором на пр мом выходе (фиг.2в) присутствует низкий потенциал,а на инверсивном выходе (фиг.2е)- высокий, и наоборот , если импульсы, подаваекие на вход С (фиг. За) посто нно отстают от импульсов, подаваемых на D- вход (фиг. Зб), то триггер устанавливаетс в состо ние, при котором на пр мом выходе Q (фиг. Зв)- высокий потенциал а на инверсивном выходе Q. (фиг. Зг)низкий .
В первом случае на выходе F элемента И-НЁ 4 по вл етс отрицательный импульс (фиг. 2д), равный по длительности времени опережени , а на выходе Гц элемента И-НЕ 5 посто нно присутствует высокий потенциал (фиг.2е). . Во втором случае на выходе F элемента И-НЕ 4 посто нно присутствует высокий потенциал (фиг. Зд), а на выходе F. элемента И-НЕ 5 по вл етс отриЦательный импульс (фиг. Зе). Наличие в схеме дискриминатора 0 триггера исключает необходимость в двух инверторах и во втором RS-триггере , поскольку вс информаци об опеежении или отставании снимаетс с выходов Q и Q О- триггера и с выходов F и F элементов И-НЕ 4,5.
Применение О-триггера в временного дискриминатора позвол е.т упростить его конструкцию, повысить
надежность и помехоустойчивость.
По вление раздельных информационных выходов по отставанию и опережению
расшир ет сферу применени временного дискриминатора и позвол ет использовать его в системах, имеющих разельные каналы регулировани по опережению и отставанию.
Claims (2)
1.Авторское свидетельство СССР 534031, кл, Н 03 К 9/04, 1976.
2.АвторскЬе свидетельство СССР 0 ,№ 484635, KJJ. Н 03 К 9/00, 1973
(прототип).
LJ
.i
LJ
ФигЛ
J Л
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772538405A SU748852A1 (ru) | 1977-11-01 | 1977-11-01 | Временной дискриминатор |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772538405A SU748852A1 (ru) | 1977-11-01 | 1977-11-01 | Временной дискриминатор |
Publications (1)
Publication Number | Publication Date |
---|---|
SU748852A1 true SU748852A1 (ru) | 1980-07-15 |
Family
ID=20730791
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772538405A SU748852A1 (ru) | 1977-11-01 | 1977-11-01 | Временной дискриминатор |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU748852A1 (ru) |
-
1977
- 1977-11-01 SU SU772538405A patent/SU748852A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU748852A1 (ru) | Временной дискриминатор | |
SU1167729A2 (ru) | Делитель частоты импульсов | |
SU790120A1 (ru) | Устройство дл синхронизации импульсов | |
SU834856A2 (ru) | Генератор синхроимпульсов | |
SU886283A1 (ru) | Преобразователь биимпульсного сигнала в двоичный | |
SU953694A1 (ru) | Частотно-импульсный компаратор | |
SU961129A1 (ru) | Селектор импульсов по частоте следовани | |
SU1205277A1 (ru) | Устройство дл синхронизации импульсов | |
SU936413A1 (ru) | Селектор импульсов по длительности | |
SU714632A1 (ru) | Генератор синхроимпульсов | |
SU744947A1 (ru) | Устройство дл синхронизации импульсов | |
SU884103A1 (ru) | Формирователь импульсов | |
SU966874A2 (ru) | Формирователь импульсов | |
SU758500A1 (ru) | Синхронизатор импульсов | |
SU725215A1 (ru) | Устройство дл задержки импульсов | |
SU585624A1 (ru) | Устройство дл приема -краткого фазоманипулированного сигнала | |
SU978357A1 (ru) | Делитель частоты импульсов с регулируемым коэффициентом делени | |
SU1095376A1 (ru) | Устройство дл синхронизации импульсных сигналов | |
SU839041A1 (ru) | Частотный дискриминатор | |
SU839027A1 (ru) | Устройство дл синхронизации случайныхиМпульСОВ | |
SU1437956A1 (ru) | Управл емый задающий генератор дл тиристорного инвертора | |
SU1552363A1 (ru) | Формирователь сигналов управлени | |
SU815887A1 (ru) | Устройство дл контрол последова-ТЕльНОСТи иМпульСОВ | |
SU970662A1 (ru) | Устройство дл выделени одиночного импульса | |
SU1372604A1 (ru) | Генератор импульсов |