SU754408A1 - УСТРОПСТВО для СРАВНЕНИЯ ДВОИЧНЫХ ЧИСЕЛ С ДОПУСКАМИ1 - Google Patents

УСТРОПСТВО для СРАВНЕНИЯ ДВОИЧНЫХ ЧИСЕЛ С ДОПУСКАМИ1 Download PDF

Info

Publication number
SU754408A1
SU754408A1 SU772560383A SU2560383A SU754408A1 SU 754408 A1 SU754408 A1 SU 754408A1 SU 772560383 A SU772560383 A SU 772560383A SU 2560383 A SU2560383 A SU 2560383A SU 754408 A1 SU754408 A1 SU 754408A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
trigger
input
inputs
control
Prior art date
Application number
SU772560383A
Other languages
English (en)
Inventor
Petr M Madyar
Tatyana A Madyar
Original Assignee
Petr M Madyar
Tatyana A Madyar
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Petr M Madyar, Tatyana A Madyar filed Critical Petr M Madyar
Priority to SU772560383A priority Critical patent/SU754408A1/ru
Application granted granted Critical
Publication of SU754408A1 publication Critical patent/SU754408A1/ru

Links

Landscapes

  • Debugging And Monitoring (AREA)
  • Analogue/Digital Conversion (AREA)
  • Manipulation Of Pulses (AREA)

Description

Изобретение относится к автоматике и вычислительной технике и может быть использовано в цифровых системах контроля и управления. _
Известно устройство для сравнения двоичных чисел с допусками, используемое для классификации измеряемых значений параметра по зонам (градациям) , содержащее счетчики, регистры, блоки памяти, элементы И, ИЛИ, НЕ 11] ·
Недостатком этого устройства является его сложность.
Наиболее близким техническим решением к предложенному изобретению является устройство для сравнения двоичных чисел с допусками,содержащее счетчики,блок памяти,схему сравнения, формирователь импульсов управления, триггеры,элементы И,ИЛИ,причем инфор-*® мационный вход первого счетчика соединен с входной шиной устройствам его выходы подключены к первым входам схем сравнения, вторые входы . _
которой соединены с выходом блока " памяти, управляющие входы которого подключены к выходам первого триггера, вход установки в нулевое состояние Которого соединен со входом установв нулевое состояние второго триг- 30
2
гера и с выходом формирователя импульсов управления, вход которого подключен к шине управления, которая соединена с первыми входами первого и второго элементов И, вторые входы которых подключены к инверсному·' в:;ходу первого триггера и прямому выходу второго триггера соответственно, прямой выход первого триггера и инверсный выход второго триггера соединены со входами третьего элемента И, выход схемы сравнения подключен к Первым входам четвертого и пятого элементов И, вторые входы которых соединены с прямым и инверсным выходами первого триггера соответственно, четвертого элемента И подключен ко входу установки в единичное состояние первого триггера. Кроме того, это устройство содержит инверторы, триггеры. На вход двоичного счетчика поступает импульсная последовательна сть (число-импульсный код), характеризующая собой контролируемое значение параметра. В случае превышения в процессе измерения числа в двоичном счетчике значения верхней границы допуска сигнала с выхода ''Норма’’ сниг мается и появляется сигнал на выходе ’'Больше''.Это сигнализирует, что
3
754408
4
контролируемая величина вышла за пределы поля допуска. В этом устройстве не предусмотрена класификация контро·. лируемого значения параметра по градациям.
Целью изобретения является расширение функциональных возможностей устройства в части обеспечения классификации контролируемого значения параметра по градациям.
Поставленная цель достигается тем, что в устройстве выход пятого элемента И соединен с инфзрмационным входом второго счетчика, вход установки в нулевое состояние подключен к выходу формирователя импульсов управления, а выход соединен со входами шестого элемента И, выход которого подключен ко входу установки в единичное состояние второго триггера, выход третьего элемента И соединен со входом управления второго счетчика
Блок-схема устройства представлена на чертеже.
Устройство содержит счетчики 1,
2, блок памяти 3, схему сравнения 4, элементы И 5 - 10, формирователь импульсов управления 11, триггеры 12, 13, элемент ИЛИ 14, входную шину 15, шину управления 16, выходные шины 17, . 18, 19 .
Устройство работает следующим образом.
В исходном'состоянии счетчики 1,
2 и триггеры 12, 13 находятся в нулевом состоянии, на выходе блока памяти 3 находится двоичный код нижнего допуска, а на выходных шинах 17, 18, 19 - нулевые сигналы.
При поступлении сигнала на шину управления 16 счетчик 1 отпирается и информация о контролируемом значении параметра в виде число-импульсного кода, поступающая по входной шине 15, записывается в счетчик 1. Одновременно управляющий сигнал поступает на элемент И 5, сигнал на выходе которого сигнализирует, что 'контролируемое значение параметра-, меньше нижней границы допуска.
10
15
20
25
30
35
40
45
В момент равенства контролируемого значения параметра и нижней границы 50 допуска на выходе схемы сравнения 4 попоявляется сигнал, проходящий через открытый элемент И 7 и устанавливающий триггер 12 в единичное состояние. В результате этого сигнал с инверсного 55 выхода триггера 12 закрывает элемент И 5 и снимает сигнал с выходной шины 17 'Меньше' ' , а сигнал с прямого выхода триггера 12 записывает в блок памяти 3 код одной градации и открывает элемент И 9, единичный сигнал 60 с которого открывает двоичный счетчик 2 по управляющему входу. Одновременно сигнал с выхода схемы сравнения 4 через элемент ИЛИ 14 поступает на вход "'Сброс'1 счетчика 1 и подготав·' £5
ливает его для приема количества импульсов, равных одной градации.
В момент равенства кодов одной градации в блоке 3 и счетчике 1 на выходе схемы сравнения 4 появляется сигнал, который через открытый элемент И & поступает на счетчик 2.
Информация счетчика 1 периодически сравнивается в схеме сравнения 4 с с кодом градации, поступающим из блока памяти 3. Результат сравнения . кодов с выхода схемы сравнения 4 поступает на информационный вход счетчика 2 до тех пор, пока на элементе И 10 появится сигнал, соответствующий наперед заданному количеству η (η — количество градаций, на которое разделено поле допуска), который перебрасывает триггер 13, сигнал с инверсного выхода которого через элемент И 9 закрывает счетчик 2 по управляющему входу и снимает с выхода ''Код-градации' '18,
Сигнал с прямого выхода триггера 13.через элемент И 6 поступает на выходную шину 19 ''Больше'', что указывает, что значение контролируемого параметра вышло за поле допуска.
Использование изобретения позволяет классифицировать контролируемое значение параметра по градациям в поле допуска.

Claims (1)

  1. Формула изобретения
    Устройство для сравнения двоичных чисел с допусками, содержащее счетчики, блок памяти, схему сравнения, формирователь импульсов управления, триггеры, элементы И, ИЛИ, причем информационный вход первого счетчика соединен с входной шиной устройства, а его выходы подключены к., первым входам схемы сравнения, вторые входы которой соединены с выходом блока памяти, управляющие входы которого подключены к выходам первого триггера, вход установки в нулевое состояние которого соединен со входом установки в нулевое состояние второго триггера и с выходом формирователя импульсов управления, вход которого подключен к шине управления, которая соединена с первыми входами первого и второго элементов И, вторые входы которых подключены к инверсному выходу первого триггера и прямому выходу второго триггера' соответст- венно, прямой выход первого триггера и инверсный выход второго триггера соединены со входами третьего элемента И, выход схемы сравнения подключен к первым входам четвертого и пятого элементов И, вторые входы которых соединены с прямым и инверсным, выходами первого триггера соответственно, выход четвертого элемента И ». подключен ко входу установки в единичное состояние первого триггера, отличающееся тем, что, с целью расширения функциональных воз5
    754408
    6
    можностей в части обеспечения классификации контролируемого параметра по градациям, в нем выход пятого элементе. И соединен с информационным входом второго счетчика, вход установки в нулевое состояние подключен к выходу 5 формирователя импульсов управления, а выходы соединены со входами шестого элемента И, выход которого подключен ко входу установки в единичное состояние второго триггера, выход ,п
    третьего элемента И соединен со
    входом управления второго счетчика
SU772560383A 1977-12-26 1977-12-26 УСТРОПСТВО для СРАВНЕНИЯ ДВОИЧНЫХ ЧИСЕЛ С ДОПУСКАМИ1 SU754408A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772560383A SU754408A1 (ru) 1977-12-26 1977-12-26 УСТРОПСТВО для СРАВНЕНИЯ ДВОИЧНЫХ ЧИСЕЛ С ДОПУСКАМИ1

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772560383A SU754408A1 (ru) 1977-12-26 1977-12-26 УСТРОПСТВО для СРАВНЕНИЯ ДВОИЧНЫХ ЧИСЕЛ С ДОПУСКАМИ1

Publications (1)

Publication Number Publication Date
SU754408A1 true SU754408A1 (ru) 1980-08-07

Family

ID=20740379

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772560383A SU754408A1 (ru) 1977-12-26 1977-12-26 УСТРОПСТВО для СРАВНЕНИЯ ДВОИЧНЫХ ЧИСЕЛ С ДОПУСКАМИ1

Country Status (1)

Country Link
SU (1) SU754408A1 (ru)

Similar Documents

Publication Publication Date Title
US3395353A (en) Pulse width discriminator
SU754408A1 (ru) УСТРОПСТВО для СРАВНЕНИЯ ДВОИЧНЫХ ЧИСЕЛ С ДОПУСКАМИ1
SU543936A1 (ru) Устройство дл сравнени двоичных чисел с допусками
SU1282088A1 (ru) Устройство дл контрол цифровых блоков
SU1661770A1 (ru) Генератор тестов
SU511704A1 (ru) Устройство дл обнаружени сигналов
SU1621156A1 (ru) Формирователь одиночного импульса
SU864538A1 (ru) Устройство допускового контрол
SU1596460A1 (ru) След щий аналого-цифровой преобразователь
SU758515A1 (ru) Дешифратор
SU769533A1 (ru) Устройство дл сравнени чисел с допусками
SU1485252A1 (ru) Устройство для обнаружения ошибок в дискретной последовательности
SU1670789A1 (ru) Делитель частоты следовани импульсов с дробным коэффициентом делени
SU1247773A1 (ru) Устройство дл измерени частоты
SU479255A1 (ru) Пороговый логический элемент
SU1193658A1 (ru) Устройство дл сравнени двоичных чисел
SU1226655A1 (ru) Пересчетное устройство
SU515161A1 (ru) Многостабильный триггер
SU983566A1 (ru) Частотно-цифровое измерительное устройство
SU1156070A1 (ru) Устройство дл умножени частоты на код
SU489104A1 (ru) Устройство дл сравнени двоичных чисел
SU379048A1 (ru) Селектор импульсов по длительности
SU466508A1 (ru) Устройство дл сравнени двоичных чисел
SU1029193A1 (ru) Гибридное вычислительное устройство
SU509993A1 (ru) Автоматический переключатель