SU1621156A1 - Формирователь одиночного импульса - Google Patents

Формирователь одиночного импульса Download PDF

Info

Publication number
SU1621156A1
SU1621156A1 SU894634965A SU4634965A SU1621156A1 SU 1621156 A1 SU1621156 A1 SU 1621156A1 SU 894634965 A SU894634965 A SU 894634965A SU 4634965 A SU4634965 A SU 4634965A SU 1621156 A1 SU1621156 A1 SU 1621156A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
bus
counter
zero
Prior art date
Application number
SU894634965A
Other languages
English (en)
Inventor
Виталий Алексеевич Чистяков
Original Assignee
Предприятие П/Я А-7182
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7182 filed Critical Предприятие П/Я А-7182
Priority to SU894634965A priority Critical patent/SU1621156A1/ru
Application granted granted Critical
Publication of SU1621156A1 publication Critical patent/SU1621156A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение может быть использовано в устройствах автоматики и вычислительной техники Цель изобретени  - расширение функциональных возможностей путем изменени  длительности выходных сигналов на период тактовых импульсов - достигаетс  введением элемента И НЕ 4 триггера 5, инвертора 6 дополнительной шины 11 управлени  Формирователь также содержит счетчик дешифратор 1, элемент И-ИЛИ 2, элемент ИЛИ 3 шину 8 тактовых импульсов шину 9 управлени  шины 7 кода выходную шину 10 3 ил

Description

С
+
I
о ю
Фиг.1
Изобретение относитс  к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники .
Цель изобретени  - расширение функциональных возможностей путем изменени  длительности выходных сигналов на период тактовых импульсов.
На фиг.1 приведена электрическа  фун- кциональна  схема устройства; на фиг.2,3 - - временные диаграммы, по сн ющие его работу .
Формирователь одиночного импульсз содержит счетчик-дешифратор I, элемент И-ИЛИ 2, элемент ИЛИ-НЕ 3, олепеш И НЕ 4, триггер 5, инвертор 6.
1,.... N-й выходы счетчика-дешифрат ера 1 соединены с первыми входами групп I/I элемента И-ИЛИ 2, вторые входы групп И которого соединены с шинами 7 кода, выход с входом разрешени  счета счетчика- дешифратора 1, синхронизирующий вход которого соединен с тактовой шиной О, вход установки нул  -с шиной 9 управлени  и с первым входом элемента ИЛИ-НЕ 3, выход которого соединен с выходной шиной 10, второй вход с нулевым «ьоодом счетчика-дешифратора 1, причем первый вход элемента л соединен с дополк ителъ- ной шиной 11 управлени  второй вхор - с выходом элемента И-ИЛИ 2 м с D-входом триггера 5, S-вход которого соединен с выходом элемента И-НЕ 4, С-вход с шиной 8 тактовых импульсов, R-вход через инвертор 6 с первым входом элемента 3, третий вход которого соединен с пр мыг/ выходом трии гера 5.
Формирователь работает следующим образом.
В исходном состо нии из шичэ 1 задан, например, единичный урзс,ень (единичный уровеньсоответствуз положительному логическому уровню).
На шинах 7 задан код 010...О (см фиг I), .где 0 - нулевой положительный . ий уровень; 1 - единичный пол ох ительный логический уровень.
На шине 9 - единичный уровень (фиг.2б), под действием которого счетчик- дешифратор 1 находитс  в нулевом сосчз - нии и на его нулевом выходе присутствует единичный уровень, а на всех остальных его выходах нулевые уровни (фиг.2г), Единич- ный уровень шины 9 инвертируетс  инвертором 6 (фиг,2в), который, воздейству  на R-вход три гера 5, удерживает его в нулевом состо нии (фиг.2е). На выходе элемент а 1
нулевой уровень, на выходе элемента 4 (фиг.2д) единичный уровень, на выходе элемента 3 и шине 10 нулевой уровень (фиг 2ж) На шине 8 (фиг 2а) присутствуют импульсы тактовой частоты, которые не оказывают воздействи  на счетчик-дешифратор 1 и триггер 5. После подачи на шину 9 сигнала (фиг.26) счетчик-дешифратор 1 разблокируетс  и начинает просчитывать импульсы тактовой частоты шины 8. По первому импульсу шины 8, поступившему после подачи на шину 9 сигнала, на нулевом выходе счетчика-дешифратора 1 по витс  сигнал нулевогоуровн  (фиг 2г), а на первом его выходе - сигнал единичного уровн  (фиг 2г). В этот момент на выходной шине 10 формировател  также по витс  сигнал единичного уровн  (фиг.2ж), так как на всех входах элемента 3 в это врем  присутствуют сигналы нулевого уровн .С приходом следующего импульса тактовой частоты шины 8 на втором выходе счетчика-дешифратора 1 по витс  сигнал единичного уров- I-/ (фиг2г), который пройдет чеоез вторую группу И элементе 2 на его выход Единичный уровень выхода элемента 2 поступает на вход разрешени  счета счетчика-дешиф- paioos 1, осуществл   запрет счета, и проходит через элемент 4 (фиг 2д) нулевым уровнем на S-вход триггера 5 устанавлива  его „ единичное состо ние (фиг 2е). Единичный уровень выхода .риггера 5 возвращает сигнал единичного урозн  шины 10 в нуле- оси (фиг 2ж) На выходе формировател  Формируетс  импульс длительностью, равной периоду импульсов тактовой частоты Формирователь в таком состо нии находитс  до сн ти  управл ющего сигнала с ш и н ы 9
Таким образом, на шине 10 формировател  формируютс  импульсы длительностью
ПМ - (п- I )Т.
где п - число импульсов, прошедшие в счетчик-дешифратор 1,
Т - период следовани  имп пьсов тактовой частоты по шине 8
Рассмотрим работу формировател  при задании на шину 11 нулевого уровн . Начальное состо ние формировател  аналогичное . По сигналу шины 9 (фиг. ;б) счет- чик-дешифрат ор (фиг.Зг) начинает просчитывать им-пульсы шины 8 (фиг.За) и дешифрировать их. По первому импульсу шпнь1 8 HC нулевом вь,ходесче чика-дешиф ратора 1 по витс  сиг нэп нулевого уровн , а на первом его выход ; сигнал единичного
уровн . В этот момент на выходной шине 10 по витс  сигнал (фиг.Зж). По второму импульсу шины 8 на второ.м выходе счетчика- дешифратора 1 по витс  сигнал единичного уровн , который пройдет через вторую труп- пу И элемента 2, блокирует счетчик-дешифратор 1 по входу разрешени  счета и поступает на D-вход триггера 5. По следующему третьему импульсу шины 8 триггер 5 перебрасываетс  в единичное состо ние (фиг.Зе), по которому на шине 10 заканчиваетс  формирование выходного сигнала (фиг.Зж). В этом состо нии формирователь будет находитьс  до сн ти  сигнала с шины 9. После сн ти  сигнала с шины 9 (фиг.36) формирователь возвращаетс  в начальное состо ние. По очередному сигналу шины 9 процесс формировани  повтор етс  аналогично . В рассмотренном случае на шине 10 формировател  формируютс  импульсы длительностью ru2 n Т.
Следовательно, управл   потенциалом шины 11, можно при посто нном коде шин 7 выдел ть выходные сигналы как длитель- ностью (п-1) Т, как и n Т.
Фиъ.г

Claims (1)

  1. Формула изобретени  Формирователь одиночного импульса, содержащий счетчик-дешифратор с первого по N-й выходы которого соединены с первыми входами групп И элемента И-ИЛИ, вторые входы групп И которого соединены с шинами кода, выход - с выходом разрешени  счета счетчика-дешифратора, синхронизирующий вход которого соединен с тактовой шиной, вход установки нул  - с шиной управлени  и с первым входом элемента ИЛИ-НЕ, выход которого соединен с выходной шиной, второй вход - с нулевым выходом счетчика-дешифратора, отличающийс  тем, что, с целью расширени  функциональных возможностей, в него введены дополнительна  шина управлени , инвертор , триггер, элемент И-НЕ. первый вход которого соединен с дополнительной шиной управлени  второй вход - с выходом элемента И-ИЛИ и с D-входом триггера, S-вход которого соединен с выходом элемента И-НЕ, С-вход - с шиной тактовых импульсов , R-вход через инвертор -с первым входом элемента ИЛИ-НЕ, третий вход которого соединен с пр мым выходом триггера.
    L
    е
    ж
    Фиг.З
SU894634965A 1989-01-09 1989-01-09 Формирователь одиночного импульса SU1621156A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894634965A SU1621156A1 (ru) 1989-01-09 1989-01-09 Формирователь одиночного импульса

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894634965A SU1621156A1 (ru) 1989-01-09 1989-01-09 Формирователь одиночного импульса

Publications (1)

Publication Number Publication Date
SU1621156A1 true SU1621156A1 (ru) 1991-01-15

Family

ID=21421671

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894634965A SU1621156A1 (ru) 1989-01-09 1989-01-09 Формирователь одиночного импульса

Country Status (1)

Country Link
SU (1) SU1621156A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР №924839, кл Н 03 К 5/13 1980 Авторское свидетельство СССР № 1491582,кл Н 03 К 5/01 1986 *

Similar Documents

Publication Publication Date Title
SU1621156A1 (ru) Формирователь одиночного импульса
SU1401582A1 (ru) Формирователь одиночного импульса
SU1175019A1 (ru) Формирователь задержанных импульсов
SU1420653A1 (ru) Устройство дл синхронизации импульсов
SU1555838A1 (ru) Преобразователь последовательности импульсов
SU1739492A1 (ru) Устройство дл выделени первого и последнего импульсов в серии
SU1608636A1 (ru) Устройство дл ввода информации
SU1580542A1 (ru) Формирователь импульсов
RU1830531C (ru) Устройство дл вычитани частот двух импульсных последовательностей
SU1275746A1 (ru) Устройство дл синхронизации импульсов
RU2007882C1 (ru) Устройство для цикловой синхронизации
SU1270880A1 (ru) Генератор пр моугольных импульсов
SU1525885A1 (ru) Формирователь импульсов
SU705645A1 (ru) Генератор импульсов регулируемой длительности
SU1095376A1 (ru) Устройство дл синхронизации импульсных сигналов
SU1663760A1 (ru) Генератор импульсов
RU1791806C (ru) Генератор синхросигналов
SU1175021A1 (ru) Устройство дл контрол последовательности импульсов
SU1406510A1 (ru) Преобразователь фаза-код
SU1166288A1 (ru) Формирователь одиночных импульсов
SU1193658A1 (ru) Устройство дл сравнени двоичных чисел
RU2234738C2 (ru) Кодоимпульсное передающее устройство с сокращением избыточности информации
SU1411953A1 (ru) Селектор импульсов по длительности
SU1106013A1 (ru) Аналого-цифровой преобразователь
SU1078613A1 (ru) Устройство дл преобразовани кодов