SU1525885A1 - Формирователь импульсов - Google Patents

Формирователь импульсов Download PDF

Info

Publication number
SU1525885A1
SU1525885A1 SU874317708A SU4317708A SU1525885A1 SU 1525885 A1 SU1525885 A1 SU 1525885A1 SU 874317708 A SU874317708 A SU 874317708A SU 4317708 A SU4317708 A SU 4317708A SU 1525885 A1 SU1525885 A1 SU 1525885A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
bus
signal
Prior art date
Application number
SU874317708A
Other languages
English (en)
Inventor
Борис Григорьевич Шаров
Богдан Антонович Швед
Original Assignee
Предприятие П/Я В-8751
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8751 filed Critical Предприятие П/Я В-8751
Priority to SU874317708A priority Critical patent/SU1525885A1/ru
Application granted granted Critical
Publication of SU1525885A1 publication Critical patent/SU1525885A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники. Целью изобретени   вл етс  повышение разрешающей способности. Формирователь импульсов содержит: элемент И 1, триггеры 2 и 3, коммутатор 4, элемент ИЛИ-НЕ 5, триггер 6, элемент ИЛИ 7, элементы И 8 и 9, счетчик 10, триггер 11, шину 12 управлени , шину 13 режима, шину 14 тактовых сигналов и выходную шину 15. В предложенном формирователе после поступлени  управл ющего сигнала при наличии паузы в серии выходных импульсов осуществл етс  удлинение паузы на интервал времени, соответствующий интервалу времени между управл ющими сигналами. Это обеспечивает фиксацию факта поступлени  управл ющего сигнала в моменты формировани  пауз, а также определение интервала времени между двум  поступившими управл ющими сигналами. 3 ил.

Description

СП кэ сд
00 00 ел
(риг
Изобретение относитс  к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники.
Цель изобретени  - расширение разрешающей способности.
На фиг.1 приведена функциональна  схема устройства; на фиг.2 - временна  диаг рамма работы устройства дл  серии импульсов; на фиг.З - то же, дл  одиночного импульса.
Устройство содержит элемент И 1, триггеры 2 и 3, коммутатор 4, элемент linti-HE 5, триггер 6, элемент ИЛИ 7, элементы И В и 9, счетчик 10, триггер 11, шины управлени  12, режима 13 тактовых сигналов 14, выходную 15.
Шина. 12 соединена с первым входом элемента И 1 и первым информационным входом коммутатора 4. Шина 13 св зана с управл ющим входом коммутатора 4 и вторым входом элемента И 1. Выход элемента И 1 подключен к С-входам триггеров 2 и 3. Выход коммутатора 4 св зан с С-входом триггера 6. D-входы триггеров 2 и 3 и 6 соединены с шиной единичного потенциала. Выход триггера 3 подключен к первому R-BXO- ду регистра 2, первому входу элементов ИЛИ-НЕ 5 и ИЛИ 7 и первому входу элемента И 8.
Второй вход элемента ИЛИ 7 св зан с выходом триггера 2. Выход элемента ИЛИ 7 соединен с входом сброс счетчика 10. Второй вход элемента И 8 подкхиочен к выходу триггера 6. Выход элемента И 8 св зан с S-входом триггера 11. Пр мой выход триггера 11 соединен с выходной шиной 15, вторым входом элемента ИЛИ-НЕ 5 и R-входом триггера 6. Инверсный вход триггера 11 подключен к первому входу элемента И 9 и второму информационному входу коммутатора 4.
Шина 14 св зана с С-входом триггера 1 1 и вторым входом элемента И 9, выход которого подключен к счетному входу счетчика 10. Выход признака нулевого состо ни  счетчика 10 св зан с вторым R-входом триггера 2. Выход переполнени  счетчика 10 соединен с R-входом триггера 3. Выход элемента ИЛИ-НЕ 5 св зан с S-входом триггера 6 3. Выход элемента ИЛИ-НЕ 5 св зан с
Устройство работает следующим об- разом.
В исходном состо нии триггеры 2, 3, 6 и 11 и счетчик 10 наход тс  в
нулевом состо нии (дл  упрощени  средства установки в исходное состо ние не показаны). На инверсном выхо-, де триггера 3 присутствует единичный сигнал, поступающий на входы элементов ИЛИ 5, ИЛИ-НЕ 7, И 8 и Р-вход триггера 2. В результате триггер 2 удерживаетс  в исходном нулевом состо нии . На выходе элемента ИЛИ 7 при- сутствует единичный сигнал, удерживающий счетчик 10 в нулевом состо нии , а на выходе элемента ИЛИ-НЕ 5 присутствует нулевой сигнал, поступающий на S-вход триггера 6.
В режиме формировани  одиночного импульса на шине 13 присутствует нулевой сигнал, блокирующий передачу сигналов через элемент И 1 и подключающий шину 12 к С-входу триггера 6. После поступлени  сигнала по шине 12 триггер 6 переключаетс . Единичньй сигнал с выхода триггера 6 поступает на вход элемента И 8, на другом входе которого присутствует единичный сигнал с инверсного триггера 3. В результате на выходе элемента И 8 формируетс  единичный сигнал, поступающий на D-вход триггера 11. После по влени  очередного тактового сигнала на шине 14 триггер 11 устанавливаетс  в единичное состо ние.
Сигнал с пр мого выхода триггера 11 поступает на шину 15 и на R-вход триггера 6, сбрасыва  его в исходное состо ние. Сигнал с инверсного выхода триггера 11 поступает на второй информационньй вход коммутатора 4. Поскольку на шине 13 присутствует нулевой сигнал, то после поступлени  сигнала с инверсного выхода триггера 11 сигнал на выходе коммутатора сформирован не будет. Нулевой сигнал с выхода триггера 6 через элемент И 8 поступает на D-вход триггера 11, который после по влени  следующего тактового сигнала на шине 14 сбрасьшает- с  в исходное состо ние, и формирование выходного сигнала на шине 15 заканчиваетс . При этом снимаетс  единичный сигнал сброса с R-входа триггера 6. Дальнейша  рйбота устройства осуществл етс  аналогичным образом.
В режиме формировани  серии выходных сигналов на шине 13 устанавливаетс  единичный сигнал. При этом инверсный выход триггера 11 подключаетс  через коммутатор 4 к С-входу
51525885
триггера 6, а шина 12 через элемент И 1 - к С-входу триггера 3.
После поступлени  управл ющего сигнала на шину 12 на выходе элемента И 2 по вл етс  сигнал, по переднему фронту которого переключаетс  триггер 3. На инверсном выходе триггера 3 формируетс  нулевой сигнал, поступающий на входы элементов ИЛИ 7, ИЛИ-НЕ д 5, И 8 и R-вход триггера 2. В результате снимаютс  сигналы сброса с R- входа триггера 2 и через элемент ИЛИ 7 - с входа сброса счетчика 10, удерживающие их в исходном нулевом состо- J5 устройства осуществл етс  аналогич нии . Кроме того, нулевым сигналом с инверсного выхода триггера 3, поступающим на вход элемента И 8, блокировано по вление единичного сигнала на D-входе триггера 11. По переднему фронту очередного тактового сигнала на шине 14 триггер 11 сбрасываетс . Нулевой сигнал с пр мого выхода триггера 11 поступает на вход элемент ИЛИ-НЕ 5, на выходе которого формируетс  единичный сигнал, поступающий на S-вход триггера 6 и устанавливающий последний в единичное состо ние. Кроме того, на инверсном выходе триггера 11 формируетс  единичный сигнал, поступающий через коммутатор 4 на С- вход триггера 6 и вход элемента И 9. Триггер 6 подтверждает свое единичное состо ние.
По мере по влени  сигналов на шине 14 на выходе элемента И 9 формируютс  единичные сигналы, по переднему фронту которых счетчик 10 модифицирует свое состо ние. После поступлени  очередного сигнала на шине 14, на выходе признака переполнени  по вл етс  сигнал, сбрасывающий триггер 3 в исходное нулевое состо ние. На его инверсном выходе по вл етс  единичный сигнал , по которому снимаетс  сигнал сS- выхода триггера 6, выход триггера 6 через элемент И 8 подключаетс  к D-входу триггера 11, а счетчик Ю обнул етс . На D-вход триггера 11 поступает единичный сигнал с выхода триггера 6 через элемент И 8, после поступлени  тактового сигнала на шине 14, триггер 11 устанавливаетс  и на шине 15 формируетс  выходной сигнал . По сигналу с пр мого выхода триггера 11 сбрасьшаетс  триггер 6 и на D-входе триггера 11 по вл етс  нулевой сигнал.
По переднему фронту очередного тактового сигнала триггер 11 сбрасьша- етс . При этом снимаетс  сигнал с R-входа триггера 6, а на С-входе этого триггера по вл етс  сигнал, по переднему фронту которого осуществл етс  переключение триггера 6. По переднему фронту очередного тактового сигнала переключаетс  триггер 11. На его пр мом выходе формируетс  сигнал, поступающий на выходную шину 15 и R- вход триггера 6. В результате триггер 6 сбрасываетс , и дальнейша  работа
0
0
ным образом.
По переднему фронту следующего управл ющего сигнала, поступающего по шине 12 через элемент И 1 на С-вход триггера 3, последний устанавливаетс  в единичное состо ние. На инверсном выходе 3 по вл етс  нулевой сигнал, поступающий на входы элементов ИЛИ-НЕ 5, ИЛИ 7 и И 8, а также на R-вход
5 триггера 3. На выходе элемента И 8 формируетс  нулевой сигнал, поступающий на D-вход триггера 11 и блокирующий его установку в единичное состо ние , а следовательно, и по вление выходных сигналов на шине 15. После сброса триггера 11 нулевой сигнал с его пр мого выхода поступает на вход элемента ИЛИ-НЕ 5, на выходе которого формируетс  единичный сигнал, поступающий на S-вход триггера 6 и устанавливающий триггер 6 в единичное состо ние . Одновременно единичный сигнал с инверсного выхода триггера 11 разрешает прохождение тактовых сигналов с шины 14 через элемент И 9 на С-вход триггера 10. В соответствии с тактовыми сигналами счетчик 10 измен ет свое состо ние.
Если при формировании паузы между двум  сери ми выходных сигналов (установленном триггере 3) отсутствует поступление следующего управл ющего сигнала , то после поступлени  п-го тактового сигнала на выходе счетчика 10 по вл етс  сигнал признака переполне0 ни , поступающий на R-вход триггера 3 и сбрасывающий его в исходное нулевое состо ние. На инверсном выходе триггера 3 формируетс  единичный сигнал, сбрасывающий счетчик 10 и удерживаю-
5 щий его в исходном нулевом состо нии, а также подключающий выход триггера 6, на котором присутствует единичный сигнал, через элемент И 8 к D-входу
5
0
5
триггера 11, По переднему фронту очередного тактового сигнала на шине 14 триггер переключаетс , на его пр мом выходе по вл етс  единичный сигнал, поступающий на шину 15, R-вход триггера 6 и вход элемента ИЛИ-НЕ 5. Дальнейша  работа устройства осуществл етс  аналогичным образом.
Если при формировании паузы на шине 15 после поступлени  очередного управл ющего сигнала на шине 12 (установленном триггере 3) по вл етс  следующий управл ющий сигнал на шине 12, то на выходе элемента И 1 формируетс  сигнал, поступающий на С- входы триггеров 2 и 3. Поскольку триггер 3 установлен в единичное состо ние и на его инверсном выходе находитс  нулевой сигнал, поступающий на R-вход триггера 2 и разрешающий его переключение при состо нии счетчика 10, отличном от нулевого (на выходе признака нулевого состо ни  счетчика 10 присутствует нулевой сигнал , поступающий па другой R-вход триггера 2, а также разрешающий его переключение), то после поступлени  сигнала с выхода элемента И 1 триггер 2 переключаетс .
Единичный сигнал с пр мого выхода триггера 2 поступает через элемент ИЛИ 7 на вход сброса счетчика, обнул   его. На выходе признака нулевого состо ни  счетчика 10 по вл етс  еди ничньй сигнал, сбрасывающий триггер 2. На его пр мом выходе по вл етс  нулевой сигнал и сигнал сброса счетчика 10 снимаетс . Триггер 11 находитс  в нулевом состо нии и на его инверсном выходе присутствует единичный сигнал, поступающий на вход элемента И 9. После поступлени  очередного тактового сигнала состо ние счетчика 10 измен етс  и снимаетс  сигнал с R-входа триггера 2.
При отсутствии поступлени  следующего управл ющего сигнала на шине 12, после по влени  очередного тактового сигнала на шине 14, на выходе признака переполнени  счетчика Ю формируетс  сигнал, сбрасывающий ; триггер 3 в исходное состо ние. Дальнейша  работа устройства осуществл етс  анало1 ичнь1м образом. В результате на выходной шине 15 устройства после окончани  паузы, длительность которой составл ет U.T + nty, где йТ - интервал времени между двум  последовательными поступлени ми управл ющих сигналовi tu период тактовых сигналов, - разр дность счетчика , формируетс  сери  выходных сигналов , прерываема  поступлением следующего управл ющего сигнала.
Таким образом, в предлагаемом устройстве , в отличие от известных, после поступлени  управл ющего сигнала при наличии паузы в серии выходных сигналов осуществл етс  удлинение паузы на интервал времени, соответствующий интервалу времени между управл ющими сигналами. Это обеспечивает фиксацию факта поступлени  управл ющего сигнала в момент формировани  паузы, а также определение интервала времени между двум  поступившими уп20
равл юп;ими сигналами.

Claims (1)

  1. Формула изобретени 
    0
    Формирователь импульсов, содержащий первый, второй и третий D-тригге5 ры, коммутатор, первый и второй элементы И, элемент ИЛИ-НЕ, счетчик импульсов , шину управлени , шину тактовых импульсов, шину режима и выходную шину, причем шина управлени  соединена с первым входом первого элемента И и первым информационным входом коммутатора , шина режима - с управл ющим входом коммутатора и вторым входом первого элемента И, выход которого подключен к С-входУ первого триггера,
    5 D-вход которого соединен с шиной единичного потенциала, R-вход - с выходом признака переполнени  счетчика импульсов, инверсный выход - с первым входом второго элемента И и первым входом элемента ИЛИ-НЕ, выход которого соединен с S-входом второго триггера , D-вход которого подключен к шине единичного потенциал, С-вход - к выходу коммутатора, пр мой выход к второму входу второго элемента И, выход которого соединен с D-БХОДОМ третьего триггера, пр мой выход которого соединен с выходной шиной, вторым входом элемента ИЛИ-НЕ и R-вкодом
    0 второго триггера, инверсный выход - с вторым информационйьп 1 входом коммутатора и первым входом третьего элемента И, вькод которого подключен к счетному входу счетчика импульсов,
    5 шина тактовых импульсов соединена с вторым входом третьего элемента И и С-входом третьего триггера, отличающийс  тем, что, с целью
    расширени  разрешающей способности, введены четвертый D-триггер и элемент ИЛИ, причем С-вход четвертого триггера соединен с выходом первого элемента И, D-вход - с шиной единичного потенциала , первый R-вход - с выходом первого триггера, второй R-вход - с
    Шина
    ,s suлJ s JrLГLГ(JГ((
    чринерав
    Шина п
    выход
    npiaffpoj
    luxof  ринера п
    вьпов - Ивпенто S
    Выпав MfHtHmei
    fMfp
    3 ei4fnmo /
    Buivinf-- penoiiHeHue сче1пчи го ю
    Выхов -  риегеро I
    айна 14 JГLГLГUЛJ J Г(JГ ГLГLГLГ J Г(J
    Шина П
    ewoi триггеров,
    Шина1$.
    выходом признака нулевого Состо ни  счетчика импульсов выход четвертого триггера подключен к первому входу элемента ИЛИ, второй вход которого соединен с инверсньм выходом первого триггера, выход элемента ИЛИ соединен с входом сброса счетчика импульсов.
    Лп.
    Фа г
SU874317708A 1987-10-19 1987-10-19 Формирователь импульсов SU1525885A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874317708A SU1525885A1 (ru) 1987-10-19 1987-10-19 Формирователь импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874317708A SU1525885A1 (ru) 1987-10-19 1987-10-19 Формирователь импульсов

Publications (1)

Publication Number Publication Date
SU1525885A1 true SU1525885A1 (ru) 1989-11-30

Family

ID=21332220

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874317708A SU1525885A1 (ru) 1987-10-19 1987-10-19 Формирователь импульсов

Country Status (1)

Country Link
SU (1) SU1525885A1 (ru)

Similar Documents

Publication Publication Date Title
SU1525885A1 (ru) Формирователь импульсов
SU1714797A1 (ru) Устройство дл контрол серий импульсов
SU1397936A2 (ru) Устройство дл перебора сочетаний
SU1661979A1 (ru) Устройство дл выделени первого и последнего импульсов в пачке
SU1472908A1 (ru) Устройство дл контрол распределител импульсов
SU1076950A1 (ru) Регистр сдвига
SU1193672A1 (ru) Числоимпульсный квадратор
SU1441402A1 (ru) Устройство дл мажоритарного выбора сигналов
SU1370750A1 (ru) Устройство тактовой синхронизации
SU1175021A1 (ru) Устройство дл контрол последовательности импульсов
SU1370751A1 (ru) Формирователь импульсов
SU1290506A1 (ru) Устройство дл контрол последовательности импульсов
SU544121A1 (ru) Устройство контрол импульсных последовательностей
SU1411953A1 (ru) Селектор импульсов по длительности
SU1416964A1 (ru) Устройство дл инициативного ввода адреса
RU1811003C (ru) Устройство дл разделени импульсов
SU1291985A1 (ru) Устройство дл контрол распределител импульсов
SU1347183A1 (ru) Счетное устройство
SU1422378A1 (ru) Устройство дл синхронизации импульсов
SU1064441A1 (ru) Формирователь длительности импульсов
SU1262709A2 (ru) Устройство дл контрол серий импульсов
SU1706027A1 (ru) Селектор импульсов по длительности
SU1383463A1 (ru) Устройство дл формировани серии импульсов
SU563732A1 (ru) Устройство временной коммутации
SU786007A1 (ru) Устройство запрета