SU1714797A1 - Устройство дл контрол серий импульсов - Google Patents

Устройство дл контрол серий импульсов Download PDF

Info

Publication number
SU1714797A1
SU1714797A1 SU894761563A SU4761563A SU1714797A1 SU 1714797 A1 SU1714797 A1 SU 1714797A1 SU 894761563 A SU894761563 A SU 894761563A SU 4761563 A SU4761563 A SU 4761563A SU 1714797 A1 SU1714797 A1 SU 1714797A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
pulse
pulses
trigger
Prior art date
Application number
SU894761563A
Other languages
English (en)
Inventor
Леонид Николаевич Мельников
Людмила Николаевна Мельникова
Анатолий Васильевич Маргелов
Борис Георгиевич Коваленко
Original Assignee
Таганрогский научно-исследовательский институт связи
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Таганрогский научно-исследовательский институт связи filed Critical Таганрогский научно-исследовательский институт связи
Priority to SU894761563A priority Critical patent/SU1714797A1/ru
Application granted granted Critical
Publication of SU1714797A1 publication Critical patent/SU1714797A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники дл  контрол  при передаче и обработке информации. Цель изобретени  - повышение функциональных возможностей за счет определени  видов сбоев при непериодическом поступлении серий импульсов - достигаетс  введением мультиплексора 21, злемента И-НЕ 8 и формировател  18 импульсов. Устройство также содержит входные шины l.i-l.n, злемент ИЛИ 2, регистр 4, шину 5 тактовых импульсов, злемент И 6, счетчик 7, злементы И 3, 15, формирователи 9, 13, 14 импульсов, RS-^ триггеры 10,11, выходную шину 16. злемент 17 задержки, выходные шины 20 и 22-1 - 22-12.2 ил.

Description

16
VI
О VI
ФигТ
Изобретение относитс  к импульсной технике и может использоватьс  в автоматике и вычислительной технике дл  контрол  при передаче и обработке информации.
Цель изобретени  - расширение функциональных возможностей за счет определени  видов сбоев при непериодическом поступлении серий импульсов.
На фиг.1 изображена структурна  электрическа  схема предлагаемого устройства; на фиг.2 - временна  диаграмма работы устройства .
Устройство содержит входные шины 1-1 - 1-п, многовходовый элемент ИЛИ 2, многовходовый элемент И 3, регистр 4, шину 5 тактовых импульсов, элемент И 6, счетчик 7, многовходовый элемент ИЛИ-НЕ 8, формирователь 9 импульсов, RS-триггеры 10-12, })0рмирователи 13 и 14 импульсов, элемент И 15, выходную шину 16, элемент 17 задержки , формирователь 18 импульсрв, элемент И 19, выходную шину 20, мультиплексор 21, выходные шины 22-1 -22-12 индикации.
Устройство работает следующим образом .
Контролируемые серии импульсов образуютс  совокупностью информационных импульсов, поступающих на входные шины 1-2 - 1-п устройства (фиг.2а-в). Эти импуль . сы могут быть сдвинуты во времени друг относительно друга и иметь разную длительность . Серии импульсов поступают в моменты времени ti, t2. ta, ts и отделены друг от друга неравными интервалами времени. При наличии импульсов на всех входных шинах (момент t) и совпадении в течение времени, достаточного дл  надежной работы элементов устройства, триггеры регистра 4 устанавливаютс  по переднему фронту первого импульса с выхода элемента ИЛИ 2 (фиг.2г), формирователь 18 выдает импульс, устанавливающий триггер 10 в состо ние 1. На вход счетчика 7 начинают поступать тактовые импульсы с периодом То с шины 5. После счета п импульсов спуст  врем  Тмин То п на выходе элемента И-НЕ 8 устанавливаетс  потенциал нулевого уровн  (фиг.2ж), запрещающий поступление тактовых импульсов через элемент И 6. Формирователь 9 выдает импульс, устанавливающий в 1 триггер 11 и в О триггер 10. При совпадении импульсов на всех входных шинах на выходе многовходового элемента И 3 формируетс  импульс (фиг.2д), по переднему фронту которого устанавливаетс  в 1 триггер 12 (фиг.2л). Спуст  врем  задержки тз Гмин элемент 17 задержки выдает импульс (фиг.2е), поступающий на вход элемента И 15. Так как триггеры 11 и
12 установлены в 1, на выходную шину 16 этот импульс не проходит (фиг.2м, момент t2). На выходной шине 20 в этот момент импульс также отсутствует (фиг.2и). Это свидетельствует о том, что в контролируемой серии импульсов не было сбо . На выходных шинах 22 индикации импульсы отсутствуют, потому что на обеих входах адреса мультиплексора 21 нет импульсов.
По заднему фронту импульса с выхода формирователе 14 формирователь 13 выдает импульс (фиг.2м), устанавливающий триггеры 11 и 12 в О и сбрасывающий регистр 4 и счетчик 7. Устройство подготовлено к
приему следующей серии импульсов.
В момент времени t2 поступает втора  сери  импульсов, в которой пропущен импульс на шине 1-1 (фиг.2а, t2). При этом на выходе элемента И 3 импульс отсутствуют
(фиг.2д, t2) и триггер 12 остаетс  в О. Регистр 4 устанавливаетс  в состо ние 1...10. Спуст  врем  Гмин формирователь импульсов устанавливает в О триггер 10 и в 1 триггер 11 (фиг.2 к, ta). Поэтому импульс
с выхода формировател  14 проходит через элемент И 15 на выходную шину 16 (фиг.2м, t2), на выходной шине 20 импульс при этом отсутствует (фиг.2н, t2), что свидетельствует о сбое вида пропуск. С инверсных выходов регистра 4 код 0...01 поступает на вторую группу входов мультиплексора 21, на второй вход адреса которого поступает импульс с шины 16. Код 00...01 пропускаетс  на шины 22-1 - 22-п индикации и свидетельствует о сбое вида пропуск на первой входной шине.
Кроме информационных импульсов на входные шины в случайные моменты времени поступают импульсы помехи. Например,
в момент м импульсы помехи поступают на шину 1-1, по переднему фронту которого формирователь 18 выдает импульс, устанавливающий в 1 триггер 10. Длительность импульсов помехи меньше минимальной
длительности информационных импульсов г мин. поэтому счетчик 7 не успевает сосчитать п тактовых импульсов и триггер 10 остаетс  в 1. Задержанный на импульс помехи проходит через элемент И
19 на выходную шину 20 (фиг.2н, t4). Триггеры 11 и 12 остаютс  в состо нии О, поэтому на выходной шине 16 импульс отсутствует. В регистр 4 записываетс  код 0...01, который с пр мых выходов регистра
4 по импульсу, поступающему на первый вход адреса мультиплексора 21 с шины 20, пропускаетс  на выходные шины 22-1 - 22п . Наличие импульса на шине 20 и его отсутствие на шине 16 при поступлении кода
О...ОГ на шины 22 свидетельствует о сбое вида ложный импульс на шине 1-1,
Таким образом устройство обеспечивает контроль входных серий импульсов как при их периодическом поступлении, так и при непериодическом. При этом определ етс  вид сбоев (пропуск, ложный импульс ) и выдаетс  пр мой позиционный код номера канала, в котором произошел сбой. Цель изобретени  достигаетс  вводом в состав устройства мультиплексора 21, многовходового элемента И-НЕ 8 и формировател  9 импульсов с соответствующими св з ми.
Формул а изобретени  Устройство дл  контрол  серий импульсов , содержащее элемент задержки, многовходовые элементы И, ИЛИ и регистр, одноименные входы которых соединены между собой и подключены к входным шинам , выход первого формировател  импульсов подключен к входу второго формировател  импульсов и к входу первого элемента И, другой вход которого подключен к единичному выходу первого триггера, а выход - к первой выходной шине , шина тактовых импульсов подключена к первому входу второго элемента И, выход которого подключен к входу счетчика, единичный выход второго триггера подключен к первому входу третьего элемента И, выход многовходового элемента ИЛИ подключен к входу третьего формировател  импульсов, отличающеес  тем, что, с целью расширени  функциональных возможностей за счет определени  видов сбоев при непериодическом поступлении серии импульсов , в него введены мультиплексор, многовходовой элемент И-НЕ и четвертый
формирователь импульсов, причем счетчика подключены к входам многовходового элемента И-НЕ, выход которого подключен к второму входу второго элем1гнта И, и к входу четвертого формировател : :импульсов , выход которого подключен-4||диничному входу первого триггера и к первому нулевому входу второго триггера, ё/зйничный вход которого подключен к выходу третьего формировател  импульсов, выход
многовходового элемента ИЛИ подключен к третьему входу второго элемента И и 1|с|ходу элемента задержки, выход которогоподключен к входу первого формироватёл импульсов и к второму входу трёт;ьего
элемента И, выход которого подкл14; чен к первому входу адреса мультиплексора и к второй выходной шине, выход второго формировател  импульсов подключен k нулевым входам триггеров, к входугсброса
счетчика и к входу сброса регистра пр мые выходы которого подключены к первой группе.входов мультиплексора, а инверсные выходы - к второй группе входов мультиплексора , второй вход адреса которого подключен к выходу первого элемента И, выходы мультиплексора подключены к выходным шинам индикации, выход многовходового элемента И подключен к единичному входу третьего триггера, нулевой выход которого подключен к третьему входу первого элемента И.
s
f
3
и It Л
f1
t.

Claims (1)

  1. Ф о р м у л а и з о б р ете н и я
    Устройство для контроля серий импульсов, содержащее элемент задержки, многовходовые элементы И, ИЛИ и регистр, одноименные входы которых соединены между собой и подключены к входным шинам, выход первого формирователя импульсов подключен к входу второго формирователя импульсов и к входу первого элемента И, другой вход которого подключен к единичному выходу первого триггера, а выход - к первой выходной шине, шина тактовых импульсов подключена к первому входу второго элемента И, выход которого подключен к входу счетчика, единичный выход второго триггера подключен к первому входу третьего элемента И, выход многовходового элемента ИЛИ подключен к входу третьего формирователя импульсов, отличающееся тем, что, с целью расширения функциональных возможно стей за счет определения видов сбоев при непериодическом поступлении серии импульсов, в него введены мультиплексор, многовходовой элемент И-НЕ и четвертый формирователь импульсов, причем выходы счетчика подключены к входам многовхбдового элемента И-НЕ, выход которого подключен к второму входу второго элемента И, и к входу четвертого формирователя/импульсов, выход которого подключен к.Единичному входу первого триггера и к первому нулевому входу второго триггера, единичный вход которого подключен к выходу третьего формирователя импульсов, выход многовходового элемента ИЛИ подключен к третьему входу второго элемента И и к входу элемента задержки, выход которого: подключен к входу первого формирователя импульсов и к второму входу третьего элемента И, выход которого подключен к первому входу адреса мультиплексора и к'.* второй выходной шине, выход второго формирователя импульсов подключен к нулевым входам триггеров, к входу сброса счетчика и к входу сброса регистра* прямые выходы которого подключены к первой группе.входов мультиплексора, а инверсные выходы - к второй группе входов мультиплексора, второй вход адреса которого подключен к выходу первого элемента И, выходы мультиплексора подключены к выходным шинам индикации, выход многовходового элемента И подключен к единичному входу третьего триггера, нулевой выход которого подключен к третьему входу первого элемента И.
SU894761563A 1989-11-21 1989-11-21 Устройство дл контрол серий импульсов SU1714797A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894761563A SU1714797A1 (ru) 1989-11-21 1989-11-21 Устройство дл контрол серий импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894761563A SU1714797A1 (ru) 1989-11-21 1989-11-21 Устройство дл контрол серий импульсов

Publications (1)

Publication Number Publication Date
SU1714797A1 true SU1714797A1 (ru) 1992-02-23

Family

ID=21480792

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894761563A SU1714797A1 (ru) 1989-11-21 1989-11-21 Устройство дл контрол серий импульсов

Country Status (1)

Country Link
SU (1) SU1714797A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1473077, кл. Н 03 К 5/19,1987.Авторское свидетельство СССР bfc 1555841. кл. Н 03 К 5/19,1988. *

Similar Documents

Publication Publication Date Title
SU1714797A1 (ru) Устройство дл контрол серий импульсов
SU1472908A1 (ru) Устройство дл контрол распределител импульсов
SU1525885A1 (ru) Формирователь импульсов
SU1716520A1 (ru) Устройство дл контрол последовательности импульсов
SU1175021A1 (ru) Устройство дл контрол последовательности импульсов
SU1372326A1 (ru) Устройство дл мажоритарного выбора асинхронных сигналов
SU999072A1 (ru) Формирователь сигналов синхронизации дл устройства считывани информации
SU1138944A1 (ru) @ -Разр дный счетчик с контролем
SU1473077A1 (ru) Устройство дл контрол серий импульсов
SU1555841A2 (ru) Устройство дл контрол серий импульсов
SU1042189A1 (ru) Устройство дл приема сигналов с импульсной модул цией
RU2069450C1 (ru) Устройство для временного разделения двух импульсных сигналов
SU1718372A2 (ru) Устройство дл выделени и вычитани первого импульса из серии
SU1406769A1 (ru) Устройство дл контрол распределител
SU1401587A1 (ru) Устройство дл контрол последовательности чередовани импульсов
SU1497741A2 (ru) Устройство управлени реверсивным счетчиком
SU1413711A2 (ru) Устройство дл контрол последовательности чередовани импульсных сигналов
SU1368973A1 (ru) Однотактный распределитель уровней
SU1503069A1 (ru) Устройство дл контрол последовательности импульсов
SU1569974A1 (ru) Счетный элемент с контролем
SU1265775A1 (ru) Устройство дл контрол последовательности импульсов и фильтрации помех
SU1631711A1 (ru) Селектор пар импульсов
SU1117624A1 (ru) Устройство дл управлени обменом по асинхронной магистрали вычислительной системы
SU1457160A1 (ru) Управл емый делитель частоты
SU1297231A1 (ru) Преобразователь кодовых интервалов времени