SU1503069A1 - Устройство дл контрол последовательности импульсов - Google Patents
Устройство дл контрол последовательности импульсов Download PDFInfo
- Publication number
- SU1503069A1 SU1503069A1 SU874296994A SU4296994A SU1503069A1 SU 1503069 A1 SU1503069 A1 SU 1503069A1 SU 874296994 A SU874296994 A SU 874296994A SU 4296994 A SU4296994 A SU 4296994A SU 1503069 A1 SU1503069 A1 SU 1503069A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- pulse
- output
- inputs
- bus
- Prior art date
Links
- 238000001208 nuclear magnetic resonance pulse sequence Methods 0.000 title claims abstract description 6
- 238000012544 monitoring process Methods 0.000 title 1
- 102000003815 Interleukin-11 Human genes 0.000 claims description 2
- 108090000177 Interleukin-11 Proteins 0.000 claims description 2
- 238000010586 diagram Methods 0.000 description 3
- 238000009434 installation Methods 0.000 description 3
- 238000003384 imaging method Methods 0.000 description 2
- 238000004364 calculation method Methods 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- TWFZGCMQGLPBSX-UHFFFAOYSA-N carbendazim Chemical compound C1=CC=C2NC(NC(=O)OC)=NC2=C1 TWFZGCMQGLPBSX-UHFFFAOYSA-N 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 230000008030 elimination Effects 0.000 description 1
- 238000003379 elimination reaction Methods 0.000 description 1
- 230000001960 triggered effect Effects 0.000 description 1
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
Изобретение относитс к импульсной и вычислительной технике и может быть использовано в цифровых устройствах различного назначени , требующих повышенной надежности и достоверности счета импульсов. Цель изобретени - коррекци сбоев контролируемой последовательности импульсов. Дл достижени поставленной цели в устройство введены формирователи 11 - 13 импульсов, элемент ИЛИ 15, элемент И 7, элемент НЕ 10, элемент ИЛИ-НЕ 16 и выходна шина 17. Устройство также содержит входные шины 1,2, элемент ИЛИ-НЕ 3, счетный триггер 4, элементы И 5,6, элементы НЕ 8,9, элемент ИЛИ 14. Коррекци сбоев контролируемой последовательности обеспечиваетс за счет введени в нее дополнительного импульса в случае его отсутстви и исключени лишних импульсов при обнаружении таковых. 2 ил.
Description
СП
о
Юо
фиеЛ
31503
Изобретение относитс к импульсной и вычислительной технике и может быть использовано в цифровых устройствах различного назначени , требу- ющих обеспечени повышенной надежности и достоверности счета импульсов.
Целью изобретени вл етс коррекци сбоев контролируемой последовательности импульсов.
Поставленна цель достигаетс за счет выделени новых конструктивных признаков, обеспечивающих введение в контролируемую последовательность дополнительного импульса в случае обнаружени отсутстви контролируемого импульса и исключение лишних импульсов , в случае их обнаружени .
На фиг.1 представлена функциональна схема предлагаемого устройства , на фиг.2 - временна диаграмма его работы.
Устройство дл контрол последовательности импульсов содержит первую 1 и вторую 2 входные шины, пер- вый элемент ИЛИ-НЕ 3, счетный триггер 4|С первого по третий элементы И 5-7,с первого по третий элементы НЕ 8-10, с первого по третий формирователи 11-13 импульсов, первый 1А и второй 15 элементы ИЛИ, второй элемент ИЛИ-НЕ 16 и выходную шину 17. Первый и второй входы элемента ИЛИ 14 соединены соответственно с входами элементов НЕ 8 и 9 и соеди- йены соответственно с выходами элементов И 5 и 6, первые входы которых соединены соответственно с первым и вторым входами элемента ИЛИ-НЕ 3, выход которого соединен с тактовым входом счетного .триггера 4, инверсные входы установки в нуль и в единицу которого соединены соответственно с выходами элементов НЕ 9 и 8, пр мой и инверсный выходы счетного триггера 4 соединены соответственно с вторым входом элемента И 5 и о вторым входом элемента И 6, первый вход которого соединен с шиной 2. Выходна ошна 17 соединена с первым входом элемента ИЛИ-НЕ 3, выходом элемента ИЛИ 15 и входом элемента НЕ 10, выход которого соединен с входом формировател 13, выход которого соединен с первым входом элемента ИЛИ-НЕ 16, второй вход и выход которого соединены соответственно с шиной 2 и пер- вым входом элемента И-7, второй вход и выход которого соединены соответ
0
5
0
5 0 е О с
0
ственно с шиной 1 и первым входом элемента ИЛИ 15, второй и третий входы которого соединены соответственно с выходами формирователей 11 и 12, входы которых соединены соответственно с выходами элементов И 5 и 6.
На фиг.2 приведены временные диаграммы 18-21 сигналов соответственно на шинах 1, 2, на пр мом выходе триггера 4 и на входной шине 17.
Импульсы контролируемой (корректируемой ) и эталонной последовательностей подаютс соответственно на входные шины 1 и 2 поочередно во времени . Формирователи 11-13 срабатывают по положительному (переднему) фронту сигнала, поступающего на их вход, а триггер 4 - по переднему фронту тактового сигнала.
Устройство работает следующим образом .
В исходном состо нии на пр мом выходе триггера 4 присутствует сигнал логического нул , а на инверсном выходе - Сигнал логической единицы (шина установки в исходное состо ние на фиг.1 не показана), а так как сигналы на входных шинах 1 и.2 отсутствуют (т.е. на шине 1 контролируемый сигнал О и на шине 2 эталонный сигнал и,. 0), то на тактовый вход триггера 4 поступает сигнал ло гической 1, на R- и S-входах этого триггера - также сигналы 1, на выходах формирователей 11-13 при отсутствии входных сигналов присутствуют сигналы логического О, поэтому на обоих входах второго элемента ИЛИ-НЕ 16 - О, на его выходе (т.е. на втором входе третьего элемента И 7 - 1, на первом входе третьего элемента И 7 - О, на всех трех входах элемента ИЛИ 15 - О, а значит и на его выходе, (т,е-, на выходной шине 17) - О.
При подаче на шину 1 импульса контролируемой последовательности, т.е.
при и
кои
1 и О (фиг.2), на
5
первом входе ИЛИ-НЕ 3 будет 1, а на его выходе - сигнал О, на R- и S-входах триггера 4 - по-прежнему 1, т.е. триггер 4 готов к работе в режиме счета тактовьпс импульсов, на первом входе элемента И 5 присутствует 1, но на втором его входе и выходе - О, на первом входе элемента И 6 - О, на втором входе - 1, на выходе - О.
.он О
Когда на шине 1 снова
(т.е. после окончани импульса и,,) на выход элемента ИЛИ-ИЕ 3 поступает 1, а так как на входах установки триггера 4 присутствует 1, триггер 4 перебрасываетс в состо ние Q 1 (Q 0), а на выходах элементов И 5 и И 6 сохран ютс сигналы логического О.
При поступлении на входную шину 2 импульса эталонной последовательност и ,T. 1 (и при и 0) на выход ИЛИ-НЕ 3 поступает О и состо ние триггера 4 не измен етс . При окончании этого импульса (U, 0) триггер 4 снова переходит в исходное состо ние: Q О, Q 1, после чего по вл етс очередной импульс Ь, и далее цикл работы повтор етс .
Пусть теперь устройство находитс в исходном состо нии, но на шине 1 очередной импульс контролируемой последовательности не по вл етс (фиг.2, .пропуск). Тогда при поступлении на шину 2 импульса эталонной последовательности и 5-р 1 на обоих входах элемента И 6 присутствуют сигналы 1, а значит и на выход элемента И 6 поступает 1, откуда на вход установки в О триггера 4 - сигнал О, который блокирует триггер 4 в нулевом состо нии. По переднему фронту импульса с выхода И 6 на выходе формировател 12 по вл етс положительный импульс длительностью меньше чем длительность импульса U, который через элемент ИЛИ 15 поступает на выходную шину 17, возмеща потерю импульса контролируемой последовательности . При окончании импульса Ug триггер 4 остаетс в нулевом состо нии , так как сигнал на входе установки в О триггера 4 оканчиваетс позже, чем сигнал на тактовом входе триггера 4. На выходе элемента ИЛИ 14 также по вл етс сигнал, фиксирующий сбой в чередовании импульсов эталонной и контролируемой последовательностей (фиг,2).
Пусть наоборот, на первой входной 1цине 1 помимо иьтульсов контролируемой последовательности по вл ютс импульсы помехи (фиг.2), которые, по времени совпада с эталонными импульсами , не проход т на итну 1, так как при наличии сигнала 11 1 этот сигнал, поданньи на вход элемента ШТИ-НЕ 16, инвертируетс , в резуль
тате чего на соответствующий вход третьего элемента И 7 подаетс О и элемент И 7 запираетс (на его выходе О), т.е. на всех трех входах и соответственно на выходе второго элемента ИЛИ 15 будет О.
Импульсы помехи, совпадающие по времени с импульсами контролируемой последовательности, сливаютс с ними и на выходной шине 17 не обнаруживаютс .
Импульс помехи, по вившийс в промежутке между импульсами UKQH и
15 непосредственно перед и myльco U приводит, как и импульс сигнала
it
и
коч
к перебросу (по заднему фронту
импульса помехи) триггера 4 в 1. Импульс помехи проходит на выходную
0
0
5
0
5
0
5
шину 17, однако последний может быть ликвидирован с помощью дополнитель«
ного фильтра низких частот, например , с помощью конденсатора, подключенного между выходной шиной 17 и 5 общей шиной. По заднему фронту импульса помехи формирователь 13 подает через элемент ИЛИ-НЕ 16 импульс, блокирующий элемент И 7. По окончании этого блокирующего -импульса часть импульса контролируемой последовательности поступает через элементы И 7 и ИЛИ 15 на выходную шину 17 и на вход элемента И 5. По переднему фронту импульса с выхода элемента И 5 формируетс положительный импульс на выходе формировател 11, который расшир ет импульс на вькоде элемента ИЛИ 15, одновременно блокируетс триггер 4 в состо нии 1 по входу установки в 1 импульсом с выхода элемента НЕ 8. После окончани импульса на вьгходе элемента ИЛИ 15 триггер 4 остаетс в состо нии 1, так как импульс на входе установки в единицу триггера 4 заканчиваетс позже, чем импульс на его тактовом входе. На выходе элемента И 5 и элемента ИЛИ 14 по вл етс импульс, свидетельствующий либо о по влении импульса помехи в промежутке между импульсами эталонной и контролируемой последовательностей, либо о непоступлении импульса эталонной последовательности .
Наконец, если импульс помехи приходит в паузе между импульсами н и Ug , но после и myльca U кон вообще не вли ет на сигнал U «Q на выходной шине 17, так как в момент
окончани импульса U . на вход формировател 13 через третий элемент НЕ 10 поступает 1, в результате чего на выходе формировател 13 по вл етс импульс с длительностью, перекрывающей паузу между импульсами и д и и,-г, благодар чему на втором входе элемента И 7 в течение всей паузы будет сигнал О,
15030698
в О и в 1 которого соединены соответственно с выходами второго, первого элементов НЕ, пр мой и инверсный выходы счетного триггера соединены соответственно с вторым входом первого элемента И и с вторым входом второго элемента И, первый вход которого соединен с второй входной шиной , отличающеес тем.
10
что, с целью коррекции сбоев контролируемой последовательности импульсов , в него введены первый, второй и третий формирователи импульсов, второй элемент ИЛИ, третий элемент И, третий элемент НЕ, второй элемент ИЛИ-НЕ и выходна шина, котора соединена с первым входом первого элемента ИЛ11-НЕ, выходом второго элемента ИЛИ и входом третьего элемента НЕ, выход которого соединен с входом третьего формировател импульсов, выход которого соединен с первым входом второго элемента ИЛИ-НЕ, второй вход и выход которого соединены соответственно с второй входной шиной и первым входом третьего элемента И, второй вход и выход которого соеди- не.ны соответственно с первой входной шиной и первым входом второго элемента ИЛИ, второй и третий входы которого соединены соответственно с выходами первого и второго формирова- телеи импульсов, входы которых соединены соответственно с выходами первого и второго элементов И.
Таким образом, предлагаемое устройство , помимо регистрации сбоев импульсной последовательности, корректирует эти сбои так, что число рабочих импульсов исходной (неискаженной) последовательности, несмотр на пропуски и-помехи, остаетс посто нным.
Claims (1)
- Формула изобретениУстройство дл контрол последовательности импульсов, содержащее первую , вторую входные шины, счетный триггер, два элемента И, два элемен- та НЕ, первый элемент ИЛИ-НЕ и первый элемент ИЛИ, первый, второй входы которого соединены соответственно с входами первого, второго элемента НЕ и соединены соответственно с выходами первого и второго элементов И, первые входы которых соединены соответственно с первым, вторым входами первого элемента НЛИ-НЕ, выход которого соединен с тактовым входом счетноготриггера, инверсные входы установкив О и в 1 которого соединены соответственно с выходами второго, первого элементов НЕ, пр мой и инверсный выходы счетного триггера соединены соответственно с вторым входом первого элемента И и с вторым входом второго элемента И, первый вход которого соединен с второй входной шиной , отличающеес тем.что, с целью коррекции сбоев контролируемой последовательности импульсов , в него введены первый, второй и третий формирователи импульсов, второй элемент ИЛИ, третий элемент И, третий элемент НЕ, второй элемент ИЛИ-НЕ и выходна шина, котора соединена с первым входом первого элемента ИЛ11-НЕ, выходом второго элемента ИЛИ и входом третьего элемента НЕ, выход которого соединен с входом третьего формировател импульсов, выход которого соединен с первым входом второго элемента ИЛИ-НЕ, второй вход и выход которого соединены соответственно с второй входной шиной и первым входом третьего элемента И, второй вход и выход которого соеди- не.ны соответственно с первой входной шиной и первым входом второго элемента ИЛИ, второй и третий входы которого соединены соответственно с выходами первого и второго формирова- телеи импульсов, входы которых соединены соответственно с выходами первого и второго элементов И.
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| SU874296994A SU1503069A1 (ru) | 1987-08-21 | 1987-08-21 | Устройство дл контрол последовательности импульсов |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| SU874296994A SU1503069A1 (ru) | 1987-08-21 | 1987-08-21 | Устройство дл контрол последовательности импульсов |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| SU1503069A1 true SU1503069A1 (ru) | 1989-08-23 |
Family
ID=21324254
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| SU874296994A SU1503069A1 (ru) | 1987-08-21 | 1987-08-21 | Устройство дл контрол последовательности импульсов |
Country Status (1)
| Country | Link |
|---|---|
| SU (1) | SU1503069A1 (ru) |
-
1987
- 1987-08-21 SU SU874296994A patent/SU1503069A1/ru active
Non-Patent Citations (1)
| Title |
|---|
| Авторское свидетельство СССР № 1091346, кл. Н .03 К 21/34, 1983. Авторское свидетельство СССР № 1175030, кл. Н 03 К 21/40, 1984. * |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| SU1503069A1 (ru) | Устройство дл контрол последовательности импульсов | |
| SU1275447A2 (ru) | Устройство дл контрол источника последовательности импульсов | |
| SU1328932A1 (ru) | Устройство дл сравнени периодов следовани импульсов | |
| RU2024926C1 (ru) | Устройство для контроля временных рассогласований импульсных последовательностей | |
| SU1157544A1 (ru) | Устройство дл функционально-параметрического контрол логических элементов | |
| SU942028A1 (ru) | Устройство дл синхронизации сигналов | |
| SU1277359A1 (ru) | Программируемый генератор импульсов | |
| SU1256195A1 (ru) | Счетное устройство | |
| SU1716520A1 (ru) | Устройство дл контрол последовательности импульсов | |
| SU1256092A1 (ru) | Устройство дл контрол синхронизма воспроизведенных сигналов | |
| SU1676076A1 (ru) | Устройство дл контрол серий импульсов | |
| SU1441402A1 (ru) | Устройство дл мажоритарного выбора сигналов | |
| SU1732332A1 (ru) | Устройство дл контрол многоканальных импульсных последовательностей | |
| SU1287184A1 (ru) | Устройство коммутации дл систем многоканального контрол и управлени | |
| SU1472908A1 (ru) | Устройство дл контрол распределител импульсов | |
| SU706845A1 (ru) | Устройство дл сравнени кодов | |
| SU1529425A1 (ru) | Устройство стробировани задержанных импульсных сигналов | |
| SU1569974A1 (ru) | Счетный элемент с контролем | |
| SU1714797A1 (ru) | Устройство дл контрол серий импульсов | |
| SU1252930A2 (ru) | Устройство дл контрол многоканальных импульсных последовательностей | |
| SU907790A1 (ru) | Формирователь импульсов | |
| SU1529427A1 (ru) | Устройство дл временного разделени двух импульсных сигналов | |
| SU1474655A2 (ru) | Устройство дл контрол времени выполнени программы | |
| SU1099395A1 (ru) | Приемник команд согласовани скоростей | |
| SU957425A1 (ru) | Устройство дл контрол последовательности импульсов |