SU1064441A1 - Формирователь длительности импульсов - Google Patents

Формирователь длительности импульсов Download PDF

Info

Publication number
SU1064441A1
SU1064441A1 SU823433949A SU3433949A SU1064441A1 SU 1064441 A1 SU1064441 A1 SU 1064441A1 SU 823433949 A SU823433949 A SU 823433949A SU 3433949 A SU3433949 A SU 3433949A SU 1064441 A1 SU1064441 A1 SU 1064441A1
Authority
SU
USSR - Soviet Union
Prior art keywords
pulse
inputs
outputs
trigger
counter
Prior art date
Application number
SU823433949A
Other languages
English (en)
Inventor
Юрий Алексеевич Овечкин
Олег Владимирович Ольшанский
Владимир Иванович Белов
Original Assignee
Предприятие П/Я Г-4677
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4677 filed Critical Предприятие П/Я Г-4677
Priority to SU823433949A priority Critical patent/SU1064441A1/ru
Application granted granted Critical
Publication of SU1064441A1 publication Critical patent/SU1064441A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)
  • Transmission And Conversion Of Sensor Element Output (AREA)

Abstract

ФОРМИРОВАТЕЛЬ ДЛИТЕЛЬНОСТИ ИМПУЛЬСОВ, содержащий генератор импульсов, элемент ИЛИ, триггер, счетчик импульсов, установочные входы которого подключены к первой группе выходов шифратора, о т.личающийс  тем, что, с целью повышени  стабильности работы формировател , в него введены регистр сдвига и мультиплексор, выход которого подключен.к информационному входу триггера, счетный.вход которого соединен со счетными входами регистра сдвига и счетчика импульсов и с выходом генератора импульсов, причем выход переноса счетчика импульсов подключен через элемент ИЛИ к входу управлени  счетчика импульсов, выходы которого подключены к информационным входам регистра сдвига, выходы которого соединены с адресными входами мультиплексора , информационные входы которого подключены к второй группе вы- g ходов шифратора.

Description

О
4
4: 4 Изобретение относитс  к импульсной технике и может быть использовано в устройствах, вход щих в состав систем автоматического управлени  и вычислительной техники. Известен формирователь длительности импульсов, содержащий блок сравнени , счетчик и триггер ij . Данный формирователь формирует только один импульс заданной длительности при поступлении импульса запуска. Кроме того, он нестабилен, так как в случае, когда длительнос импульса запуска превышает заданную длительность формируемого импульса, статический триггер находитс  в неустойчивом состо нии в течение времени , равного разности длительностей этих импульсов. Наиболее близким к предлагаемому  вл етс  формирователь длительности импульсов, содержащий генератор импульсов , триггер, элемент ИЛИ, сче чик импульсов, к установочным входа которого подключена перва  группа выходов шифратора 2J . Известное устройство обладает ог раниченными возможност ми, так как формирует серию импульсов только ка кой-либо одной пол рности при посту лении импульса запуска, не позвол .е jизмен ть длительность и конфигурацию цикла, а также имеетс  ограничение на период импульсов, который должен быть больше суммарного времени срабатывани  счетчика и тригге ра. В случае, когда период тактовых импульсов меньше указанного времени известный формирователь не может формировать импульсы строго заданной длительности, так как в этом случае произойдет скол длительности тактов импульса, поступающего на вход счет чика, что приведет к отличию длител ности сформированного импульса от заданной длительности, т.е. к неста бильной работе устройства. Цель изобретени  - повышение ста бильности работы Формировател  за счет устранени  скола длительности тактового импульса. Поставленна  цель достигаетс  тем что в формирователь длительности импульсов , содержащий генератор импульсов , элемент ИЛИ, триггер, счетчик импульсов, установочные входы которого подключены к первой группе выходов шифратора, введены регистр сдвига и мультиплексор, выход которого подключен к информационному входу триггера, счетный вход которого .соединен со счетными входами регистра сдвига и счетчика импульсов и с выходом генератора импульсов, причем выход переноса счетчика импул соп подключен через элемент ИЛИ к входу управлени  счетчика импульсов выходы которого подключены -к информационным входам регистра сдвига, выходы которого соединены с адресными входами мультиплексора, информационные входы которого подключены к второй группе выходов шифратора. На чертеже представлена блок-схема предлагаемого формировател . . ; Формирователь содержит генератор 1 импульсов, счетчик 2 импульсов, регистр 3 сдвига, мультиплексор 4, триггер 5, шифратор б и элемент ИЛИ 7, шину 8 управлени , причем установочные входы счетчика 2 импульсов подключены к первой группе выходов шифратора 6, выход мультиплексора 4 подключен к информационному входу триггера 5, счетный вход которого соединен со счетными входами регистра 3 сдвига и счетчика 2 импульсов и с выходом генератора 1 импульсов, причем выход переноса счетчика 2 импульсов подключен через элемент ИЛИ 7 к входу управлени  счетчика 2 импульсов, выходы которого подключены к информационным входам регистра 3 сдвига, выходы которого соединены с адресными входами мультиплексора 4, информационные входы которого подключены к второй группе выходов шифратора б. Формирователь работает следующим- образом. Сигнал по шине 8 о включении формировател  на ту или иную длительHocTb поступает на вход элемента ИЛИ 7. Элемент ИЛИ 7 транслирует этот сигнал на вход управлени  загрузкой счетчика 2, на установочные входы которого поступает двоичный код с первой группы выходов шифратора 6. Код записываетс  в счетчик 2 и определ ет длительность цикла работы формировател . Одновре-i менно с первой группы выходов шифратора 6, со второй его группы на информационные входы мультиплексора 4, поступает код, который задает длительность импульса, а также число , длительность и пол рность импульсов , составл ющих цикл работы формировател . После загрузки счетчика 2 и сброса сигнала внешнего запуска формировател , на информационные входы регистра 3 с выходов счетчика 2 поступает параллельный двоичный код. Регистр 3, работа  в режиме буфера, выдает двоичный код,на адресные входы мультиплексора 4 , в соответствии с которым коммутируетс  соответствующий информационный вход мультиплексора 4 на вход триггера 5. Дл  исключени  негативного вли ни  гоночных ситуаций стробируетс  запись информации в регистр 3 и триггер 5 сигналом с генератора 1 импульсов. Через инi I 10644 тервал времени, длительность которого зависит от двоичного кода, записанного в счетчик 2, последний переполн етс , и сигнал переноса поступает на вход элемента .ИЛИ 7, при этом элемент ИЛИ 7 передает этот сигнал на вход управлени  счетчика 2 и после осуществлени  на олнени  счетчика 2 цикл работы повтрр етс . На выходе триггера 5 пр вл етс  сери  импульсов число, длитель-О ность и пол рность которых в цикле работы формировател  определ етс  двоичным кодом, поданным на инфор14 мацйонные входы мультиплексора 4. Длительность цикла работы формировател  определ етс  кодом, поданшзол на установочные входы счетчика 2 Таким образом, предлагаемый формирователь по сравнению с известным позвол ет повысить стабильность работа за счет исключени  скола, а также регулировать длительность как положительных, так и. отрицательных импульсов в цикле и произвольно мен ть как конфигурацию, так и длительность цикла формировател .

Claims (1)

  1. ФОРМИРОВАТЕЛЬ ДЛИТЕЛЬНОСТИ ИМПУЛЬСОВ, содержащий генератор импульсов, элемент ИЛИ, триггер, счетчик импульсов, установочные входы которого подключены к первой группе выходов шифратора, о тличающийся тем, что, |с №
    целью повышения стабильности работы формирователя, в него введены регистр сдвига и мультиплексор, выход которого подключен к информационному входу триггера, счетный.вход которого соединен со счетными входами регистра сдвига и счетчика импульсов и с выходом генератора импульсов, причем выход переноса счетчика импульсов подключен через элемент ИЛИ к входу управления счетчика импульсов, выходы которого подключены к информационным входам регистра сдвига, выходы которого соединены с адресными входами мультиплексора, информационные входы которого подключены к второй группе вы- <д ходов шифратора • 1064441
SU823433949A 1982-05-05 1982-05-05 Формирователь длительности импульсов SU1064441A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823433949A SU1064441A1 (ru) 1982-05-05 1982-05-05 Формирователь длительности импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823433949A SU1064441A1 (ru) 1982-05-05 1982-05-05 Формирователь длительности импульсов

Publications (1)

Publication Number Publication Date
SU1064441A1 true SU1064441A1 (ru) 1983-12-30

Family

ID=21010378

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823433949A SU1064441A1 (ru) 1982-05-05 1982-05-05 Формирователь длительности импульсов

Country Status (1)

Country Link
SU (1) SU1064441A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Патент US № 3836858, кл. 328-58, 1980. 2. Авторское свидетельство СССР 758498, кл. Н 03 К 5/04, 1980. *

Similar Documents

Publication Publication Date Title
SU1064441A1 (ru) Формирователь длительности импульсов
SU1053097A1 (ru) Устройство дл сопр жени процессоров
SU1056190A1 (ru) Устройство дл определени разности двух чисел
SU1322246A1 (ru) Таймер
SU1725394A1 (ru) Счетное устройство
SU985827A1 (ru) Буферное запоминающее устройство
SU1005285A2 (ru) Устройство дл умножени частоты следовани периодических импульсов
SU1418740A1 (ru) Устройство дл моделировани систем массового обслуживани
SU1718374A1 (ru) Цифровой временной дискриминатор
SU902325A1 (ru) Устройство дл опроса информационных датчиков
SU1525885A1 (ru) Формирователь импульсов
SU769549A1 (ru) Устройство дл определени дифференциального закона распределени веро тностей экстремальных значений
SU1383444A1 (ru) Асинхронный последовательный регистр
SU1490711A1 (ru) Устройство дл подсчета числа импульсов в единицу времени
SU560222A1 (ru) Устройство дл преобразовани двоичного кода в код гре и обратно
SU1167713A1 (ru) Цифровое устройство дл задержки импульсов
SU1300490A1 (ru) Устройство дл моделировани систем массового обслуживани
SU1174919A1 (ru) Устройство дл сравнени чисел
SU1088114A1 (ru) Программируемый преобразователь код-временной интервал
SU1711205A1 (ru) Устройство дл преобразовани изображений объектов
SU1163334A1 (ru) Устройство дл вычислени отношени временных интервалов
SU468237A1 (ru) Устройство дл сравнени чисел
SU997024A1 (ru) Устройство дл ввода информации
SU590828A1 (ru) Буферное запоминающее устройство
SU1374225A1 (ru) Многоканальное устройство приоритета