SU1175019A1 - Формирователь задержанных импульсов - Google Patents

Формирователь задержанных импульсов Download PDF

Info

Publication number
SU1175019A1
SU1175019A1 SU843712611A SU3712611A SU1175019A1 SU 1175019 A1 SU1175019 A1 SU 1175019A1 SU 843712611 A SU843712611 A SU 843712611A SU 3712611 A SU3712611 A SU 3712611A SU 1175019 A1 SU1175019 A1 SU 1175019A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
trigger
inputs
bus
output
Prior art date
Application number
SU843712611A
Other languages
English (en)
Inventor
Виктор Иванович Левинский
Виталий Алексеевич Чистяков
Original Assignee
Предприятие П/Я А-7182
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7182 filed Critical Предприятие П/Я А-7182
Priority to SU843712611A priority Critical patent/SU1175019A1/ru
Application granted granted Critical
Publication of SU1175019A1 publication Critical patent/SU1175019A1/ru

Links

Landscapes

  • Pulse Circuits (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

ФОРМИРОВАТЕЛЬ ЗАДЕРЖАННЫХ ИМПУЛЬСОВ, сбдержащий входную шину двоичный счетчик, счетный вход которого соединен с шиной тактовых импульсов , а выходы - с входами дешифратора , входной RS-триггер, R-вход которого через элемент совпадени  соединен с установочным входом двоичного счетчика, а инверсный выход входного RS-триггера подключен к второму входу элемента совпадени , о тличающийс  тем, что, с целью расширени  функциональных возможностей путем формировани  выходньк импульсов длительностью, равной так- товым, и автоматического регулировани  времени задержки, в него введены управл ющие шины, элемент НЕ, группа элементов ЗАПРЕТ и элемент ИЛИ-НЕ, причем вькод элемента ИПИ-НЕ подключен к R-входу входного RS-триггера , входы элемента ШТИ-НЕ подключен к выходам элементов ЗАПРЕТ, у которых первые входы подключены к управл ющим шинам, вторые входы соединены с соответствукн ими выхода (Л ми дешифратора, у которого стробирующий вход Через элемент НЕ подключен с к счетному входу двоичного счетчика, а S-вход входного RS-триггера соединен с входной шиной.

Description

СП
о
со
Фиг.1
Изобретение относитс  к импульсной технике и может быть использовано в различных устройствах вычислительной техники в качестве управлмого устройства задержки импульсов,
Цель изобретени  - расширение функциональных;возможностей путем .формировани  выходных импульсов, длтельностью , равной тактовым, и автоматического регулировани  времени задержки.
На фиг. 1 представлена функциональна  схема устройства , на фиг. 2 временные диаграммы работы устройства . .
Формирователь задержанных импульсов содержит входной RS-триггер 1, элемент 2 совпадени , двоичный счетчик 3, дешифратор 4, группу злементов ЗАПРЕТ 5, элемент ИЛИ-НЕ 6, элемент НЕ 7, входные шины 8 и 9, выходную шину 10 и управл ющие шины Т 1 .
При этом входна  шина 8 соединена с счетным входом двоичного счетчика 3 и через элемент НЕ 7 подключена к стробирующему входу дешифратора 4, у которого соответствующие выходы подключены к вторым входам элементов ЗАПРЕТ 5, первые входы которых соединены с управл ющими шинами 11. Выходы элементов ЗАПРЕТ 5 подключены к входам элемента ИЛИ-НЕ 6, выход которого подключен к R-входу входного RS-тригера 1, к выходной шине 10 и через элемент 2 совпадени  к установочному входу двоичного счетчика 3. S-вход RS-триггера 1 подключен к входной шине 9, а инверсный его выход - к второму входу элемента 2 совпадени . Выходы двоичного счетчика 3 подключены к входам дешифратора 4.
Устройство работает следующим образом.
В исходном состо нии на управл нлцих шинах 11 нулевые уровни, н входной шине 8 присутствуют импульсы тактовой частоты. На выходе элемента НЕ 7 - импульсы, инверсные тактовым. На входной шине 9 входные импульсы отсутствуют. Нулевой уровень инверсного выхода элемента 2 совпадени  удерживает по установочному входу двоичный счечик 3 в нулевом состо нии. На одномвыходе дешифратора 4, дешифрирзгющем нулевое состо ние двоичного счетчика 3, периодически по вл ютс .  импульсы нулевого уровн , совпадающие по времени действи  с тактовыми . На выходах группы элементов ЗАПРЕТ 5 - нулевые уровни, а на выходах остальных элементов - единичные . Перед началом работы на одной из управл к цих шин 11 устанавливаетс  единичный уровень, а на остальных - нулевые уровни. Предположим , чтонеобходимо сформировать задержанный импульс на шесть тактов.
С приходом входного синхронного (асинхронного) сигнала по шине 9 срабатывает входной триггер 1, в результате чего на инверсном выходе элемента 2 совпадени  по вл етс  единичный уровень, который разрешает двоичному счетчику 3 производить пересчет импульсов тактовой частоты, поступающих по шине 8. Двоичный счетчик 3 просчитывает по заднему фронту импульсы. При этом каждое состо ние двоичного счетчика 3 дешифрируетс  дешифратором .4 и на соответствующем выходе дешифратора 4 по вл етс  сигнал нулевого уровн  во врем  действи  следующего
очередного тактового импульса на пшне 8. Нулевой уровень соответствующего выхода дешифратора 4 пропускаетс  тем элементом ЗАПРЕТ 5, на первом входе которого установлен единичный уровень. В данном случае будет пропускатьс  нулевой сигнал шестого выхода дешифратора 4, который соответствует п тому состо нию двоичного счетчика 3. Единичный сигнал, по вившийс  на соответствующем выходе элемента ЗАПРЕТ 5, проходит нулевым сигналом через элемент И.ПИ-НЕ 6 на выходную шину 10 j одновременно поступает на вход элемента 2 совпадени , блокиру  на врем  выдачи выходного сигнала. R-вход входного RS-триггера 1, устанавлива  его в нулевое состо ние. При этом на инверсном выходе вь1ходного триггера 1 по вл етс  единичный уровеньу который ожидает окончани  выходного
сигнала. По окончании выходного сигнала на выходной шине 10 по вл етс  единичный уровень, который проходит через элемент 2 совпадени  нулевым уровнем, устанавлива  по установочному входу двоичный счетчик 3, и удерживает его в этом соето нии до прихода очередного входного сигнала.
По начальному состо нию двоичного счетчика 3 формирователь устанавливаетс  в исходное состо ние. Следую ций входной сигнал повтор ет процесс формировани  задержанного синхронного импульса.
Следовательно врем  по влени  выходного импульса определ етс  подсоединением соответствующего выхода дешифратора 4 к второму входу соответствующего элемента ЗАПРЕТ 5
1750194
при подаче на первый его вход управл ющего единичного уровн . Поэтому , подава  по опереди управл кицие единичные уровни на соответствующие элементы ЗАПРЕТ 5, можно регу: лировать задержку выходных импульсов , оставл   при этом длительность выходных импульсов, равной длительности тактового импульса. Измен   10 количество элементов ЗАПРЕТ 5, можно регулировать число различных задерживаемых импульсов, которое не может пре ьшать число выходов дешифрато- . ра 4.

Claims (1)

  1. ФОРМИРОВАТЕЛЬ ЗАДЕРЖАННЫХ ИМПУЛЬСОВ, сддержащий входную шину; двоичный счетчик, счетный вход которого соединен с шиной тактовых импульсов, а выходы - с входами дешифратора, входной RS-триггер, R-вход которого через элемент совпадения соединен с установочным входом двоичного счетчика, а инверсный выход входного RS-триггера подключен к вто- .
    рому входу элемента совпадения, о тличающийся тем, что, с целью расширения функциональных возможностей путем формирования выходных импульсов длительностью, равной тактовым, и автоматического регулирования времени задержки, в него введены управляющие шины, элемент НЕ, группа элементов ЗАПРЕТ и элемент ИЛИ-HE, причем выход элемента ИЛИ-НЕ подключен к R-входу входного RS-триггера, входы элемента ИЛИ-HE подключен к выходам элементов ЗАПРЕТ, у которых первые входы подключены к управляющим шинам, вторые входы соединены с соответствующими выходами дешифратора, у которого стробирующий вход через элемент НЕ подключен к счетному входу двоичного счетчика, а S-вход входного RS-триггера соединен с входной шиной.
    S8 (Л с
    Фиг1
    1 1175019 2
SU843712611A 1984-03-20 1984-03-20 Формирователь задержанных импульсов SU1175019A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843712611A SU1175019A1 (ru) 1984-03-20 1984-03-20 Формирователь задержанных импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843712611A SU1175019A1 (ru) 1984-03-20 1984-03-20 Формирователь задержанных импульсов

Publications (1)

Publication Number Publication Date
SU1175019A1 true SU1175019A1 (ru) 1985-08-23

Family

ID=21108111

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843712611A SU1175019A1 (ru) 1984-03-20 1984-03-20 Формирователь задержанных импульсов

Country Status (1)

Country Link
SU (1) SU1175019A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 790217, кл. Н 03 К 5/13, 1978. Авторское свидетельство СССР № 924839, кл. Н 03 К 5/13, 1980. *

Similar Documents

Publication Publication Date Title
SU1175019A1 (ru) Формирователь задержанных импульсов
SU1166294A1 (ru) Распределитель
SU1621156A1 (ru) Формирователь одиночного импульса
SU1622927A1 (ru) Устройство дл формировани последовательностей импульсов
SU884103A1 (ru) Формирователь импульсов
SU1653144A1 (ru) Формирователь импульсов
SU1385283A1 (ru) Селектор последовательности импульсов
SU1177901A1 (ru) Временной селектор целых импульсов
SU1197091A1 (ru) Устройство декодировани импульсной последовательности
SU1411953A1 (ru) Селектор импульсов по длительности
SU1368957A1 (ru) Устройство дл формировани последовательностей импульсов
SU783956A1 (ru) Устройство дл получени пачек импульсов
SU1580542A1 (ru) Формирователь импульсов
SU1100721A1 (ru) Устройство задержки пр моугольных импульсов
SU930628A1 (ru) Селектор импульсов
SU1185585A1 (ru) Формирователь импульсов
SU1322446A1 (ru) Устройство дл контрол серии импульсов
SU1372606A1 (ru) Селектор импульсной последовательности
SU1381695A1 (ru) Формирователь одиночных импульсов
SU798775A1 (ru) Устройство дл обмена
SU451198A1 (ru) Счетчик импульсов
SU1077051A1 (ru) Распределитель
SU1584089A2 (ru) Устройство дл формировани импульсных последовательностей
SU1739363A1 (ru) Многостоповый преобразователь врем - код
RU1803969C (ru) Устройство дл выделени импульсов из последовательности