SU1100721A1 - Устройство задержки пр моугольных импульсов - Google Patents

Устройство задержки пр моугольных импульсов Download PDF

Info

Publication number
SU1100721A1
SU1100721A1 SU833560901A SU3560901A SU1100721A1 SU 1100721 A1 SU1100721 A1 SU 1100721A1 SU 833560901 A SU833560901 A SU 833560901A SU 3560901 A SU3560901 A SU 3560901A SU 1100721 A1 SU1100721 A1 SU 1100721A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
counter
duration
inputs
Prior art date
Application number
SU833560901A
Other languages
English (en)
Inventor
Виктор Александрович Яганов
Юрий Павлович Листратов
Original Assignee
Предприятие П/Я В-2431
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2431 filed Critical Предприятие П/Я В-2431
Priority to SU833560901A priority Critical patent/SU1100721A1/ru
Application granted granted Critical
Publication of SU1100721A1 publication Critical patent/SU1100721A1/ru

Links

Landscapes

  • Pulse Circuits (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

УСТРОЙСТВО ЗАДЕРЖКИ ПРЯНОУГОЛЬНЫХ ИМПУЛЬСОВ, содержащее счетчик згщержки, установочные входы которого через первые элементы И, другие входы которых через формирователь и пyльca подключены к рходной 1тне, поразр дно соединены с шииами згщан   кода задержки, счетный вход - с выходом второго элемента И, первый вход которого соединен с выходом генератора импульсов и первым входом третьего элемента И, выходом подключенного к счетному входу счетчика длительности, выход KOTOiJOro подключен к входу первого дешифратора, второй дешифратор, подклмченный к выходу счетчика задержки , а также первый элемент НЕ, подключенный к первому входу четвертого элемента И, отличающеес   тем, что, с целью расширени  функциональных возможностей путем формировани  задержанных импульсов заданной длительности, в него дополнительно введены второй элемент.НЕ и п тые элементы И, подключенные к установочным- входам счетчика длительности , причем первые входы п тых элементов И подключены к шинам задани  кода длительности, вторые к выходу Формировател  импульса, выход первого депмЛратора через первый элемент НЕ подключен к второму (П входу третьего элемента И, выход второго дешиЪратора соединен с третьим входом третьего и вторым входом четвертого элементов И и через второй элемент НЕ - с вторым входом второго элемента И, выход четвертого элемента И подключен к выходной шине.

Description

Изобретение относитс  с импульсной технике и может найти применение в различннх устройствах дл  задержки пр моугольных импульсов.
Известно устройство задержки пр моугольных и 1Пyльcoв, содержащее генератор опорной частоты, вентили, реверсивный счетчик элемент НЕ, формируга.ций триггер, дешифратор нул , дифференцирующую цепь и элемент задержки фронта импульса 13.
Однако известное устройство не позвол ет программно измен ть задержку и Формировать выходные импульсы по длительности при непрерывном поступлении импульсов на вход устройства, а также не обеспечивает необходимую точность задержки, так как элемент задержки Фронта импульсов выполн етс  по схемам, завис щим от вли ни  дестабилнзируюмих факторов на длительность Формируемой задержки.
.Наиболее близким по технической сущности к изобретению  вл етс  устройство задержки пр моугольных импульсов, содержшдее генератор опорной частоты, логические элементы И, реверсивные счетчики, элемент НЕ, формирующий и выходной триггеры, дешифраторы нул , дифференцирующую цепь 2.
Данное устройство характеризуетс  ограниченными функциональными возможност ми вследствие невозможности получени  выходных импульсов заданной длительности (длительность выходных импульсов равна длительности входных ),
Цель изобретени  - расширение функциональных возможностей путем формировани  задержанных импульсов заданной длительности.
Поставленна  цель достигаетс  тем что в устройство задержки пр моугольных импульсов, со держащее счетчик задержки, установочные -входы которого через первые элементы И, другие входы которых через формирователь импульса подключены к входной шине, поразр дно соединенЕЛ с шинами задани  кода задержки, счетный вход с выходом второго элемента И, первый вход которого соединен с выходом генератора импульсов и первым входом третьего элемента И, выходом подключенного к счетному входу счетчика длительности, выход которого подклю|Чен к входу, первого дешифратора, второй дешифратор подключен к выходу счетчика задержки, а также первый элемент НЕ, подключенный к первому входу четвертого элемента И, дополнительно , введены второй элемент НЕ и п тые элементы И, подключенные к установочным входам счетчика длительности , причем первые входы п тых элементов И подключены к шинам задани 
кода длительности, вторые - к выходу формировател  импульса, первого дешифратора через первый элемент НЕ подключен к второму входу третьего элемента И, выход второго дешифратора соединен с третьим входом третьего и вторым входом четвертого элементов И и через второй элемент НЕ.с вторым входом второго элемента И, выход четвертого элемейта И подключен к выходной шине.
На чертеже приведена функциональна  схема предлагаемого устройства задержки пр моугольных импульсов.
Устройство содержит счетчик 1 длительности и счетчик 2 задержки, генератор 3 импульсов, первый и второй дешифраторы 4 и 5, первый и второй элементы б и 7 НЕ и первый-п -. тые элементы И 8-12 соответственно, а также формирователь 13 импульса.
Установочные входы счетчиков 1 и через элe 5eнтн ,, , . ,12 т и 8 1 ,,, , , 8 п подключены к шинам 14 1,...,14 1п и , . . . , задани  кодов длительности и задержки соответственно, другие входы этих элементов И подключены через форлтирователь 13 импульсов с входной шиной 16. Счетный вход счетчика 1 подключен к выходу элемента 10 И, входы которого подключены к выходам генератора 3 импульсов, элемента 6 НЕ и дешифратора 5, а выход через деишфратор 4 - к входу элемента б НЕ, счетный вход счетчика 2 подключен к выходу элемента 9 И, входы которого соединены с выходом генератора 3 импульсов и элемента 7 НЕ. Выход счетчика 2 через дешифратор 5 соединен с входом элемента 7 НЕ.Выходы элемента 6 НЕ и дешифратора 5 через Элемент 11 И подключены к выходной шине 17 устройства.
Устройство работает следующим образом .
В исходном состо нии вычитающие (при пр мых колах задани  длительности по шинам ,,,, и задержки по шинам ,.,., ) или суммирующие (при обратных кодах задани  длительности и задержки) счетчики 1 и 2 наход тс  в .нулевом (во всех разр дах нули ) или конечном (во всех разр дах единицы ) состо нии соответственно. Пои этом сигналы с их выходов чеоез дешифоатооы 4 и 5 исходного (нулевого и конечного I состо ни , элементы НЕ блокируют прохождение импульсов с генератора 3 через логические элементы 10 и 9 И на счетные (симмирующие или вычитающие ) входы счетчиков 1 и 2, а сигнал с выхода счетчика 1 через дешифратор 4 исходного состо ни  и элемент 6 НЕ, кроме того, блокирует прохождение сигнала через логический элемент 11 И на выходную шину 17 При работе устройства импульс с входной шины 16 поступает на формирователь 13, на выходе которого формируетс  короткий импульс ( его временно .е положение соответствует переднему фронту входного импульса , который записывает в счетчики 1 и 2 коды задани  длительности и задержки с входных шин 14 1,, ., , и , ,,., через элементы ,...12 и ,,.,,8 h соответственно. Одновременно с записью кодов в счетчики 1 и 2 сигналы на выходах дешифраторов 4 и 5 измен тюс  на уровни логического нул , а на выходах элементов 6 и 7 НЕ - на уровни логической единицы. Сигнал с выхода дешифратора 5 запре1цает про хождение сигнала на выходную шину 17 через логический элемент 11 И и импульсов генератора 3 на счетный вход счетчика 1 через элемент 10 И, ас выхода элемента 7 НЕ разрешает прохо щенйе импульсов генератора 3 на счетный вход счетчика 2 через логический элемент 9 И на все врем  задержки . Просчитав количество импульсов генератора 3/ соответствующее задержке счетчик 2 устанавливаетс  в исходное состо ние. При этом сигна с выхода дешифратора 5 в момент перехода из состо ни  логического ну л  в состо ние логической единицы через логический элемент 11 И выдает с  на выходную шину 17, фиксиру  конец формировани  -задержки и начало формировани  длительности, одновремен но через элемент 10 И разрешаетс  прохождение импульсов генератора 3 на счетный вход счетчика 1, а сигналом с выхода элемента 7 НЕ блокируетс  прохождение импульсов генератора 3 на счетный в;-.од счетчика 2, Просчитав количество импульсов генератора 3, соответствующее длительности , счетчик 1 устанавливаетс  в исходное состо ние. При этом сигнал с выхода элемента б НЕ в момент перехода из состо ни  логической единицы в состо ние логического нул  блокирует прохождение через элемент 11 И сигнала на выходную шину 17, фиксиру  конец ормировани  длительности задержанного импульса, а через логический элемент 10 И - прохождение импульсов генератора 3 на счетный вход счетчика 1. , Таким образом, схема вернулась в исз{одное состо ние. При поступлении последующих импульсов по входной шине 16, устройство работает аналогично . Предлагаемое УСТРОЙСТВО позвол ет формировать задеожанные в соответствии с заданным кодом задержки импульсы . При этом длительность выходных кодов определ етс  заданным кодом длительности импульсов и может измен тьс  в широких пределах. Кроме того, данное устройство проще и надежнееизвестного за счет применени  меньшего количества элементов .

Claims (1)

  1. УСТРОЙСТВО ЗАДЕРЖКИ ПРЯМОУГОЛЬНЫХ ИМПУЛЬСОВ, содержащее счетчик задержки, установочные входы которого через первые элементы И, другие входы которых через формирователь импульса подключены к рходной шине, поразрядно соединены с шинами задания кода задержки, счетный вход - с выходом второго элемента И, первый вход которого соединен с выходом генератора импульсов и первым входом третьего элемента И, выходом подключенного к счетному входу счетчика длительности, выход которого подключен к входу первого дешифратора, второй дешифратор, подключенный к выходу счетчика задержки, а также первый элемент НЕ, подключенный к первому входу четвертого элемента И, отличающе ес я тем, что, с целью расширения функциональных возможностей путем формирования задержанных импульсов заданной длительности, в него дополнительно введены второй элемент НЕ’ и пятые элементы И, подключенные к установочным- входам счетчика длительности , причем первые входы пятых элементов И подключены к шинам задания кода длительности, вторые к выходу Формирователя импульса, выход первого дешифратора через первый элемент НЕ подключен к второму входу третьего элемента И, выход второго дешифратора соединен с третьим входом третьего и вторым входом четвертого элементов И и через второй элемент НЕ - с вторым входом второго элемента И, выход четвертого элемента И подключен к выходной шине.
    122.0011“ 0S
SU833560901A 1983-03-04 1983-03-04 Устройство задержки пр моугольных импульсов SU1100721A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833560901A SU1100721A1 (ru) 1983-03-04 1983-03-04 Устройство задержки пр моугольных импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833560901A SU1100721A1 (ru) 1983-03-04 1983-03-04 Устройство задержки пр моугольных импульсов

Publications (1)

Publication Number Publication Date
SU1100721A1 true SU1100721A1 (ru) 1984-06-30

Family

ID=21052533

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833560901A SU1100721A1 (ru) 1983-03-04 1983-03-04 Устройство задержки пр моугольных импульсов

Country Status (1)

Country Link
SU (1) SU1100721A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР 453790, кл, Н 03 К 5/13, 11.07.73. 2. Авторское свидетельство СССР 809528, кл. Н 03 К 5/13, 20.03.79 (ftpOTOTHn). *

Similar Documents

Publication Publication Date Title
KR0151261B1 (ko) 펄스폭 변조 회로
SU1100721A1 (ru) Устройство задержки пр моугольных импульсов
US4282488A (en) Noise eliminator circuit
SU1129723A1 (ru) Устройство дл формировани импульсных последовательностей
SU875608A1 (ru) Устройство программируемой задержки импульсов
SU383218A1 (ru) Устройство определения длительности элементарной посылки телеграфных сообщений с различными скоростями телеграфирования
RU2125341C1 (ru) Генератор прямоугольных импульсов
SU1086407A1 (ru) Устройство дл допускового контрол параметров
SU627504A1 (ru) Устройство дл приема информации
SU1672411A1 (ru) Измеритель временных интервалов
SU1713096A1 (ru) Селектор импульсов по длительности
SU1185601A1 (ru) Реверсивный счетчик
RU2093952C1 (ru) Цифровая схема сравнения частот
SU455494A1 (ru) Счетчик с коэффициентом счета 2+1
SU1432752A1 (ru) Распределитель импульсов
SU970670A1 (ru) Селектор импульсов по длительности
RU2071170C1 (ru) Устройство фиксации временных положений сигналов с флуктуирующими параметрами
SU542328A1 (ru) Цифровой частотный дискриминатор
SU907553A1 (ru) Устройство дл моделировани процессов управлени запасами
SU1481734A1 (ru) Датчик времени
SU1529444A1 (ru) Двоичный счетчик
SU1166294A1 (ru) Распределитель
SU993460A1 (ru) Пересчетное устройство
SU1529437A1 (ru) Селектор импульсов по длительности
SU1492455A1 (ru) Устройство дл формировани серий импульсов