SU1529437A1 - Селектор импульсов по длительности - Google Patents

Селектор импульсов по длительности Download PDF

Info

Publication number
SU1529437A1
SU1529437A1 SU884402106A SU4402106A SU1529437A1 SU 1529437 A1 SU1529437 A1 SU 1529437A1 SU 884402106 A SU884402106 A SU 884402106A SU 4402106 A SU4402106 A SU 4402106A SU 1529437 A1 SU1529437 A1 SU 1529437A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
inputs
pulse
code
Prior art date
Application number
SU884402106A
Other languages
English (en)
Inventor
Вячеслав Витальевич Пеклер
Владимир Алексеевич Егоров
Original Assignee
Предприятие П/Я Г-4173
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4173 filed Critical Предприятие П/Я Г-4173
Priority to SU884402106A priority Critical patent/SU1529437A1/ru
Application granted granted Critical
Publication of SU1529437A1 publication Critical patent/SU1529437A1/ru

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

Изобретение относитс  к импульсной технике и может быть использовано в устройствах обработки информации. Селектор импульсов по длительности содержит входную шину 1, генератор 2 импульсов, формирователь 3 импульсов, блок 4 сравнени  кодов, преобразователи 5 и 6 код-временной интервал, счетчики 7-10 импульсов, дешифраторы 11 и 12, триггер 13, регистры 14-16 импульсов, элемент И 17, элементы ИЛИ 24-28, элементы НЕ 29 и 30, выходные шины 31 и 32. В изобретении приведены также структурные электрические схемы формировател  3 импульсов и преобразователей 5 и 6 код-временной интервал. Обеспечение возможности селекции импульсов с длительностью T=2K.T, где K=1,2,..., N, T - период следовани  импульсов генератора 2 импульсов, N-число разр дов счетчика 7 импульсов, позвол ет расширить функциональные возможности устройства. 7 ил.

Description

Изобретение относитс  к импульсной технике и может быть использовано в устройствах обработки информации.
Цель изобретени  - расширение функциональных возможностей за счет обеспечени  селекции импульсов с длительностью t 2. Т (где k I,2,...,NJ Т - период следовани  импульсов генератора импульсов; N - число разр дов первого счетчика импульсов).
На фиг. 1 показана структурна  электрическа  схема устройства; на фиг. 2, А - временные диаграммы, по сн ющие работу устройстваi на фиг.З схема формировател  импульсов, вариант; на фиг. 5 - схема преобразовател  код-временной интервал, вариант; на фиг. 6 - временные диаграммы по сн ющие работу преобразовател  код-временной интервал; на фиг. 7 - структурна  электрическа  схема третьего регистра совместно с блоком ключей и п тым элементом ИЛИ, по сн юща  структуру соединений, обеспечивающих требуемый сдвиг информации в регистре относительно его первого разр да.
Устройство содержит входную шину
1, генератор 2 импульсов, формирователь 3 импульсов, блок 4 сравнени  кодов, первый 5 и второй б преобразователи код - временной интервал, первого по четвертый счётчики 7-10 импульсов , первый 11 и второй дешифраторы , триггер 13, с первого по третий регистры 14-16 пам ти, первьй элемент И 17, блок 18 ключей, с второго по шестой элементы И 19-23, с первого по п тый элементы ИЛИ 24-28, первый 29 и второй 30 элементы НЕ, первую 31 и вторую 32 выходные шины. Шина 1 соединена со счетным входом счетчика 8, управл ющим входом генератора 2 и входом формировател  3, первый выход которого соединен с входом установки триггера 13, первыми входами элементов ИЛИ 25 и 27, входом записи регистра 15 и первым входом элемента И 17,второй вход которо - го соединен с выходом блока 4, а выход - с входом записи регистра 14, вход сброса которого соединен с выходом элемента ИЛИ 24 и входом сброса счетчика В, информационные входы поразр дно с выходами счетчика 7, вхдами первой группы входов блока 4, информационными входами ключа 18
0
5
0
5
0
5
0
5
0
5
и информационными входами регистра 15, а выходы - поразр дно с входами второй группы входов блока 4 и информационными входами преобразовател  5, управл ющий вход которого соединен с вторым входом элемента ИЛИ 24 и выходом дешифратора 11, выход - с выходной шиной.31, вход счета - с вторым выходом генератора 2, входом счета преобразовател  6 и первым входом элемента И 19, а вход сброса - с вторым выходом формировател  3, первыми входами элементов ИЛИ 24 и 26 и входом сброса преобразовател  6, выход которого соединен с шиной 32, управл ющий вход - с выходом элемента И 23, а информационные входы - поразр дно с выходами регистра 15, вход сброса которого соединен с входами сброса счетчиков 9 и 10, регистра 16, триггера 13 и выходом элементна ИЛИ 26, второй вход которого соединен с выходом дешифратора 12 и первым входом элемента И 23, второй вход которого соединен с первым выходом счетчика 10, второй выход которого через элемент 29 НЕ соединен с первым входом элемента И 22, выход которого соединен со счетным входом счетчика 10, а второй вход - с выходом элемента И 21, второй вход которого соединен с выходом первого разр да регистра 16, а первый вход - с выходом элемента И 19, счетным входом счетчика 9 и первым входом элемента И 20, второй вход которого через элемент НЕ 30 соединен с выходом нулевого разр да регистра 16, а выход - с вторьтм входом элемента ИЛИ 27, выход которого соединен с входом записи регистра 16, информационные входы КОТОРОГО соединены поразр д- но с выходами элемента И 28, входы первой группы входов которого поразг р дно соединены с выходами ключа 18, а входы второй группы входов - поразр дно с выходами регистра 16, причем пр мой выход триггера 13 соединен с вторым входом элемента И 19, инверсный выход - с управл ющим входом ключа 18, выходы счетчика 9 поразр дно соединены с входами дешифратора 12, второй выход формировател  3 соединен с вторым входом элемента 25 ИЛИ |Выход которого соединен с входом сброса счетчика 7, счетный вход которого соединен с первым выходом генератора 2, выходы счетчика 8 повходами дешифразр дно соединены ратора I.
Преобразователь код - временной интервал содержит триггер 33, вход установки которого соединен с управл ющим входом преобразовател  и входом записи регистра 34 пам ти, вход сброса - с выходом элемента ИЛИ 35 и входами сброса регистра 34 и счетчика 36 импульсов, счетный вход которого соединен с выходом ключа 37, первый вход которого соединен с входом счета преобразовател  второй вход - с выходом триггера 33 и выходом преобразовател , причем выходы регистра 34 поразр дно соединены с входами первой группы вхо- 1дов блока 38 сравнени , входы второй группы входов которого соединены поразр дно -с выходами счетчика 36, а выход - с вторым входом элемента ИЛИ 35, первый вход которого соединен с входом сброса преобразовател , причем информационные входы регистра 34 поразр дно соединены с информационными входами преобразовател  ,
Устройство работает следующим образом .
При подключении источника питани  на втором выходе формировател  3 импульсов возникает импульс, устанав- ливаюп1ий преобразователи 5 и 6 код - временной интервал, счетчики 7-10 импульсов, триггер 13 и регистры 14- 16 в исходное (нулевое) состо ние. В результате из-за равенства кодов на перьой и второй группах входов блока 4 сравнени  кодов на его выходе уста найливаетс  сигнал положительного уровн , включающий элемент И 17 и подключающий вход залиси регистра 14 к первому выходу формировател  3 импульсов. Сигнал положительного уровн  с инверсионного выхода триггера 13 включает блок 18 ключей и подключает информационный вход регистра 16 к выходам счетчика 7 импульсов . Элементы И 19, 21 и 23 наход тс  в состо нии О, элементы И 20, 22 - в состо нии 1, так как на их входах присутствуют сигналы положительного уровн . Устройство готово к селекции первого импульса серии. С его поступлением на входную шину 1 состо ние счетчика 8 становитс  paaiaiM единице. Счетчик 7 и генерато р 2 импульсов преобразуют длительность импульса в пропорциональный код. Так как этот код больше нулевого кода, присутствующего на входах второй группы входов блока 4, изменений в схеме не происходит . При поступлении с первого выхода формировател  3 импульса, создаваемого по окончании входного
импульса, происходит запись кода, соответствующего длительности первого импульса, в регистры 14-16, а также перебрасывание триггера 13. По этому же импульсу, но поступающему
через элемент ИПИ 25, счетчик 7 устанавливаетс  в исходное состо ние. В результате пропадает сигнал положительного уровн  на выходе блока 4, выключаетс  блок 18 ключей и включаетс  элемент И 19. Поэтому вход записи регистра 14 отключаетс  от первого выхода формировател  3 и записанна  в нем кодова  информаци  изолируетс , на информационных входах
регистра 16 присутствует лишь поступающа  через элемент ИЛИ - 28 информаци  с выходов этого регистра, первые входы элементов И 20 и 21, а таюге счетный вход счетчика 9 подключаютс  к второму выходу генератора 2 им
5
0
5
0
5
пульсов.. Если длительность входного импульса равна 2 Т (где k 1,2, 3,..., N; N - число разр дов счетчика 7; Т - период следовани  импульсов генератора 2), то в соответствующей кодовой информации независимо от значени  k присутствует лишь одна единица в k-м разр де. Поэтому в нулевом разр де регистра 16 записан О и на входе элемента НЕ 30 присутствует сигнал нулевого уровн , обеспечивающий сигнал положительного уровн  на втором входе элемента И 20. Этот элемент открыт и импульсы с второго выхода генератора 2 поступают . на вход записи регистра 16. Под действием этих импульсов происходит сдвиг информации в регистре 16, в результате чего 1 пробегает все разр ды от k-ro (соответствующего первоначальному положению в коде) до первого разр да регистра. При нахождении в первом разр де регистра 16 эта 1 в форме сигнала положительного уровн  включает элемент И 21 и пропускает только один импульс, так как по этому же импульсу происходит замещение данной единичной информации нулевой информацией из второго
разр да регистра через ранее включенный элемент И 22 на счетный вход счетчика 10, Состо ние счетчика 10 становитс  равным единице и на его первом выходе устанавливаетс  сигнал положительного уровн , включающий элемент И 23, подключа  управл ющий вход преобразовател  6 код - временной интервал к выходу дешифратора 12. Поскольку больше единиц в коде нет, такое состо ние сохран етс  до момента по влени  сигнала на выходе дешифратора 12, построение которого определ етс  предполагаемой разр дностью обрабатываемого кода, а следовательно и регистра 16. Этот сигнал осуществл ет перезапись кодовой информации о длительности селектируемого импульса из регистра 15 во внутренний ре- гистр преобразовател  6, а также запуск последнего, в результате чего на выходе преобразовател  6 код - временной интервал формируетс  импульс, длительность которого равйа дЛитель- ности входного импульса, а именно 2-Т Кроме того, .сигнал с выхода дещ}1фра- тора 12, но прошедший через элемент ИЛИ 26, устанавливает триггер 13, счетчики 9 И 10 и регистры 15 и 16 в исходное состо ние. Вследствие этого включаютс  элементы И 19, 21: и 23 и блок 18 ключей. При этом информационные входы регистра 16 подключаютс  вновь к выходам счетчика 7, уйравл ю- ший вход преобразовател  6 отключаетс  от выхода дешифратора 12, а вход записи регистра -16, счетньт вход счетчика 9 и первый вход элемента И 21 отключаютс  от второго выхода генера- тора 2. Устройство готово к селекции следующего импульса серии. Если же длительность первого импульса не равна 2, то это значит, что в коде, пропорциональном длительности этого импульса, присутствует либо одна единица в нулевом разр де, что соответствует импульсу единичной длительности , либо бопее чем одна единица. В первом случае это приводит к пропада- нию сигнала положительного уровн  на выходе элемента НЕ 30, следствием чего  вл етс  выключение элемента И 20 а значит отключение входа записи регистра 16 от второго выхода генера- тора 2. Поскольку элемент И 23 остаетс  в выключенном состо нии, то при по влении- на выходе дешифратора 12 импульса, перезапись информации
Q 0 5 О Q д .
5
из регистра 15 в преобразователь 6 и его запуск не происход т, т.е. данный импульс не селектируетс .Как и ранее, пройд  через элемент ИЛИ 23, импульс выхода дешифратора 12 устанавливает счетчики 2 и 10, триггер 13 и регистры 15 и 16 в исходное состо ние, в результате чего, в частности , включаетс  элемент И 20. Во втором случае, когда в коде, записанном в регистр 16, содержитс  более одной единицы, могут возникнуть следующие три ситуации. Единицы располагаютс  в нулевом и первом разр дах регистра. При этом, как и ранее, элемент И 20 выключаетс , а значит записанна  в регистре 16 информаци  не подвергаетс  сдвигу. Однако в результате наличи  единицы в первом разр де регистра 16 элемент И 21 включаетс  н пропускает импульсы на счетный вход счетчика 10. Так как сдвига информации в регистре 16 нет, на счетный вход счетчика 10 поступает более чем один импульс. Но после поступлени  на этот вход второго импульса на втором выходе счетчика 10 по вл етс  сигнал положительного уровн , соответствующий состо нию дьа и выключающий элемент И 23, что прекращает дальнейшее поступление импульсов на счетчик 10, а значит предотвращает возможность последующего по влени  на первом выходе счетчика 10 сигнала положительного уровн , соответствующего нечетному состо нию счетчика, который может вызвать по импульсу с выхода дещифра- тора 12 селекцию такого входного импульса . Втора  ситуаци  соответствует наличию единиц в нулевом и каком-то еще разр де кода, но не первом . Этот случай полностью соответствует обработке импульса единичной длительности, рассмотренного ранее. При третьей ситуации единицы располагаютс  в любых разр дах кода, кроме нулевого. В этом случае производитс  сдвиг информации в регистре 16 и на счетный вход счетчика 10 поступают два импульса от генератора 2, по второму из них на втором выходе счетчика 10 устанавливаетс  сигнал положительного уровн , который, будучи проинвертированным элементом НЕ 29, выключает элемент И 22 и предотвращает дальнейшую при наличии более чем двух един1П1 в кодовой информации работу счетчика 10. С поступлением с выхода дешифратора 12 импульса в схеме происход т изменени , подготавливающие устройство к обработке следующего импульса серии С приходом этого импульса состо ние счетчика 8 увеличиваетс  на единицу (равно теперь двум), а длительность импульса преобразуетс  в пропорциональный код, записывает-ОзШ счетчиком 7. Если длительность второго импульса меньше длительности первого импульса, состо ние схемы сохран етс  и с поступлением импульса с первого выхода формировател  3 код, соответствующий длительности второго импульса, записываетс  лИшь в регистры 15 и 16, а в регистре 14 сохран етс  информаци  о длительности первого импульса. Счетчик 7 устанавливаетс  в исходное (нулевое ) состо ние, а работа устройства по определению характера кодовой информации на соответствие 2-Т аналогична описанной при освещении обработки первого импульса серии.Если длительность второго импульса больше дпительности первого импульса, на выходе блока 4 устанавливаетс  сиг нал положительного уровн , включающий элемент И 17 и подсоедин ющий вход записи регистра 14 к второму выходу генератора 2. С поступлением импульса записи информаци  о длительности второго импульса записываетс  в регистры 14-16. Работа схемы по селекции и myльcoв с длительностью равной 2 Т, аналогична описанной . Итак, с поступлением каждого нового импульса состо ние счетчика 8 увеличиваетс  на единицу, а длительность импульса преобразуетс  в пропорциональный код, записываемый в счетч1 Ке . При сравнении бло1 ом 4 полученного кодз с кодом, ранее записанным в регистре 14, принимаетс  решение о тог-;, надо фиксировать новый код или нет. При решении на запись по импульсу от формировател  3, создающего импульс по окончании входного импульса, код записываетс  в регистр 14, а также в рег1;стры 15 и 16. Регистр 15 предназначен дл  хранени  информации о длительности текущего импульса, а в регистре 16 производитс  сдв-иг информации относительно первого разр да, что обеспечивает подсчет счетчиком
15
20
2943710
10 количества единиц, содержащихс  в коде, и прин тие решени  о том, равна длительность импульса 2-Т или нет, т.е. о целесообразности селекции этого импульса. При положительном решении кодова  информаци  из регистра 15 перепнсыьаетс  во внутренний регистр преобразовател  6, 10 код - временной интервал, который на своем выходе воспроизводит импульс , идентичный по длительности входному. Затем в схеме происход т процессы очистки регистров 15 и 16 и переключени  соответствующих элементов И, подготавливающие устройство к работе со следующим входным импульсом анализируемой серии. Информаци  в регистре 14 сохран етс .Этот процесс протекает до момента формировани  дешифратором 11 сигнала об окончании серии входных импульсов. .По этому сигналу преобразователь 5 осуществл ет преобразование кода,записанного в регистре I4 после окончани  последнего импульса серии, во временной интервал, тем самым воспроизводитс  соответствующий этому
коду импульс, максимальный по длиI
тельности в серии. По этому же сигналу с дешифратора 11, но прошедшему через элемент ИЛИ 24, регистр 14 и счетчик 8 устанавливаютс  в исходное состо ние. Остальные элементы схемы
были установлены в исходное состо ние несколько ранее по сигналу с дешифратора 12, прошедшему через элемент ИЛИ 26. Устройство готово к обработке новой серии входных импульсов . Таким образом, реализованный в селекторе принцип сдвига кодовой информации о длительности входного импульса относительно первого разр ., да .регистра, управл ющего подачей импульсов на счетное устройство, обеспечивает выбор из серии импульсов нар ду с импульсом максимальной
30
40
длительности импульсов, длительность которых равна 2 Т. Временные диаграммы , по сн ющие работу селектора импульсов по длительности, даны на фиг.2. Дл  упрощени  рассмотрен двухразр дный вариант (нулевой или первый разр ды), а также сери  входных импульсов, состо ща  только из двух импульсов. На фиг. 7 представлена структурна  электрическа  схема блока 16 с блоками 18 и 28, по сн юща  структуру соединений, обеснечи- ваюпшх требуемый сдвиг информации в регистре 16 относительно его червого разр да.
Принцип работы формировател  3 импульсов состоит в создании импульсов дл  принудительного обнулени  при подключении питани  блоков 5-10, 13-16, а таже дл  формировани  импульсов записи информации в регистры 14-16, изменени  состо ни  триггера 13 и периодической установки счетчика 7 в исходное состо ние. Указанные функции выполн ютс  формирователем 3 следующим образом. Дан- Hbrii блок формирует импульс сброса дл  всех перечисленных блоков в момент подключени  питани . Создание импульса записи информации в регистры 1 А-16, изменени  состо ни  триггера 13 и периодического обнулени  счетчика 7 осуществл етс  по спаду входного импульса. В качестве такой схемы использован инвертор. Принцип работы преобразовател  код - временной интервал (фиг.5, 6) заключаетс  в следующем.
При подключении источника питани  импульс сброса от формировател  3 поступает на вход сброса и устанавливает в исходное (нулевое) состо ние триггер 33, счетчик 36 импульсов и регистр 34 пам ти. В результате этого на выходе преобразовател  устанавливаетс  нулевой уровень, запирающий элемент И 37 и отключающий счетный вход генератора .2 импульсов Информационные входы регистра 34 через информационные входы преобразовател  подключены к выходам соответствующего регистра селектора.Поэтому на этих входах присутствует ко записанный в регистре селектора. Выходы регистра 34 подключены к входам первой группы входов блока 38 сравнени , подключенного входами второй группы входов к выходам счетчика 36 При поступлении на управл ющий вход преобразовател  сигнала от соответствующего дещифратора происходит запись кодовой информации из регистра селектора в регистр 34 и переключение триггера 33 в единичное состо ние , соответствующее формированию переднего фронта выходного импульса В результате этого, счетный вход счетчика 36 импульсов оказываетс  подключенным к второму выходу гене д,
2943712
ратора 2 и счетчик 36 начинает подсчет поступающих импульсов. Необходимость сн ти  импульсов со второго выхода генератора 2, а не с его первого выхода, обь сн етс  особенностью построени  генератора 2, состо щего из собственно генератора импульсов и ключа, управл емого входным Q импульсом (только в его присутствии на первом выходе генератора 2 есть импульсы). Второй выход генератора 2 подключен непосредственно к генератору и на нем импульсы имеютс  5 всегда, независимо от состо ни 
входной шины 1. Результат подсчета сравниваетс  блоком 38 сравнени  с кодом, записанным в регистре 34. В момент их равенства на выходе блока 20 38 сравнени  по вл етс  сигнал положительного уровн , устанавливающий в исходное (нулевое) состо ние регистр 34, счетчик 36 импульсов и триггер 33, формиру  задний фронт 25 выходного импульса. При использовании дл  формировани  длительности выходного импульса того же генератора , что и при преобразовании длительности входного импульса в код, 30 обеспечиваетс  равенство длительностей выходного и соответствующего ему входного импульсов.
Предлагаемое устройство обеспечивает выделение из серии импульсов максимального по длительности импульса , что обеспечиваетс  путем записи кода, пропорционального длительности выделенного импульса, в регистр устройства с последующим повторением импульса с помощью преобразовател  код - временной интервал.
По сравнению с прототипом селектор производит выделение всех импульсов серии с длительностью, равной 2-Т. 45 Это достигаетс  путем записи кода в соответствующий регистр и последующим его анализом при сдвиге информации относительно первого разр дэ регистра с подсчетом количества содер- 50 жащихс  в коде единиц.
Таким образом, селектор импульсов по длительности обеспечивает получение дополнительной информации о серии входных импульсов.
35
40
55
Ф о
р м у л
изобретени 
Селектор импульсовпо длительности, содержащий генератор импульсов, пер-
вый выход которого соединен со счетным входом первого счетчика импульсов , а управл ющий вход - с входной шиной, входом формировател  импульсов и счетным входом второго счетчика импульсов, выходы которого поразр дно соединены с входами первого депЕифратора, выход которого соединен
мационными входами второго регистра, а вход записи - с выходом первого элемента И, второй вход которого соединен с выходом блока сравнени  кодов , причем выход третьего элемента ИЛИ соединен с входами сброса триггера , третьего и четвертого счетчиков импульсов, второго и третьего регист
с управл ющим входом первого преобра- Q ров пам ти, а второй вход - с первым
ции импульсов , где k 1,2,,
зовател  код - временной интервал, вьгход которого соединен с первой выходной шиной, а также блок сравнени  кодов, входы пер(зой группы входов которого поразр дно соедине1ты с выходами первого счетчика импульсов, а также первый регистр пам ти, отличающийс  тем, что, с целью расширени  функциональных возможностей за счет обеспечени  селек- с длительностью t
N, Т период следовани  1{мпульсов генератора импульсов, F - число разр дов первого счетчика импульсов, в него введены с первого по п тый элементы ИЛИ, с первого по шестой элементы И, второй и третий регистры пам ти, третий и четвертый счетчики импульсов, первый и второй элементы НЕ, триггер, второй дешифратор, второй преобразователь код - временной интервал, блок ключей и втора  выходна  шина, причем первый выход формировател  импульсов соединен с первыми входами первого элемента Р1 и второго элемента ИЛИ, установочным входом триггера, первым входом четвертого элемента ИЛИ и входом записи второго регистра, а второй вы- ход - с входами сброса первого и второго преобразователей код - временной интервал, вторым входом второго элемента ИЛИ и первыми входами первого и третьего элементов ИЛИ, при- чем второй вход первого элемента ИЛИ соединен с выходом первого дешифратора , а выход - с входами сброса второго счетчика импульсов и первого регистра пам ти, выходы которого пораз- р дно соединены с информационными входами первого преобразовател  код - временной интервал и также поразр дно с входами второй группы входов блока срав}1ени  кодов, информационные входы поразр дно - с выходами первого счетчика импульсов, с информационными входами блока ключей и с инфор5
0
5 0
входом шестого элемента И и выходом второго дешифратора, входы которого поразр дно соединены с выходами третьего счетчика импульсов, счетный вход которого соединен с первыми входами третьего и четвертого элементов И и выходом второго элемента И, первый вход которого соединен с вторым выходом генератора импульсов и входами счета первого и второго преобразователей код - временной интервал, а второй вход - с пр мым выходом триггера, инверсный выход которого соединен с управл ющим входом блока ключей, выходы которого поразр дно соединены с входами первой группы входов п того элемента ИЛИ, выходы которого поразр дно соединены с информационными входами третьего регистра пам ти, вход записи которого соединен с выходом четвертого элемента ИЛИ,ВЬгходы поразр дно - с входами второй группы входов п того элемента ИЛИ, а выход нулевого разр да через второй элемент НЕ - с вторьп входом третьего элемента И, выход которого соединен с вторым входом четвертого элементов ИЛИ, причем выходы второго регистра пам ти поразр дно соединены с информационными входами второго преобразовател  код - временной интервал, выход которого соединен с второй выходной шиной, а управл ющий вход - с выходом шестого элемента И, второй вход которого соединен с первым выходом четвертого счетчика импульсов, второй выход которого соединен через первый элемент НЕ с первым входом п того элемента И, выход которого соединен со счетным входом четвертого счетчика импульсов, а второй вход - с выходом четвертого элемента И, второй вход которого соединен с выходом первого разр да третьего регистра пам ти , причем выход второго элемента ИЛИ соединен с входом сброса первого счетчика импульсов.
Фиг.
MoMeHHJ подк ечени9 питани9
Выход
Фиг.У
HtMtm аитвмы
Составитель С. Будович Редактор Л. Пчолинска  Техред Л.Сердюкова Корректор Л.Патай
Заказ 7759/55
Тираж 884
ВНИИПИ Государственного комитета по изобретени м и открыти м при ГКНТ СССР 113035, Москва, Ж-35, Payшc «a  наб., д. 4/5
Производственно-издательский комбинат Патент, г, Ужгород, ул. Гагарина, 101
Подписное

Claims (1)

  1. Формула изобретения
    Селектор импульсов по длительности, содержащий генератор импульсов, пер1529437 вый выход которого соединен со счетным входом первого счетчика импульсов, а управляющий вход - с входной шиной, входом формирователя импульсов и счетным входом второго счетчика импульсов, выходы которого поразрядно соединены с входами первого дешифратора, выход которого соединен с управляющим входом первого преобра- щ зователя код - временной интервал, выход которого соединен с первой выходной шиной, а также блок сравнения кодов, входы первой группы входов которого поразрядно соединены с выходами первого счетчика импульсов, а также первый регистр памяти, отличающийся тем, что, с целью расширения функциональных возможностей за счет обеспечения селекции импульсов с длительностью t = = 2КТ, где k =1,2,...., N, Т период следования импульсов генератора импульсов, N - число разрядов первого счетчика импульсов, в 25 него введены с первого по пятый элементы ИЛИ, с первого по шестой элементы И, второй и третий регистры памяти, третий и четвертый счетчики импульсов, первый и второй элементы НЕ, триггер, второй дешифратор, второй преобразователь код - временной интервал, блок ключей и вторая выходная шина, причем первый выход формирователя импульсов соединен с первыми входами первого элемента И и второго элемента ИЛИ, установочным входом триггера, первым входом четвертого элемента ИЛИ и входом записи второго регистра, а второй выход ~ с входами сброса первого и второго преобразователей код - временной интервал, вторым входом второго элемента ИЛИ и первыми входами первого и третьего 'элементов ИЛИ, причем второй вход первого элемента ИЛИ соединен с выходом первого дешифратора, а выход - с входами сброса второго счетчика импульсов и первого регистра памяти, выходы которого поразрядно соединены с информационными входами первого преобразователя код временной интервал и также поразрядно с входами второй группы входов блока сравнения кодов, информационные 55 входы поразрядно - с выходами первого счетчика импульсов, с информационными входами блока ключей и с информационными входами второго регистра, а вход записи - с выходом первого элемента И, второй вход которого соединен с выходом блока сравнения кодов, причем выход третьего элемента ИЛИ соединен с входами сброса триггера, третьего и четвертого счетчиков импульсов, второго и третьего регистров памяти, а второй вход - с первым входом шестого элемента И и выходом второго дешифратора, входы которого поразрядно соединены с выходами третьего счетчика импульсов, счетный вход 15 которого соединен с первыми входами третьего и четвертого элементов И и выходом второго элемента И, первый вход которого соединен с' вторым выходом генератора импульсов и вхо20 дами счета первого и второго преобразователей код - временной интервал, а второй вход - с прямым выходом триггера, инверсный выход которого соединен с управляющим входом блока ключей, выходы которого поразрядно соединены с входами первой группы входов пятого элемента ИЛИ, выходы которого поразрядно соединены с информационными входами третьего ре30 гистра памяти, вход записи которого соединен с выходом четвертого элемента ИЛИ,Выходы поразрядно - с входами второй группы входов пятого элемента ИЛИ, а выход нулевого раз35 ряда через второй элемент НЕ - с вторым входом третьего элемента И, выход которого соединен с вторым входом четвертого элементов ИЛИ, причем выходы второго регистра памя40 ти поразрядно соединены с информационными входами второго преобразователя код - временной интервал, выход которого соединен с второй выходной шиной, а управляющий вход - с вы45 ходом шестого элемента И, второй вход которого соединен с первым выходом четвертого счетчика импульсов, второй выход которого соединен через первый элемент НЕ с первым входом пятого 50 элемента И, выход которого соединен со счетным входом четвертого счетчика импульсов, а второй вход - с выходом четвертого элемента И, второй вход которого соединен с выходом первого разряда третьего регистра памяти, причем выход второго элемента ИЛИ соединен с входом сброса первого счетчика импульсов.
    Момент подключения питания
    Момент подключения питания
    Входная шина
    Второй Выход блока 3 Первый выход блока 3 Мл. разряд блока 7
    Ст. разряд блока 1 Мл. разряд блока 8 Ст.разряд блока 8 Мл. разряд блока 14
    Ст. разряд блока 14 t
    выход блока 5[
    Прямой выход| триггера 13 L инверсный|.
    выход [ триггера 13
    Физ.Ч
    Мампмг «Лпммми· лимита
    вкавна» шина f ; π γί Л 4 Нхрамявин рсрн.вюва .......г df.pajpwo w 40* | Г............ .....) » 9apo&ia>6fu fxoi J 1 1 Π t tюд сбросе h ± Мечена . hnnnnnnnnnnnnnnnnnnnmnnp Νχραιροδ ресиснраЗЧ i _______»________________________________________________________________ ΓΣΊ1 Ся. разряд рписяраЗЧ .1 r~i< Ни paipad J_______________OJb счеячико X Ся.рахряв Ϊ .......rv счончикоХ —J------------- вок. блока I----------------------------------------------------------------------------- I r· сравнениях 1 ___J_b вылов J_______________EZL·
    Фиг-S
    Фм.Т
SU884402106A 1988-04-01 1988-04-01 Селектор импульсов по длительности SU1529437A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884402106A SU1529437A1 (ru) 1988-04-01 1988-04-01 Селектор импульсов по длительности

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884402106A SU1529437A1 (ru) 1988-04-01 1988-04-01 Селектор импульсов по длительности

Publications (1)

Publication Number Publication Date
SU1529437A1 true SU1529437A1 (ru) 1989-12-15

Family

ID=21365291

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884402106A SU1529437A1 (ru) 1988-04-01 1988-04-01 Селектор импульсов по длительности

Country Status (1)

Country Link
SU (1) SU1529437A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР # 892689, кл. Н 03 К 5/26, 1980. Авторское свидетельство СССР № 1064451, кл. Н 03 ,К 5/26, 1982. *

Similar Documents

Publication Publication Date Title
SU1529437A1 (ru) Селектор импульсов по длительности
SU1465955A1 (ru) Генератор псевдослучайных последовательностей
SU807492A1 (ru) Троичный реверсивный -разр дныйСчЕТчиК иМпульСОВ
SU921095A1 (ru) Делитель частоты
SU653743A1 (ru) Устройство декодировани
SU942560A1 (ru) Преобразователь временных интервалов в код
SU1100721A1 (ru) Устройство задержки пр моугольных импульсов
RU1791806C (ru) Генератор синхросигналов
SU1765892A1 (ru) Рециркул ционный преобразователь врем -код однократных импульсов
SU1309071A1 (ru) Адаптивный коммутатор системы телеизмерений
SU1363479A1 (ru) Устройство дл формировани международного телеграфного кода N2
SU1575220A1 (ru) Устройство дл приема команд телеуправлени
SU622172A1 (ru) Динамическое запоминающее устройство
SU1633494A1 (ru) Устройство дл декодировани фазоманипулированного кода
SU1751859A1 (ru) Многоканальный преобразователь последовательного кода в параллельный
SU1481734A1 (ru) Датчик времени
SU1629969A1 (ru) Устройство дл формировани импульсов
SU1001460A1 (ru) Преобразователь двоичного кода во временной интервал
SU1024974A1 (ru) Устройство дл цифровой магнитной записи
SU692091A1 (ru) Реверсивный п-разр дный счетчик импульсов
SU1327173A1 (ru) Устройство дл магнитной записи информации
SU1524037A1 (ru) Устройство дл формировани синхроимпульсов
SU1034159A1 (ru) Устройство дл формировани импульсных последовательностей
SU1068927A1 (ru) Устройство дл ввода информации
SU1269129A1 (ru) Генератор импульсов со случайной длительностью