SU1555838A1 - Преобразователь последовательности импульсов - Google Patents

Преобразователь последовательности импульсов Download PDF

Info

Publication number
SU1555838A1
SU1555838A1 SU884437589A SU4437589A SU1555838A1 SU 1555838 A1 SU1555838 A1 SU 1555838A1 SU 884437589 A SU884437589 A SU 884437589A SU 4437589 A SU4437589 A SU 4437589A SU 1555838 A1 SU1555838 A1 SU 1555838A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
pulses
bus
shift register
Prior art date
Application number
SU884437589A
Other languages
English (en)
Inventor
Владимир Васильевич Кочербитов
Валентин Константинович Передерий
Original Assignee
Предприятие П/Я В-2969
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2969 filed Critical Предприятие П/Я В-2969
Priority to SU884437589A priority Critical patent/SU1555838A1/ru
Application granted granted Critical
Publication of SU1555838A1 publication Critical patent/SU1555838A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к импульсной технике и может быть использовано в системах обработки и формировани  импульсных сигналов. Цель изобретени  - расширение функциональных возможностей - достигаетс  путем обеспечени  возможности анализа числа импульсов в серии. Преобразователь последовательности импульсов содержит генератор 1 тактовых импульсов, счетчик 9 импульсов, элемент И 5, входную шину 10. Введение входной шины 8, двух регистров 2 и 3 сдвига, дешифратора 4, элементов И 6.1 - 6.N и выходных шин 11.1 - 11.N позвол ет производить анализ числа импульсов в серии и не производить обработку серий импульсов, число импульсов в которых отлично от заданного числа. 1 ил.

Description

Изобретение относится к импульсной технике и может быть использовано в системах обработки и формирования импульсных сигналов.
Цель изобретения - расширение функциональных возможностей за счет обеспечения возможности анализа числа импульсов в серии.
На чертеже представлена электричес-jQ кая функциональная схема устройства.
Преобразователь последовательности импульсов содержит генератор 1 тактовых импульсов, два регистра 2 и 3 регистра, дешифратор 4, элемент И 5, 15
N элементов И 6.1-6.N, шину 7 логической единицы, входную шину 8, счетчик 9 импульсов, информационную шину 10 и N выходных шин 11.1-11.N, причем выход генератора 1 тактовых импульсов соединен с С-входом регистра 2 сдвига , D-вход которого соединен с шиной 7 логической единицы, предпоследний выход - с первым входом элемента И 5, последний выход - с R-входом счетчи- 25 ка 9 импульсов, а R-вход с шиной 8 и С-входами регистра 3 сдвига и счетчика 9 импульсов, выходы которого соединены с соответствующими входами дешифратора 4, выход которого соединен с первыми входами элементов И 6.1-6.Ν, выходы которых соединены с соответствующими выходными шинами 11.1-11.Ν, а вторые входы - с соответствующими выходами регистра 3 сдвига, D-вход которого соединен с шиной 10. 35
Разрядность регистра 2 сдвига определяется длительностью паузы между соседними кодовыми посылками, при этом необходимо, чтобы в течение паузы в регистре 2 сдвига осуществился полный сдвиг логической единицы, поступающий на его информационный вход.
Преобразователь последовательности импульсов работает следующим обра зом.
В исходном состоянии все разряды первого регистра 2 сдвига установлены в единицу, а счетчик 9 под действием установочного сигнала, поступающего с выхода последнего разряда регистра 2, установлен в нуль, на выходе дешифратора 4 - нуль, на выходе элемента И 5 нуль, чем запрещается прохождение преобразованной регистром 55 3 в параллельный код серии импульсов на выходные шины 11.1-11.Ν через элементы И 6.1-6.Ν.
С приходом по входной шине 8 первого стробирующего импульса входной пачки стробирующих импульсов, сопровождающей информационную кодовую посыпку, регистр 2 устанавливается в нуль, счетчик 3 импульсов освобождается от удержания в обнуленном состоянии по входу установки в нуль и начинает считать стробирующие импульсы.
После прихода последнего стробирующего импульса, соответствующего разрядности кода, подлежащего коммутации, счетчик 9 принимает состояние, дешифрируемое дешифратором 4, на выходе которого и на втором входе элемента И 5 устанавливается единица. Регистр 2 сдвига освобождается от действия обнуляющих импульсов, поступающих по входной шине 8, а логическая единица, поступающая на информационный вход регистра 2 сдвига по шине 7, записывается в первый разряд и под действием тактовых импульсов генератора 1 тактовых импульсов последовательно записывается во все остальные разряды. При записи единицы в предпоследний разряд регистра 2 сдвига на первом входе элемента И 5 появляется единица, а на ее выходе - единичный уровень, являющийся разрешающим для подключения параллельных выходов регистра 3 сдвига к выходным шинам 11 через элементы И 6.
Одновременно с приходом по входной шине 8 входной серии стробирующих импульсов, на информационную шину 10 устройства поступает серия импульсов информационная кодовая посылка, причем период следования разрядов посылки равен периоду следования стробирующих импульсов, число которых равно числу разрядов информационной кодовой посылки.
После поступления на входную шину 8 последнего импульса входной серии стробирующих импульсов, на выходах разрядов регистра 3 сдвига устанавливается информационный код в параллельном виде, полученный из серии импульсов информационной кодовой посылки, поступающей на информационный вход
10. По окончании заданного интервала времени, при записи единицы в предпоследний разряд регистра 2 сдвига, на первые входы элементов И 6.1-6.Ν поступает логическая единица с выхода элемента И 5, разрешая передачу информационного кода в параллельном
1555838 виде на выходные шины 11. При записи единицы в последний разряд регистра 2 сдвига счетчика 9 устанавливается в нуль, на выходе дешифратора 4 и элемента И 5 устанавливаются нулевые уровни, при этом параллельные выходы регистра 3 сдвига отключаются от выходных шин 11.
В случае, если стробирующий импульс?q на входной шине 8, вызвавший, срабатывание дешифратора 4, не был последним, т.е. число импульсов входной серии стробирующих импульсов превышает заданное, на которое расчитан преобразо-]5 ватель серии импульсов, то совпадение единиц на входах элемента И 5 не происходит и параллельные выходы регистра 3 сдвига не подключаются к выходным шинам 11. 20
Частота генератора 1 тактовых импульсов и разрядность регистра 2 сдвига подобраны таким образом, чтобы в паузу между стробирующими импульсами входной серии стробирующих импульсов 25 внутри серии стробирующих импульсов логическая единица на шине 7 не успе сылку, и анализа длительности паузы, разделяющей соседние посылки.

Claims (1)

  1. Формула изобретения
    Преобразователь последовательности импульсов, содержащий первую входную шину, счетчик импульсов, выходную шину, генератор тактовых импульсов и элемент И, отличающийс я тем, что, с целью расширения функциональных возможностей за счет обеспечения возможности анализа числа импульсов в серии, в него введены N элементов И, N-1 выходных шин, вторая входная шина, дешифратор и два регистра сдвига, причем, тактовый вход первого регистра сдвига соединен с выходом генератора тактовых импульсов, информационный вход - с шиной логической единицы, R-вход - с первой входной шиной и С-входами счетчика импульсов и второго регистра сдвига, предпоследний выход - с первым входом первого элемента И, а последний выход - с R-входом счетчика имла сдвинуться до предпоследнего разряда, а процесс коммутации выходов регистра 3 сдвига успел завершится до окончания паузы между информационпульсов, выходы которого соединены с соответствующими входами дешифра30 тора, выход которого соединен с вхо дом первого элемента И, выход котоными кодовыми посылками.
    Таким образом, предлагаемый преобразователь серии импульсов обеспечивает преобразование последовательного кода в параллельный по признаку разрядности кодовой посылки, вырабатываемому путем анализа числа тактовых импульсов, сопровождающих эту по рото соединен с первыми входами вновь введенных N элементов И, выходы которых соединены с соответствующими выходными шинами, а вторые входы - с соответствующими выходами второго регистра сдвига, информационный вход которого соединен с второй входной шиной.
SU884437589A 1988-04-08 1988-04-08 Преобразователь последовательности импульсов SU1555838A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884437589A SU1555838A1 (ru) 1988-04-08 1988-04-08 Преобразователь последовательности импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884437589A SU1555838A1 (ru) 1988-04-08 1988-04-08 Преобразователь последовательности импульсов

Publications (1)

Publication Number Publication Date
SU1555838A1 true SU1555838A1 (ru) 1990-04-07

Family

ID=21380080

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884437589A SU1555838A1 (ru) 1988-04-08 1988-04-08 Преобразователь последовательности импульсов

Country Status (1)

Country Link
SU (1) SU1555838A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР IT 1205282, кл. Н 03 К 5/156, 1984. Авторское свидетельство СССР Н1 1317655, кл. Н 03 К 5/156, 26.07.85. *

Similar Documents

Publication Publication Date Title
GB1053189A (ru)
SU1555838A1 (ru) Преобразователь последовательности импульсов
SU1150737A2 (ru) Генератор последовательности импульсов
SU1381509A1 (ru) Устройство дл контрол логических блоков
SU1085005A2 (ru) Устройство дл цикловой синхронизации
SU1356251A1 (ru) Устройство выделени циклового синхросигнала
SU1062683A1 (ru) Устройство дл ввода информации
RU1791806C (ru) Генератор синхросигналов
SU1728975A1 (ru) Устройство выбора каналов
SU1422383A1 (ru) Селектор импульсов по длительности
SU1596438A1 (ru) Устройство дл формировани импульсных последовательностей
SU1205315A1 (ru) Стартстопное приемное устройство
SU1619407A1 (ru) Преобразователь параллельного кода в последовательный
SU1345322A1 (ru) Устройство дл формировани кодовых последовательностей
SU1631509A1 (ru) Многотактный рециркул ционный преобразователь врем - код
SU1042171A1 (ru) Устройство дл контрол многоканальных импульсных последовательностей
SU1621156A1 (ru) Формирователь одиночного импульса
SU993460A1 (ru) Пересчетное устройство
SU1124437A1 (ru) Устройство дл фазировани электронного телеграфного приемника
SU1238220A1 (ru) Устройство дл получени разностной частоты импульсов
SU1257837A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1094137A1 (ru) Формирователь последовательности импульсов
SU1087974A1 (ru) Многоканальный распределитель импульсов
SU1411953A1 (ru) Селектор импульсов по длительности
SU1049861A1 (ru) Устройство дл измерени интервалов времени