SU1401582A1 - Формирователь одиночного импульса - Google Patents
Формирователь одиночного импульса Download PDFInfo
- Publication number
- SU1401582A1 SU1401582A1 SU864104813A SU4104813A SU1401582A1 SU 1401582 A1 SU1401582 A1 SU 1401582A1 SU 864104813 A SU864104813 A SU 864104813A SU 4104813 A SU4104813 A SU 4104813A SU 1401582 A1 SU1401582 A1 SU 1401582A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- counter
- output
- input
- decoder
- bus
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
Изобретение может быть использовано в цифровой вычислительной технике . Цель изобретени - повышение надежности устройства. Устройство содержит элемент И-ИЛИ 1, счетчик- дешифратор 2. Введение элемента ИЛН- НЕ 7 и образование новых функциональных св зей позвол ют формировать на выходе устройства импульс длительностью с„ (п-1) Т, где п - число , импульсов, прошедших счетчик 2; Т - период следовани тактовой частоты по входу 4. 2 ил.
Description
Изобретение относитс к импульсной технике и может быть использовано в цифровой вьшислительной тех- ник е.
Цель изобретени - повышение надежности .
На фиг . 1 изображена электрическа принципиальна схема устройства; на фиг. 2 - временные диаграммы работы .
Формирователь одиночного импульса содержит элемент И-ИЛИ 1, счетчик- дешифратор 2,1,2,3,А,...,N-й выходы счетчика-дешифратора 2 соединены с первыми входами групп И элемента И-ИЛИ , вторые входы групп И которого соединены с шинами 3 кода, управл ющую шину 4, тактовую шину 5, выходную шину 6, элемент И-ИЛИ 7 , первый вход которого соединен с входом установки нул счетчика-дешифратора 2 и с управл ющей шиной 4, второй вход - с нулевым выходом счетчика-дешифратора 2, третий вход - с выходом элемента И-ИЛИ 1 и с входом разрешени счета счетчика-дешифратора 2, синхронизирующий вход которого соединен с тактовой шиной 5, а выход элемента 7 ИЛИ-НЕ подключен к выходной шине 6.
Формирователь работает следующим образом.
В исходном состо нии на управл ющей шине 4 (фиг. 26) присутствует высокий логический уровень, под действием которого счетчик-дешифратор 2 находитс в нулевом состо нии и на его нулевом выходе присутствует высокий логический уровень, а на всех остальных его выходах и, следовательно , всех первых входах групп И элемента И-ИЛИ 1 - низкий логический уровень. На выходах элементов И-ИЛИ 1 и ИЛИ-НЕ 7 также присутствует низкий логический уровень.
На одной из щин 3 кода присутствует высокий логический уровень, а на остальных - низкий логический уровень. На выходе элемента И-ИЛИ 1 присутствует низкий логический уро-; вень. После подачи на управл ющую шину 4 сигнала с тактовой шины 5 (фиг. 2а) на нулевом выходе счетчика-дешифратора 2 по витс сигнал логического нул (фиг. 2в), а на первом его выходе - сигнал логической единицы. В этот момент на выходной шине 6 формировател также по витс сигнал логической единицы (фиг. 2д), так как на всех входах
элемента ИЛИ-НЕ 7 в это врем присутствуют сигналы логического нул . С приходом следующего фронта импульса с тактовой шины 5 на синхронизирующий вход на втором выходе счетчика-дешифратора 2 по витс сигнал логической единиць. Под действием этого сигнала и сигнала логической единицы на управл ющей мзине 4 на выходе элемента И-ИЛИ по витс сигнал
логической единицы (фиг. 2г) запрета счета счетчика-дешифратора 2, а на выходной шине 7 формировател - сигнал логического нул (фиг. 2д). Таким образом, на выходе формировател
формируетс импульс длительностью, равной периоду, импульсов тактовой частоты.
Формирователь в таком состо нии находитс до сн ти управл ющего
сигнала с управл ющей шины 4.
Таким образом, на выходной шине 7 формировател формируютс импульсы длительностью
Г„ (П-) Т,
п - число импульсов, прошедших
в счетчик 3;
Т - период следовани тактовой .частоты по входу 2.
рмула изобрете-ни
-Формирователь одиночного импульса , содержащий элемент И-ИЛИ, счетчик-дешифратор , 1,2,3,4,...,N-й выходы счетчика-дешифратора соединены с; первыми входами групп И элементов И-ИЛИ, вторые входы групп И которого соединены с шинами кода, управл ющую
.шину, тактовую шину, выходную шину, отличающийс тем, что, с целью повьш1ени надежности, в формирователь введен элемент ИЛИ-НЕ, первЪ1Й вход которого соединен с входом установки нул счетчика-дешифратора и с управл ющей шиной, второй вход соединен с нулевым выходом счетчика-дешифратора , третий вход соединен с выходом элемента И-ИЛИ и с входом разрешени счета счетчика- дешифратора, синхронизирующий вход которого соединен с тактовой шиной, а выход Элемента ИЛИ-НЕ подключен к выходной шине.
иг.2
Claims (1)
- Формирователь одиночного импульса, Содержащий элемент И-ИЛИ, счетчик-дешифратор, 1,2,3,4,...,Ν-й выходы счетчика-дешифратора соединены с первыми входами групп И элементов И-ИЛИ, вторые входы групп И которого соединены с шинами кода, управляющую шину, тактовую шину, выходную шину, о тл и ч аю щий с я тем, что, с целью повышения надежности, в формирователь введен элемент ИЛИ-НЕ, первый вход которого соединен с вхо- дом установки нуля счетчика-дешифратора и с управляющей шиной, второй вход соединен с нулевым выходом счетчика-дешифратора, третий вход соединен с выходом элемента И-ИЛИ и с входом разрешения счета счетчикадешифратора, синхронизирующий вход которого соединен с тактовой шиной, а выход Элемента ИЛИ-НЕ подключен к выходной шине.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864104813A SU1401582A1 (ru) | 1986-08-12 | 1986-08-12 | Формирователь одиночного импульса |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864104813A SU1401582A1 (ru) | 1986-08-12 | 1986-08-12 | Формирователь одиночного импульса |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1401582A1 true SU1401582A1 (ru) | 1988-06-07 |
Family
ID=21251762
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864104813A SU1401582A1 (ru) | 1986-08-12 | 1986-08-12 | Формирователь одиночного импульса |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1401582A1 (ru) |
-
1986
- 1986-08-12 SU SU864104813A patent/SU1401582A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 595852, кл. Н 03 К 3/78, 19.07.76. Авторское свидетельство СССР № 892677, кл. Н 03 К 3/78, 23.12.81. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4041403A (en) | Divide-by-N/2 frequency division arrangement | |
SU1401582A1 (ru) | Формирователь одиночного импульса | |
SU1497721A1 (ru) | Генератор импульсной последовательности | |
SU1621156A1 (ru) | Формирователь одиночного импульса | |
SU1626352A1 (ru) | Формирователь одиночного импульса | |
SU839034A1 (ru) | Формирователь импульсов | |
SU1095376A1 (ru) | Устройство дл синхронизации импульсных сигналов | |
SU1383473A1 (ru) | Преобразователь серии импульсов в пр моугольный импульс | |
SU1211863A1 (ru) | Устройство разделени и синхронизации сигналов | |
SU1510074A1 (ru) | Устройство дл синхронизации импульсов | |
SU613493A1 (ru) | Формирователь одиночных импульсов | |
SU1325676A1 (ru) | Устройство дл разделени и синхронизации сигналов | |
SU1693722A1 (ru) | Формирователь кодов | |
SU1363217A1 (ru) | Устройство дл мажоритарного выбора асинхронных сигналов | |
SU678659A1 (ru) | Генератор импульсов | |
SU834868A1 (ru) | Формирователь импульсов | |
SU1411950A1 (ru) | Формирователь импульсов | |
SU1183970A1 (ru) | Сигнатурный анализатор | |
SU1420653A1 (ru) | Устройство дл синхронизации импульсов | |
SU1128376A1 (ru) | Устройство дл синхронизации импульсов | |
SU1166288A1 (ru) | Формирователь одиночных импульсов | |
SU900458A1 (ru) | Регистр | |
SU1341715A1 (ru) | Коммутатор | |
SU1157666A1 (ru) | Формирователь одиночного импульса | |
SU553737A1 (ru) | Устройство синхронизации |