SU479255A1 - Пороговый логический элемент - Google Patents
Пороговый логический элементInfo
- Publication number
- SU479255A1 SU479255A1 SU1945754A SU1945754A SU479255A1 SU 479255 A1 SU479255 A1 SU 479255A1 SU 1945754 A SU1945754 A SU 1945754A SU 1945754 A SU1945754 A SU 1945754A SU 479255 A1 SU479255 A1 SU 479255A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- trigger
- channel
- switch
- Prior art date
Links
Description
женин переключател 9 каскад настройки веса включен пocлeдoвaтeлFJHO в канал 5, а перемычка 10 включена последовательно в канал 8.
Каскады настройки весов состо т из схем совнаденн 11 и 12, импульсные входы которых соединены в точку, вл юндуюс входом каскада настройки весов. На иотенциалькый вход схемы совнадени 12 (И) подведена шина аргумента (аргумента с отрицанием). Выход схемы совпадени 12 соединен со входом последовательно соединеииы.ч линий задержки настройки весов 13, иараллельно каждой нз них подключены переключатели 1-4. Выход последней линии задержки 13 объединен с выходом схемы совиаденн 11, образу выход каскада настройки веса.
Единичный вход триггера 15 нропуска первого импульса канала отринательных аргументов соединен с шиной 1. Единичный выход триггера 15 соединен через схему совпадени 16 со входом выходной схемы совпадени канала положительных аргументов 17, и кроме того, через линию задержки 18 с входом триггера 15. Схема совнадени 19 одним входом соединена с выходом канала 5, другим входом через переключатель 20 св зана с нулевым выходом триггера 15, а выход схемы 19 соединен со счетным входом выходного триггера канала отрицательных аргументов 21, на нулевой вход которого заведена шина 1, а единичный выход соединен со входом выходной схемы совпадени канала отрицательных аргументов 22. На второй вход схемы, совпадени 22 подведен выход схемы совпадени 23, который через линию задержки 24 соединен с нулевым входом триггера нропуска первого имнульса канала положительных аргументов 25. На единичный вход триггера 25 заведена шина 1, единичный выход его соединен со входом схемы совпадени 23, а нулевой выход через переключатель 26 св зан со в.ходом схемы совпадени 27. Вторые входы схем совпадени 23 и 27 подсоединены к выходу канала 8. На нулевой Бход выходного триггера канала ноложительных аргументов 28 подведена шина 1, на счетный вход заведен вы.ход схемы совпадени 27, а единичный выход св зан со входом схемы совнадени 17, выход которой объединен с выходом схемы совпадени 22, образу выход порогового элемента 29.
Рассмотрим настройку н работу устройства на примере.
Пусть необходимо реализовать булеву
функцию f(x) заданную фиг. 2,а равную 1, если T. HaiXi
0,если .aiXi Ti
1,если Гз 1агл:г Г2
о, если
{
I, если T,EaiXil -T
0,если Тб 52 Tj
1,если iT,
Здесь laiXi взвешенна сумма. AI-- I - сумма абсолютных значений г всех отрицательных весов.
Л2 -- Of- сумма всех
положительных весов.
Настройка элемента производитс следующим образом. Размыканием переключателей 14 устанавливаютс веса входов, а с помошью переключателей 9 устанавлнваютс знаки входных переменных , причем нижнее положение переключател соответствует положительному аргументу .
Каждому отводу от лннин задержки 2 соответствует определенное значение nopoia. При задании иорога соответствующий отвод подключаетс замыканием нереключател 3, если иорог положительный, или переклю ател 6 - если иорог отрицательный. Если же необходимо задать два порога, равных но абсолютной велич1И1:е, но разных зна,ков, то необходимо замкнуть как переключатель 3, так н переключатель 6.
Как видно лз фиг. 1 и 2, состо ни триггера 21 определ ют значени функции, реализуемой элементом, на положительной полуоси порогов, а состо ни триггера 28 - на отрицательной иолуоси порогов.
Носле иодачи сигнала опроса 1 триггеры 21 и 28 устанавливаютс в состо нии «О, а триггеры 15 и 25 - s состо нии «1.
При Лг Л, что соответствует случаю, когда взвешенна сумма понадает на
положительную полуось порогов, через врем t А на имнульсном входе схемы совпадени 17 по вл етс импульс, который не пройдет на выход элемента, так как триггер 28 находитс в состо пии «О. Этот же импульс.,
задержапный линией задержки 18, устанавливает триггер 15 в тем самым занираетс схема совиадени 16. Таким образом, значение выходного сигнала порогового элемента в этом случае целиком определ етс состо иием триггера 21 в момент t АЧ по влени на имнульсном входе схемы совиадени 22 импульса, что и требовалось нолучить. Аналогична картина происходит при Л2 Л. Только в этом случае значение выхода элемента определ етс состо нием триггера 28 в момент t А по влени импульеа на импульсном входе схемы совиадени 17.
В том случае (этот вариант рассмотрен в
примере), когда значени функции (х,) в интервале О - Гз и О-Гд равны «1, переключатели 20 и 26 наход тс в верхнем положении и все имнульсы, поступающие на имиульсные входы схем совнадени 19 и 27, беспреп тственно проход т на счетные входы триггеров 21 и 28. Если же, значение функ-
ции f(x) в интервале О - Гз (О - TZ) равно
«О, то состо ние триггера 21 (28) не должно
изменитьс от нервого импзльса, приход щего в момент t Ai (t AZ), что обеспечиваетс установкой переключател 20 (26) в нижнее положение.
Здесь под Гз и TZ, в общем случае, подразумеваютс ближайшие справа и слева от нул пороги.
Таким образом, пороговый элемент реализует функцию f(x).
Предмет изобретени
Пороговый логический элемент, содержащий линии задержки заданий порога, переключатель знака порогов, последовательно соединенные каскады настройки весов, выполненные на схемах совпадени и лини х задержки , выходной триггер канала отрицательных аргументов, нулевой вход которого подключен к входу опроса, и выходную схему совпадени канала отрицательных аргументов, отличающийс тем, что, с целью расширени функциональных возможностей и упрощени элемента, в него дополнительно введены переключатель знака аргументов, триггеры пропуска первого импульса канала отрицательных и канала положительных аргументов , выходные триггеры и схема совпадени капала положительных аргументов, переключатели , причем общие точки линий задержки задани порога через переключатели знака порогов подключены ко входам каналов положительных и отрицательных аргументов, которые через переключатель знака аргументов подключены к каскадам настройки весов, каждый из выходных контактов переключател знака аргументов через схему совпадени , второй вход которой через переключатель подсоединен к нулевому выходу триггера пропуска первого импульса соответствующего канала аргументов, подключеп к счетному входу выходного триггера и, кроме того, через схему совпадени , второй вход которой подключен к единичному выходу триггера пропуска первого импульса, подключен на вход выходной схемы, совпадени противоположного канала, выходы выходных схем совпадени обоих каналов аргументов подключены к выходной шине, вход опроса присоединен к единичным входам триггеров пропуска первого импульса каналов полол ительных и отрицательных аргументов и к нулевому входу выходного триггера канала положительных аргументов .
5
-мж гэtqftV
Фиг. 1
21 22
22
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1945754A SU479255A1 (ru) | 1973-07-04 | 1973-07-04 | Пороговый логический элемент |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1945754A SU479255A1 (ru) | 1973-07-04 | 1973-07-04 | Пороговый логический элемент |
Publications (1)
Publication Number | Publication Date |
---|---|
SU479255A1 true SU479255A1 (ru) | 1975-07-30 |
Family
ID=20560495
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1945754A SU479255A1 (ru) | 1973-07-04 | 1973-07-04 | Пороговый логический элемент |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU479255A1 (ru) |
-
1973
- 1973-07-04 SU SU1945754A patent/SU479255A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU479255A1 (ru) | Пороговый логический элемент | |
SU425337A1 (ru) | Устройство для выделения одиночного импульсам\ | |
GB1115367A (en) | Logic circuits | |
SU447850A1 (ru) | Счетчик импульсов | |
SU680157A1 (ru) | Устройство контрол двух генераторов импульсов | |
SU1056467A1 (ru) | Делитель частоты следовани импульсов с переменным коэффициентом делени | |
SU572925A1 (ru) | Коммутатор | |
SU754408A1 (ru) | УСТРОПСТВО для СРАВНЕНИЯ ДВОИЧНЫХ ЧИСЕЛ С ДОПУСКАМИ1 | |
SU667966A1 (ru) | Устройство дл сравнени чисел | |
SU921094A1 (ru) | Дес тичный счетчик | |
SU855531A1 (ru) | Цифровой фазовращатель | |
SU470922A1 (ru) | Устройство дл счета импульсов | |
SU1374220A2 (ru) | Генератор последовательностей случайных чисел | |
SU1277385A1 (ru) | Г-триггер | |
SU560222A1 (ru) | Устройство дл преобразовани двоичного кода в код гре и обратно | |
SU511722A1 (ru) | Распределитель импульсов | |
SU1150731A1 (ru) | Импульсный генератор | |
SU365711A1 (ru) | УСТРОЙСТВО дл РЕШЕНИЯ ЗАДАЧИ УПОРЯДОЧЕНИЯ ТЕХНОЛОГИЧЕСКИХ ОПЕРАЦИЙ | |
SU860317A1 (ru) | Резервированный счетчик импульсов | |
SU530466A1 (ru) | Реверсивный счетчик импульсов | |
SU1275762A1 (ru) | Делитель частоты следовани импульсов | |
SU843251A1 (ru) | Делитель частоты импульсов нашЕСТь | |
SU993464A1 (ru) | Устройство дл подсчета числа импульсов в серии | |
SU430372A1 (ru) | Устройство формирования временной последовательности импульсов | |
SU542336A1 (ru) | Генератор импульсов |