SU1024905A1 - Устройство дл вычислени разности квадратов двух чисел - Google Patents

Устройство дл вычислени разности квадратов двух чисел Download PDF

Info

Publication number
SU1024905A1
SU1024905A1 SU823376869A SU3376869A SU1024905A1 SU 1024905 A1 SU1024905 A1 SU 1024905A1 SU 823376869 A SU823376869 A SU 823376869A SU 3376869 A SU3376869 A SU 3376869A SU 1024905 A1 SU1024905 A1 SU 1024905A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
inputs
trigger
delay
Prior art date
Application number
SU823376869A
Other languages
English (en)
Inventor
Виктор Иосифович Абакумов
Евгений Николаевич Бантюков
Зинаида Борисовна Бантюкова
Афанасий Петрович Голубь
Олег Алексеевич Малиновский
Original Assignee
Украинский Заочный Политехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Украинский Заочный Политехнический Институт filed Critical Украинский Заочный Политехнический Институт
Priority to SU823376869A priority Critical patent/SU1024905A1/ru
Application granted granted Critical
Publication of SU1024905A1 publication Critical patent/SU1024905A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

Изобретение относитс  к вычислительной технике и может быть использовано при построении специализированных вычислителей.
Известно устройство дл  вычислени  разности квадратов двух чисел , содержащее накапливающий сумматор , триггер и элемент И tOНедостатком устройства  вл етс  его низкое быстродействие, св занное с необходимостью преобразовани  число-импульсного кода в параллельный .
Наиболее близким по технической сущности к изобретению  вл етс  устройство дл  вычислени  разности квадратов двух чисел, содержащее накапливающий сумматор,.счетчик, первый и второй триггеры, первый элемент И, первый элемент ИЛИ, первый элемент задержки и группу элементов И, причем информационные входы накапливающего сумматора соединены соответственно с выходами элементов И группы, первые входы элементов И группы соединены соответственно с разр дными выходами .счетчика, вторые входы элементов И группы соединены с выходом элемента задержки, вход второго разр да счетчика соединен с выходом элемента ИЛИ, а выход первого элемента И соединен с входом установки в 1 первого триггера, пр мой и инверсный ВЫХОДЫ которого  вл ютс  Знаковыми выходами устройстBaCz .
Недостатком известного устройства  вл етс  его низка  надежность функционировани , выражающа с  в том, что при рассогласовании во времени импульсов кодов чисел, подаваемых на входные шины, устройство выдает ложный результат вычислений.
Целью изобретени   вл етс  повышение надежности работы устройства.
Поставленна  цель достигаетс  тем что в устройство дл  вычислени  разности квадратов двух чисел, содержащее накапливающий сумматор, счетчи , первый и второй триггеры, первый элемент И, первый элемент ИЛИ, первый элемент задержки и группу элементов И, причем информационные входы накапливающего сумматора соединены соответственно с выходами элвментов И группы, первые входы элементов И группы соединены соответственно с разр дными выходами счетчика , вторые входы элементов И группы соединены с выходом первого элемента задержки, вход второго разр да счетчика соединен с выходом первого элемента ИЛИ, а выход первого элемента И соединен с входом установки в 1 первого триггера, пр мой и инверсный выходы которого  вл ютс  знаковыми выходами устройства , введены третий триггер, второй элемент И, второй элемент ИЛИ, второй элемент задержки, первый и второй формирователи импульсов, причем входы установки в второго и третьего триггеров  вл ютс  первым и вторым информационными входами устройства соответственно, входы установки в О второго и третье .го триггеров соединены с выходом первого элемента ИЛИ, пр мой выход второго триггера соединен с первыми входами второго элемента И и второго элемента ИЛИ, выход второго элемента И соединен с входом первого формирова-. тел  импульсов, выход которого соединен с первым входом первого элемента ИЛИ, пр мой выход третьего тригера соединен с вторыми входами второго элемента И, второго элемента . ИЛИ не первым входом первого элемента И, выход второго элемента ИЛИ .соединен с входом второго элемента задержки, выход которого соединен с входом второго формировател  импульсов , ыход второго формировател  импульсов соединен с входом -первого элемента задержки и с вторыми-входами первого элемента И и первого элемента ИЛИ.
На чертеже, представлена функциональна  схема устройства дл  вычислени  разности квадратов двух чисел.
Устройство содержит накапливающий сумматор 1, счетчик 2, первый, второй и третий тригТеры , первый и второй элементы 6 и 7,, первый и второй элементы ИЛИ 8 и 9, первый и второй элементы 10 и 11 задержки, группу 12 элементов И, первый и второй формирователи 13 и 1 импульсов, причем входы установки в 1 второго и третьего триггеров и 5  вл ютс  первым и вторым информационными входами 15 и 16 устройства, пр мой и инверсный выходы первого триггера 3  вл ютс  знаковыми выходами 17 и 18 устройства, пр мой выход втсг рого триггера Ц соединен с первыми входами втррого элемента И 7 и второго элемента ИЛИ 9 пр мой выход третьего триггера 5 соединен с вторыми входами второго.элемента И 7, второго элемента ИЛИ 9 и первым входом первого элемента И 6, выход второго элемента И 7 соединен с входом первого формировател  15 импульсов, выход которого соединен с.первым вхо дом первого элементна ИЛИ 8( выход второго элемента ИЛИ 9 соединен с входом второго элемента 11 задержки выход которого соединен с входом второго формировател  14 импульсов, выход второго формировател  I импульсов соединен с вторыми входами первого элемента И 6, первого элемента ИЛИ 8 и входом первого элемента 10 задержки, выход первого элемента ИЛИ 8 соединен с входом вто рого разр да счетчика 2 и с входами установки в О второго и третьего триггеров- 4 и 5, выход первого элемента И 6 соединен с входом установки в 1 первого триггера 3, разр дные выходы счетчика 2 - соответственно с первыми входами элементов И группы 12, вторые входы которой со динены с выходом первого элемента 10 задержки, выходы элементов И группы 12 соответственно соединены с информационными входами накапливающего сумматора 1. Устройство дл  вычислени  разности квадратов двух чисел работает следующим образом. В исходном состо нии первый, второй и третий триггеры наход тс  в нулевом положении, в сумматоре 1 записано число О,в счетчике 2 записано число (2 -1), где m - число разр дов счетчика 2 (цепи установки в исходное состо ние на чертеже не показаны), При поступлении на входы 15 и 16 импульсов кодов чисел по переднему фронту этих импульсов срабатывают второй и третий триггеры и 5. Сигналы с единичных выходов триггеров и 5 запускают через второй элемент ИЛИ 9 второй элемент 11 задержки. Кроме того, при по влении сигналов на единичных выходах обоих триггеров и S срабатывает второй элемент И 7, и первый формирователь 13 импульсов формирует импульс, поступающий через первый элемент ИЛИ В на счетный вход второго разр да счет чика 2 и на входы установки в О триггеров 4 и 5, которые по заднему фронту этого импульса устанавливаютс  в нулевое положение, при этом с входа второго элемента 11 задержки снимаетс  сигнал, и на его выходе сигнал не по вл етс . В счетчике 2 записываетс  число 1. При поступлении на входные шины 15 и 16 последующих импульсов кодов устройство . работает аналогично, только после каждой пары импульсов на входах 15 и 16 в счетчик 2 записываетс  каждый раз последующее нечетное число (т.е. 3,5,7...). После окончани  кода одного из чисел ( допустим кода, поступавшего на вход 15) элемент И 7 прекращает работу, так как триггер k находитс  в нулевом положении. Каждый из последующих импульсов, поступающих на вход 16, устанавливает триггер 5 в единичное состо ние. Сигнал с единичного выхода триггера 5 каждый раз запускает элемент 11.задержки. Через врем  задержки на выходе элемента 11 задержки по вл етс  сигнал, из которого формирователь 1 формирует импульс, поступающий па вход элемента 10 задержки и через элемент ИЛИ 8 на счетный вход второго разр да счетчика 2, записыг ва  в нем следующее нечетное число, и на входь1 установки в 0 триггеров 4 и 5,устанавлива  их в нулевое состо ние по своему заднему фронту. Через врем  задержки импульс с выхода элемента 10 задержки переписывает через элементы И группы 12 содержимое счетчика 2 в накапливающий сумматор 1. Кроме того, импульс с выхода формировател  Н проходит через элемент И 6 на вхо триггера 3, перевод  его в единичное состо ние. Аналогично работает устройство, если первым окончитс  код числа на входе 1б, только в этом случае срабатывает триггер 1, а триггер 5 находитс  в нулевом состо нии, не срабатывает элемент И 6, и триггер 3 остаетс  в нулевом состо нии. Таким.образом, после окончани  кодов обоих чисел в сумматоре 1 будет записана разность квадратов чисел , коды которых были поданы на входы 15 и 1б, При этом, если больше число, кодi которого подавалс  на вход 15 то сигнал имеетс  на выходе 18, если больше число, код
которого подавалс  на вход 1$, то сигнал имеетс  на выходе 174
Величина отставани  &t импульсов кода одного числа от соответствующих импульсов кода другого числа,допустима  при нормальной работе, onредел етс  из следующих временных соотношений :
.4aA,
10
где tj - врем  рт MOMeHta по влени  опережающего импульса кода-числа на входе до момента по влени  импульса на выходе элемента 11 задержки ;
1 -л.4:4-4tsV fc, ,
.х-И
где t«- врем  от момента по влени  опережающего импульса на входе до i момента, сброса элемента 11 задержки,
условие при котором не
Чпо вл етс  импульс на выходе элемента 11 задержки, если имеютс  импульсы кодов чисел на обоих вхЬдах 15 и 16, т.е.
.).J.9 4. -j/vt- -t V ср VJM ь
t +4- 4.4.)1 у ,
л«1 V
СБр сБр -СБР;
Ср
Ы
где - врем  сброса триггера (5 t9 - врем  исчезновени  сигнала на свр
выходе элемента ИЛИ 9; - врем  установки элемента 11 задержки в исходное положение при исчезновении сигнала на его входе,,
.,p-t; ср
4.4С9).9 .1 . СБр СБр серНеравенство длительностей импульсов кодов чисел не вли ет на работу устройства.
Дополнительное введение триггера , элементов И, ИЛИ и задержки двух формирователей импульсов и новых св зей выгодно отличает предлагаемое устройство от известного, так как рассбгласование по времени импульсов кода или неравенство их длительностей не приводит к ложной работе, и, кроме того, в группе элементов И Применены двухаходовые элементы вместо трехвходрвых.
2ff
/f

Claims (1)

  1. УСТРОЙСТВО ДЛЯ ВЫЧИСЛЕНИЯ РАЗНОСТИ КВАДРАТОВ ДВУХ ЧИСЕЛ,содержащее. накапливающий сумматор, счетчик, первый и второй триггеры, первый элемент И, первый элемент ИЛИ, первый элемент задержки и группу элементов И, причем информационные входы накапливающего сумматора соединены соответственно с выходами элементов И группы, первые входы элементов И группы соединены соответственно с разрядными выходами счетчика, вторые входы элементов И группы соединены с выходом первого элемента задержки, вход второго разряда счетчика соединен с выходом первого элемента ИЛИ, а выход первого элемента И соединен с входом установки в 1 первого триггера, прямой и ин версный выходы которого являются знаковыми выходами устройства, о т л Ич а ю щ е е с я тем, что, с целью повышения надежности работы, в него введены третий триггер, второй элемент И, второй элемент,ИЛИ, второй элемент задержки, первый и второй формирователи импульсов, причем входы установки в 1 второго и третьего триггеров являются первым и вторым информационными входами устройства соответственно, входы установки в 0 второго и третьего триггеров соединены с выходом первого элемента ИЛИ, прямой выход второго триггера соединен с первыми входами второго элемента И и второго элемента ИЛИ, выход второго элемента И соединен с входом первого формирователя импульсов, выход которого соединен с первым входом первого элемента ИЛИ, прямой выход третьего триггера соединен с вторыми входами второго элемента И, второго элемента ИЛИ и с первым входом первого элемента И, выход второго элемента ИЛИ соединен с входом второго элемента задержки, выход которого соединен с входом второго формирователя импульсов, выход второго формирователя импульсов соединен с входом первого элемента задержки и , с вторыми входами первого элемента И и первого элемента ИЛИ.
    I пы соединены с выходом первого элемента задержки, вход второго разряда счетчика соединен с выходок первого элемента ИЛИ, а выход первого 5 элемента И соединен с входом установки в 1 первого триггера, прямой и инверсный выходы которого являются знаковыми выходами устройства, введены третий триггер, вто10 рой элемент И, второй элемент ИЛИ, второй элемент задержки, первый и второй формирователи импульсов, причем входы установки в 1 второго и третьего триггеров являются 15 первым и вторым информационными входами устройства соответственно, входы установки в О второго и третьего триггеров соединены с выходом . первого элемента ИЛИ, прямой выход 20 второго триггера соединен с первыми входами второго элемента Ии второго ( элемента ИЛИ , выход второго элемента И соединен с входом первого формирова-. теля импульсов, выход которого сое25 динен с первым входом первого элемента ИЛИ, прямой выход третьего триггера соединен с вторыми входами второго элемента И, второго элемента ИЛИ и с первым входом первого эле30 мента И, выход второго элемента ИЛИ соединен с входом второго элемента задержки, выход которого соединен с входом второго формирователя импульсов, выход второго формирователя им3 пульсов соединен с входом первого элемента задержки и с вторыми·входами первого элемента Ии первого элемента ИЛИ.
SU823376869A 1982-01-07 1982-01-07 Устройство дл вычислени разности квадратов двух чисел SU1024905A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823376869A SU1024905A1 (ru) 1982-01-07 1982-01-07 Устройство дл вычислени разности квадратов двух чисел

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823376869A SU1024905A1 (ru) 1982-01-07 1982-01-07 Устройство дл вычислени разности квадратов двух чисел

Publications (1)

Publication Number Publication Date
SU1024905A1 true SU1024905A1 (ru) 1983-06-23

Family

ID=20990578

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823376869A SU1024905A1 (ru) 1982-01-07 1982-01-07 Устройство дл вычислени разности квадратов двух чисел

Country Status (1)

Country Link
SU (1) SU1024905A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР N «30389, кл. G 06 F 7/38, 197. 2. Авторское свидетельство СССР № 780006, кл. G Об F 7/38, 1978 (прототип). *

Similar Documents

Publication Publication Date Title
SU1024905A1 (ru) Устройство дл вычислени разности квадратов двух чисел
SU470922A1 (ru) Устройство дл счета импульсов
SU1148116A1 (ru) Многовходовое счетное устройство
SU1087995A1 (ru) Устройство дл вычислени разности число-импульсных кодов
SU505975A1 (ru) Устройство дл защиты цифровых приборов подекадно-след щего уравновешивани от переполнени
SU1187253A1 (ru) Устройство для временной привязки импульсов
SU468237A1 (ru) Устройство дл сравнени чисел
SU752811A1 (ru) Устройство проверки счетчиков
SU1529444A1 (ru) Двоичный счетчик
SU1430970A1 (ru) Устройство дл суммировани длительностей импульсов
SU1612269A1 (ru) Устройство регистрации информации с координатной камеры
SU117503A1 (ru) Двоичный реверсивный счетчик с запуском триггеров по единичным входам
SU1103232A1 (ru) Многоканальное устройство приоритета
SU1019638A1 (ru) Цифро-частотный умножитель
SU1386991A2 (ru) Устройство дл вычислени квадрата и квадратного корн
SU1406790A1 (ru) Делитель частоты с переменным коэффициентом делени
SU563674A1 (ru) Устройство дл сравнени двоичных чисел
SU560222A1 (ru) Устройство дл преобразовани двоичного кода в код гре и обратно
SU370604A1 (ru) УСТРОЙСТВО дл СРАВНЕНИЯ СЛЕДУЮЩИХ ДРУГ ЗА ДРУГОМ ЧИСЕЛ
SU1159031A2 (ru) Устройство дл выполнени быстрого преобразовани Фурье
SU1278889A1 (ru) Устройство дл определени медианы
SU892737A1 (ru) Счетное устройство
SU966913A1 (ru) Устройство контрол
SU511704A1 (ru) Устройство дл обнаружени сигналов
SU1256175A1 (ru) Устройство дл задержки импульсов