SU1256175A1 - Устройство дл задержки импульсов - Google Patents

Устройство дл задержки импульсов Download PDF

Info

Publication number
SU1256175A1
SU1256175A1 SU843851124A SU3851124A SU1256175A1 SU 1256175 A1 SU1256175 A1 SU 1256175A1 SU 843851124 A SU843851124 A SU 843851124A SU 3851124 A SU3851124 A SU 3851124A SU 1256175 A1 SU1256175 A1 SU 1256175A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
counter
output
trigger
inputs
Prior art date
Application number
SU843851124A
Other languages
English (en)
Inventor
Александр Константинович Уткин
Original Assignee
Предприятие П/Я В-2962
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2962 filed Critical Предприятие П/Я В-2962
Priority to SU843851124A priority Critical patent/SU1256175A1/ru
Application granted granted Critical
Publication of SU1256175A1 publication Critical patent/SU1256175A1/ru

Links

Landscapes

  • Pulse Circuits (AREA)

Abstract

Изобретение относитс  к радиотехнике и может быть использовно, наприГ8 мер, в радио- и гидролокации. Цель изобретени  - расширение функциональных возможностей устройства. Устройство срдержит триггер 1, счетчик 3, регистр 5, элементы И 6 и 7, реверсивный счетчик 8 и генератор 11 эталонной частоты. Введение элементов ИЛИ 2, 10 и 13, элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 4, элемента 9 сравнени  и образование новых функциональных св зей позвол ют оперативно управл ть изменением задержки. 2 ил. N3 С71 О5 ел фиг.1

Description

Изобретение относитс  к радиотехнике и может быть использовано в радио- и гидролокации , схемах временных дискриминаторов , устройствах автоматики.
Цель изобретени  - расширение функциональных возможностей за счет обеспечени  оперативного управлени  изменением задержки.
На фиг. 1 представлена схема устройства дл  задержки импульсов; на фиг. 2 - временные диаграммы сигналов в соответствующих точках схемы, по сн ющие работу устройства.
Устройство содержит триггер 1, первый элемент ИЛИ 2, счетчик 3, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 4, регистр 5, первый 6 и второй 7 элементы И, реверсивный счетчик 8, элемент 9 сравнени , второй элемент ИЛИ 10, генератор 11 эталонной частоты, счетный триггер 12, третий элемент ИЛИ 13, вход 14, выход 15, щины 16-18 сигналов управлени  и щину 19 кода задержки.
Выходы элементов И 6 и 7 соединены соответственно с входами пр мого и обратного счета реверсивного счетчика 8, перва  группа входов элемента 9 сравнени  соединена с выходами реверсивного счетчика 8, а втора  - с информационными входами регистра 5 и выходами счетчика 3, соединенного поразр дно своими информационными входами с инверсными выходами регистра 5. Первый вход элемента ИЛИ 2  вл етс  входом 14 устройства и соединен с тактовым входом регистра 5 и первым входом триггера 1, соединенного своим выходом с вторым входом элемента ИЛИ 2. Первый вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 4 соединен с выходом элемента ИЛИ 2, а выход - с входом обнулени  счетчика 3. Первый вход элемента ИЛИ 10 соединен с выходом счетчика 3, а второй - с выходом элемента 9 сравнени  и входом установки счетчика 3. Вход счетного триггера 12 соединен с выходом элемента ИЛИ 10 и вторым входом триггера 1, а выход  вл етс  выходом
15устройства и соединен с вторым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 4 и первыми входами элементов И 6 и 7, вторые входы которых соединены с шинами
16и 17 первого и второго сигналов управлени . Первый и второй входы третьего элемента ИЛИ 13 соединены соответственно с первым и вторым выходами реверсивного счетчика 8, третий вход соединен с шиной 18 третьего сигнала управлени , а выход - с входом установки реверсивного счетчика 3. Причем генератор 11 эталонной частоты соединен выходом со счетным входом счетчика 3, а информационные входы реверсивного счетчика 8  вл ютс  входом кода задержки.
Устройство работает следующим образом.
В исходном состо нии сигнал на входе устройства отсутствует, триггер 1 находитс  в нулевом состо нии, следовательно, на обоих
5
входах элемента ИЛИ 2 сигналы от, утству- ют, что ведет к отсутствию сигнала и на его выходе. Счетный триггер 12 находитс  в нулевом состо нии, следовательно, на обоих вхо- дах элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 4 сигналы отсутствуют, что ведет к отсутствию сигнала на его выходе, и счетчик 3 находитс  в режиме обнулени . В реверсивном счетчике 8 записан код числа, соответствующего времени задержки, на выходе элемен0 та 9 сравнени  и на выходе элемента ИЛИ 10 сигнал отсутствует. Сигналы управлени , поданные на шины 16-18, определ ют режим работы устройства.
При по влении на входе 14 входного импульса по его переднему фронту триггер 1 устанавливаетс  в единичное состо ние, при этом на обоих входах элемента ИЛИ 2 по вл ютс  сигналы, вследствие чего по вл етс  сигнал на его выходе и, следовательно на первом входе элемента ИСКЛЮЧАЮQ ЩЕЕ ИЛИ 4, что, в свою очередь, ведет к по влению сигнала на выходе элемента. По этому сигналу разрешаетс  работа счетчика 3, на счетный вход которого подаютс  импульсы с выхода генератора 11 эталонной частоты. На выходах счетчика 3 начи5 нает по вл тьс  код числа накопленных импульсов .
Если длительность входного импульса т меньще, чем врем  задержки t, то к моменту окончани  входного импульса в счетчике 3 накапливаетс  число импульсов, соответству0 ющее этой длительности. По задн ему фронту входного импульса код числа записываетс  в регистр 5. Триггер 1 при этом по-прежнему находитс  в единичном состо нии, следовательно , на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 4 имеетс  сигнал, разреша ющий работу счетчика 3.
При накоплении счетчиком 3 числа импульсов , соответствующего времени задержки , на его выходах по вл етс  код задержки, что приводит к по влению на
0 выходе элемента 9 сравнени  импульса, поступающего на входы триггера I и счетного триггера 12. По этому импульсу в счетчик 3 записываетс  инверсный код длительности входного импульса, записанного в регистре 5, и осуществл етс  установка триг5 гера 1 в нулевое состо ние, а счетного триггера 12 - в единичное состо ние, что приводит к по влению сигнала на втором входе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 4 и на выходе 15. При этом на обоих входах. элемента ИЛИ 2 сигнал отсутствует, сле0 довательно, на первом входе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 4 сигнал также отсутствует . Счетчик 3 продолжает работать, так как на выходе элемента ИСКЛ1ОЧАЮ- ЩЕЕ ИЛИ 4 по-прежнему имеетс  сигнал разрешени .
При поступлении на счетчик 3 числа импульсов , соответствующего длительности входного импульса, на его выходе переноса по вл етс  импульс, поступающий через элемент ИЛИ 10 на вход счетного триггера 12 и устанавливающий его в нулевое состо ние; на состо ние триггера 1 этот импульс вли ни  уже не оказывает, так как до его поступлени  триггер 1 находилс  в нулевом состо нии. На обоих входах элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 4 сигналы теперь отсутствуют , следовательно, сигнал на его выходе тоже отсутствует, поэтому счетчик 3 переводитс  в режим обнулени  до поступ лени  на вход 14 следующего импульса.
Если длительность входного импульса т больше, чем врем  задержки t, то при накоплении счетчиком 3 числа импульсов, соответствующего времени задержки, на его выходах по вл етс  код задержки, что приводит к по влению на выходе эле.мента 9 сравнени  импульса, поступающего на вход установки счетчика 3 и через элемент ИЛИ 10 на второй вход триггера I и вход счетного триггера 12. По этому импульсу в счетчик 3 записываетс  содержимое регистра 5, триггер 1 устанавливаетс  в нулевое состо ние , а счетный триггер 12 - в единичное, что приводит к по влению сигнала на втором входе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 4 и на выходе 15. При этом на первом входе элемента ИЛИ 2 и, следовательно, на первом входе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 4 по-прежнему имеетс  сигнал, что приводит к отсутствию сигнала на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 4, и следовательно, переводу счетчика 3 в режим обнулени .
По окончании входного импульса сигнал на первом входе элемента ИЛИ 2 и, следовательно , на первом входе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 4 отсутствует, что приводит к по влению сигнала на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 4, по которому разрешаетс  работа счетчика 3. При накоплении счетчиком 3 числа импульсов, соответствующего времени задержки, на его выходах по вл етс  код задержки, что приводит к по влению на выходе элемента 9 сравнени  импульса, поступающего на вход установки счетчика 3 и через элемент ИЛИ 10 на второй вход триггера 1 и вход счетного триггера 12. По этому импульсу в счетчик 3 записываетс  содержимое регистра 5, а счетный триггер 12 устанавливаетс  в нулевое состо ние; на состо ние триггера 1этот импульс вли ни  уже не оказывает, так как до его поступлени  триггер 1 находилс  в нулевом состо нии. На обоих входах элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 4 сигналы теперь отсутствуют , что ведет к отсутствию сигнала на его выходе и, следовательно, переводу счетчика 3 в режим обнулени  до поступлени  на вход 14 следующего импульса.
Таким образом, на выходе 15 через врем , равное времени задержки, формируетс  импульс, равный по длительности входному.
10
в зависимости от сигналов управлени  устройство может работать в режиме обеспечени  либо посто нной, либо измен ющейс  задержки (фиг. 2). В режиме обеспечени  посто нной задержки сигнал управлени  подаетс  на шину 18 и через элемент ИЛИ 13 поступает на вход установки реверсивного счетчика 8. Таким образом, последний находитс  в режиме записи и, следовательно, задержка остаетс  посто нной.
В режиме обеспечени  измен ющейс  задержки сигнал управлени  подаетс  либо на второй вход элемента И 6, либо на второй вход элемента И 7 через щины 16 и 17 соответственно. Сигналы управлени  откры15 вают тот или иной элемент И, и сигнал с выхода счетного триггера 12 поступает соответственно либо на вход пр мого счета, либо на вход обратного счета реверсивного счетчика 8. Таким образом, по заднему фронту каждого сигнала, по вл ющегос  на ходе счетного триггера 12, реверсивный счетчик 8 измен ет свое состо ние в большую или меньшую сторону, обеспечива  соответственно изменение времени задержки.
25

Claims (1)

  1. Формула изобретени 
    Устройство дл  задержки импульсов, содержащее триггер, счетчик, регистр, реверсивный счетчик, первый и второй элементы И, выходы которых соответственно
    соединены с входами пр мого и обратного счета реверсивного счетчика, генератор эталонной частоты, отличающеес  тем, что, с целью расширени  функциональных возможностей , в него введены первый, второй, третий элементы ИЛИ, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, счетный триггер, элемент сравнени , перва  группа входов которого соединена с выходами реверсивного счетчика, а втора  - с информационными входами регистра с выходами счетчика, соединенного поразр дно информационными входами с инверсными выходами регистра, первый вход первого элемента ИЛИ  вл етс  входом устройства и соединен с тактовым входом регистра и первым входом триггера, соединенного выходом с вторым входом первого элемента ИЛИ, первый вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединен с выходом первого элемента ИЛИ, а выход - с входом обнулени  счетчика, первый вход второго элемента ИЛИ соединен с выходом переноса счетчика, а второй - с выходом элемента
    сравнени  и входом установки счетчика, вход счетного триггера соединен с выходом второго элемента ИЛИ и вторым входом триггера, а выход  вл етс  выходом устройства и соединен с вторым входо.м элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и с первыми
    входами первого и второго элементов И, вторые входы которых соединены соответственно с шинами первого и второго сигналов управлени , первый и второй входы треть: г;; элемента ИЛИ соединены соответственно ; выходом переноса и выходом ззема ри нерсииного счетчика, третий соединен с шиной третьего сигна.ла управлени , а выход coexiiiiiehi с входом установки реверсивного
    счетчика, причем генератор эталонной частоты соединен выходом со счетным входом счетчика , а информационные входы реверсивного счетчика соединены с шинами кода задержки.
SU843851124A 1984-12-29 1984-12-29 Устройство дл задержки импульсов SU1256175A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843851124A SU1256175A1 (ru) 1984-12-29 1984-12-29 Устройство дл задержки импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843851124A SU1256175A1 (ru) 1984-12-29 1984-12-29 Устройство дл задержки импульсов

Publications (1)

Publication Number Publication Date
SU1256175A1 true SU1256175A1 (ru) 1986-09-07

Family

ID=21161204

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843851124A SU1256175A1 (ru) 1984-12-29 1984-12-29 Устройство дл задержки импульсов

Country Status (1)

Country Link
SU (1) SU1256175A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1001455, кл. Н 03 К 5/13, 1981. *

Similar Documents

Publication Publication Date Title
SU1256175A1 (ru) Устройство дл задержки импульсов
SU1193818A1 (ru) Преобразователь кода во временной интервал
SU1441402A1 (ru) Устройство дл мажоритарного выбора сигналов
SU1256182A1 (ru) Умножитель частоты следовани импульсов
SU1383463A1 (ru) Устройство дл формировани серии импульсов
SU1226655A1 (ru) Пересчетное устройство
SU1361527A1 (ru) Распределитель импульсов
SU1251352A1 (ru) Устройство дл мажоритарного выбора сигнала
SU1103352A1 (ru) Устройство дл формировани серий импульсов
SU1275745A1 (ru) Устройство задержки
SU1354194A1 (ru) Сигнатурный анализатор
SU1425825A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1277385A1 (ru) Г-триггер
SU1175030A1 (ru) Устройство дл контрол последовательности импульсов
SU1472908A1 (ru) Устройство дл контрол распределител импульсов
SU1241449A1 (ru) Селектор импульсов
SU1497741A2 (ru) Устройство управлени реверсивным счетчиком
SU1490711A1 (ru) Устройство дл подсчета числа импульсов в единицу времени
SU1411947A1 (ru) Формирователь импульсов
SU1387182A1 (ru) Программируемый многоканальный таймер
SU1406790A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1444939A1 (ru) Делитель частоты с переменным коэффициентом делени
SU503230A1 (ru) Устройство дл выравнивани логических уровней
SU1297032A1 (ru) Распределитель импульсов
SU1506524A1 (ru) Формирователь импульсов