SU1506524A1 - Формирователь импульсов - Google Patents

Формирователь импульсов Download PDF

Info

Publication number
SU1506524A1
SU1506524A1 SU874336523A SU4336523A SU1506524A1 SU 1506524 A1 SU1506524 A1 SU 1506524A1 SU 874336523 A SU874336523 A SU 874336523A SU 4336523 A SU4336523 A SU 4336523A SU 1506524 A1 SU1506524 A1 SU 1506524A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
switch
trigger
pulse
Prior art date
Application number
SU874336523A
Other languages
English (en)
Inventor
Владимир Александрович Добрыдень
Original Assignee
Украинский заочный политехнический институт им.И.З.Соколова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Украинский заочный политехнический институт им.И.З.Соколова filed Critical Украинский заочный политехнический институт им.И.З.Соколова
Priority to SU874336523A priority Critical patent/SU1506524A1/ru
Application granted granted Critical
Publication of SU1506524A1 publication Critical patent/SU1506524A1/ru

Links

Abstract

Изобретение относитс  к импульсной технике и может быть использовано в контрольно-измерительной технике и автоматике. Целью изобретени   вл етс  повышение точности формировани  импульсов за счет уменьшени  задержки выходных импульсов и обеспечени  правильного формировани  первого из них. Дл  этого в устройство введен коммутатор 1. Устройство также содержит счетчик 2 импульсов, дешифратор 3, коммутатор 4 и триггер 5. 2 ил.

Description

g
с:
f г.
сл
о
Од
сд
1ч9
4ik
Изобретение относитс  к импульс- Hoft технике и может быть использовано в контрольно-измерительной технике и автоматике.
Цель изобретени  - повышение на- Я9 иости устройства путем его упро- щв1шл к томности формировани  импульсов п .ем уменьшени  задержки пыходных импульсов и обеспечени  правильного формировани  neiieorc i mn
На фиг. приведена функциочаль- иа схема формировател  импульсов; не фиг.2 - временные диаграи м, ил- лшстрирующие работу устройстиа при TJ-3, р- |.
Устрой тво содержит коммутатор 1, счетчик 2 импульсов,дешифратор 3, коммутатор 4, триггер 5, входаую т ну 6 и виходную шину 7.
Информационный вход коммутатора 1 гсадннен с входной шиной 6 и С-вхо- аом тркгтера 5, первый и второй выходы коммутатора 1 соединены соответственно счетным входом и входом . установки в нуль счетчика 2 нмпуль- соз, выходы которого подключены к ходам дешифратора 3 Нулевой выход дешифратора 3 соединен с S-BXO- док триггера 5, а остальные выходы - .с входами коммутатора 4, первый, выход которого соединен с К- входоМ триггера 5, а второй с управл ющим входом 6 коммутатора 1, выход триг- г-ар« 5 подключен к выходной шине 7.
Ксзммутатор 1 подключает вход ус- либо к первому выходу (т.е к счетному входу счетчика импульсов 2) прч кулевом сигнале на управл ю- щем входе, либо к второму выходу (к входу установки в О счетчика € пульсов 2) при одиночном сигнале.
Счетчик 2 импульсов - двоичный накапливающий счетчик, его ёмкость должна быть достаточной дл  записи значени  m+n-1 (m, n - целые числа, задающие длительность и паузу между выходными импульсами в качестве пе- :) :одов входных импульсов) срабатывание его как при счете импульсов, так л при установке в О осуществлетс  по заднему фронту импульса.
Коммутатор 4 обеспечивает подключение его первого выхода к т-му выходу дешифратора 3, а второго выхода к пн-п-1-му выходу дешифратора 3. Триггер 5 - это тактирующий (синхро . ) К8 триггер, срабатывающий по
0
0
переднему фронту тактирующего и 4пульса, подаваемого на вход С,
Формирователь импульсов работает следующим образом.
Пусть заданы значени  т   п. Перед началом работы с помощью коьоиу- татора 4 подключают R-вход триггера 5 к т-му выходу, а управл ющий вход lcoм гyтaтopa t к т+п-1-му выходу де- 1й фратора 3.
Э исходном состо нии счетчик 2 (фиг.2в) и триггер 5 установлены в о, при этом |сигнал на нулевом выходе де(внфрат6ра имеет единичный уровень (фиг.2е) а сигналы на выходах коммутатора 4-нулев9Й уровень, таким образом, вход устройства через коммутатор 1 подключен к счетному входу счетчика 2 юшульсов.
Первый входной инпульс устройства (фиг.2а) устанавливает (по переднему фронту) триггер 5 в состо йие t, с этого момента начинаетс  отсчет 5 первого выходного импульса (фиг.26), задним фронтом этот входной импульс записывает единицу в счегчик 2, при этом снимаетс  единичный уровень с S-входа триггерй 5. Предположим пока , что , . Ка ф(ый очередной входной импульс (фиг.2д) при этом добавл ет единицу в счетчик 2, -не из- Мен   состо ни  триггера 5.
Когда содержимое счетчика 2 достигает значени  ш, по вл етс  еди- нкчньШ (Сигнал на лервом выходе коммутатора 4 (фиг.2ж), поступающий на R-ВХОД триггера 5 так, что очеред ной m+1-й входной импульс возвра 0 щает (по перед;1ему фро11ту) триггер 5 в нулевое состо ние тем самьм мирование первого выходного мпуль- са длительностью 0( saKaHMUBaetCH и начинаетс  формирование первой паузы. При этом снова на S- и R- входах триггера 5 присутствуют сигналы нулевого уровн , т.е. снова каждый входной импульс, не мен   состо ни  т1 иггёра 5, увеличивает на единицу содержимое счетчика 2 импульсав. После поступлени  m+n-l-ro входного импульса по вл етс  единичный сигнал на втором выходе коммутатора 4 (фиг,2з), поступа иций на управл  - 55 щий вход коммутатора 1 и вход устройства оказываетс  подключенным к входу установки 3 нуль счетчика 2 импульсов. Теперь пн-п-й входной импульс (фиг. 2г) устана ивает
5
5
0
51506524
(по заднему фронту) в нуль счет- иж , в результате чего на S-входе
т риггера 5 устанавливаетс  сигнал еднничного уровн , так что следую- ций, B4-IH-1-4 входной импульс снова уста а пивает (по переднему фронту) триггер 5 в , заканчива  тем са- мьм ф ч мирование первой паузы дли- тельвостью V, и начинает формиройа- ние второго выходного иинульса.
Аналогично рпбпгает у -тройство и в случп з Я И11К .

Claims (1)

  1. Фop шpoвaииe следуио их выходных импульсов и пауз между ними осуществл етс  точно также. Формула изобрете. ни 
    Формирователь импульсов, содер-  са|ций счетчик импульсов, .выходы кото то вх вь тр к щ ни
    10 ва ро ко и го
    f5 ши во л 
    20
    вьи вх сч
    торого соединены с входами дбшифрв- тора, выходы которого подключены к входам первого коммутатора, первый вькод которого соединен с R-входом триггера, выход которого подключен к выходной шине, отличающийс  тем, что, с целью повьовф- ни  надежности и точности формировани  импульсоБ в него введен второй коммутатор, информационный вход которого соединеи с аходвой шиной и С-входом григ J, S-вхуд когоро го подключен к выходу дешифратора , rjpis этом второй выход первого коммутатора соединен с л юцим входом второго коммутатора.
    20
    вьигоды которого соединены со счетюл входом и входом установки в О счет чика импульсов.
SU874336523A 1987-10-27 1987-10-27 Формирователь импульсов SU1506524A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874336523A SU1506524A1 (ru) 1987-10-27 1987-10-27 Формирователь импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874336523A SU1506524A1 (ru) 1987-10-27 1987-10-27 Формирователь импульсов

Publications (1)

Publication Number Publication Date
SU1506524A1 true SU1506524A1 (ru) 1989-09-07

Family

ID=21339466

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874336523A SU1506524A1 (ru) 1987-10-27 1987-10-27 Формирователь импульсов

Country Status (1)

Country Link
SU (1) SU1506524A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское овацетепьстьо СССР s 1008894, Ю1. Н 03 К 3/64, i9«1. *

Similar Documents

Publication Publication Date Title
SU1506524A1 (ru) Формирователь импульсов
SU1157675A1 (ru) Устройство дл определени разности частот следовани двух серий импульсов
SU991588A1 (ru) Устройство дл формировани временных интервалов
SU1444939A1 (ru) Делитель частоты с переменным коэффициентом делени
SU506888A1 (ru) Преобразователь скорости перемещени в код
SU953712A1 (ru) Устройство дл выделени импульса из непрерывной импульсной последовательности
SU1226638A1 (ru) Селектор импульсов
SU1218457A1 (ru) Устройство дл сравнени импульсных сигналов
SU1457160A1 (ru) Управл емый делитель частоты
SU1018215A1 (ru) Формирователь импульсов
SU1012196A1 (ru) Цифрова след ща система
SU944114A2 (ru) Генератор импульсов с управл емой частотой
SU1361527A1 (ru) Распределитель импульсов
SU1285577A1 (ru) Устройство синхронизации
SU1524037A1 (ru) Устройство дл формировани синхроимпульсов
SU805483A1 (ru) Устройство дл задержки импульсов
SU1140234A2 (ru) Генератор последовательности импульсов
SU1411947A1 (ru) Формирователь импульсов
SU1175021A1 (ru) Устройство дл контрол последовательности импульсов
SU1158968A1 (ru) Устройство дл коррекции сигналов времени
SU1737714A1 (ru) Управл емый делитель частоты
SU1150745A1 (ru) Устройство дл обнаружени потери импульса
SU1312743A1 (ru) Устройство дл декодировани кода Миллера
SU1132346A1 (ru) Формирователь пачек импульсов
SU924840A1 (ru) Устройство дл синхронизации импульсов