SU1158968A1 - Устройство дл коррекции сигналов времени - Google Patents

Устройство дл коррекции сигналов времени Download PDF

Info

Publication number
SU1158968A1
SU1158968A1 SU823483706A SU3483706A SU1158968A1 SU 1158968 A1 SU1158968 A1 SU 1158968A1 SU 823483706 A SU823483706 A SU 823483706A SU 3483706 A SU3483706 A SU 3483706A SU 1158968 A1 SU1158968 A1 SU 1158968A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
input
trigger
flip
outputs
Prior art date
Application number
SU823483706A
Other languages
English (en)
Inventor
Борис Николаевич Балясников
Станислав Алексеевич Новожилов
Александр Михайлович Парфенов
Яков Борисович Свердлов
Original Assignee
Предприятие П/Я В-2203
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2203 filed Critical Предприятие П/Я В-2203
Priority to SU823483706A priority Critical patent/SU1158968A1/ru
Application granted granted Critical
Publication of SU1158968A1 publication Critical patent/SU1158968A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

1. УСТРОЙСТВО ДЛЯ КОРРЕКЦИИ. СИГНАЛОВ ВРЕМЕНИ, содержащее последовательно соединенные генератор импульсрв и задержки, последовательно соединенные элемент ИЛИи делитель частоты,а также RS-триггер и элементы И, первые входы которых подключены к соответствующим отводам линии задержки, выходы элементов И подсоединены к соответствующим входам элемента ИЛИ, а 5-вход и R- вход RS-триггера  вл ютс  соответственно пр мым и инверсньм входами кода знака коррекции устройства, отличающеес  тем, что, с целью повьппени  точности коррекции сигналов времени, введены последовательно соединенные дополнительный RS-триггер, формирователь управл ющих , сигналов переключени  отводов линии задержки и счетчик импульсов,-а также блоки триггеров, при этом тактовый вход формировател  управл ющих сигналов перекгаоченич отводов линии задержки подключен к выходу делител  частоты, пр мой и инверсный информационные входы формировател  зттравл ющих сигналов переключени  отводов линии задержки подключень соответственно к йр мому и инверсному выходам RS-триггера, первые и вторые нулевые установочные входы, первые и вторые единичные установочные входы и D-входы блоков триггеров подключены к соответствующим управл юш м выходам формировател  управл ющих сигналов переключени  отводов линии задержки, отводы линии задержки подсоединены к пр мым и инверсным счетным входам соответствующих блоков триггеров, цервые и вторые выходы которых подсоединены соответств енно к вторым и третьим входам соответствующих элементов И, а выход счетчика импульсов подсоединен к R-входу дополнительного R3-триггера, при (Л чем S-вход дополнительного RS-триггера - вл етс  запускающим входом устройства. 2. Устройство по п. 1, отличающеес  тем, что .блоки триггеров содержат первый и второй D-триггеры, причем 5-входы первого ел и второгоD-триггеров  вл ютс  сооо со ответственно первым и вторым единичными входами блоков триггеров, Р-вхоО5 ды первого и второго D -триггеров  в00 л ютс  соответственно первым и вторым нулевыми установочными входами блоков триггеров, С-вход первого D-триггера и С-вход второго D-триггера  вл ютс  соответственно инверсным и пр мым счетными входами блоков триггеров, I) -вход первого Г-триггера  вл етс  13-входом блоков триггеров, а пр мые .выходы первых и вторых .D-триггеров  вл ютс  соответственно первым и втор.ым выходами блоков триггеров.

Description

Изобретение относитс  к измерительной технике и может быть исполь зовано при построении высокоточных систем синхронизации сигналов времени « . Известно устройство дл  коррек ции сигналов времени, содержащее генератор импульсов, линию задержки , вход которой подключен к выходу генератора дашульсов, первые элекен ты И, первые входы которых подключе ны к отводам линии задержки, делитель частоты, вход Которого через первый элемент ИЛИ подкдночен к выхо дам первых элементов И, реверсивный регистр сдвига, выходы которого сое динены со вторыми входами первых эл ментов И, BTopbie элементы И, выходы которых соединены с входами реверси ного регистра сдвига, триггер, вьгходы которого соединены с первыми входами вторых элементов И, второй элемент ИЛИ, первый вход которого  вл етс  запускающим входом устройства дл  коррекции сигналов времени , и регистр пам ти, вход которого  вл етс ВХОДОМ кода знака коррекции устройства дл  коррекции сиг налов времени Ci3. Недостатком известного устройства дл  коррекции сигналов времени  вл етс  низка  точность коррекции сигналов времени, . . Наиболее близким техническим рещением к изобретенио  вл етс  устройство дл  коррекции сигналов времени , содержащее последовательно соединенные генератор импульсов и линию задержки, последовательно сое диненные элемент ШШ и делитель час тоты, а также RS-триггер и элементы И, первые входы которых подключены к соответствующим отводам линии задержки, выходы элементов И подсоедийены к соответствующим входам элемента ИЛИ,а S-вход и R,-вход Я5-тригГера  вл ютс  соответственно пр мым и инверсным вxoдa aI кода зна ка коррекции устройстеа, пр мой и инверсный выходы РЗ-Триггера соотйетственно через первый и второй до полнительные элементы И подсоединены к первому и второму уарйвл ющим входам реверсивного реийстра сдвига выходы разр дов которого подсоедине ны ко вторым, входам соответствующих элементов И, выход регистра пам ти через блок вычислени .периода кор682 рекции и сумматор подсоединен к первому ВХОДУ блока сравнени , второй вход которого подключен к выходу делител  частоты и тактовому входу дополнительного регистра, выход и управл ющий вход которого подсоединены соответственно к другому входу сумматора и выходу элемента ИЛИ, а вьпсод блока сравнени  подсоединен к объединенным вторым входам первого и второго дополнительных элементов И и входу элемента ИЛИ С25. .1 Недостатком известного устройства дл  коррекции сигналов времени  вл етс  низка  точность коррекции сигналов времени. Цель-изобретени  --повьшение точности коррекции сигналов времени. Поставленна  цель достигаетс  тем, что в устройство дл  коррекции сигналов времени, содержащее последовательно соединенные генератор имлульсов и линию задержки, последовательно соединенные элемент ИЛИ и делитеэть частоты, а также f 5-триггер и элементы И, первые входы которых подключены к соответствующим отводам линии задержки, выходы элементов И подсоединены к соответствующим вхо- дам элемента ИЛИ, а 5-вход и R-вход RS-TpHrrepa  вл ютс  соответственно пр мым и инверсным входами кода знака коррекции- устройства, введены последовательно соединенные дополннтельный RS-триггер, формирователь управл ющих сигналов переключени  отводов линии задержки и счетчик импульсов , а также блоки триггеров, при этом тактовый вход формировател  управл ющих сигналов переключени  отводовлинии задержки подключен к вьЬсоду делител  частоты, пр мой и инверсный информационные входы форми )овател  управл ющих сигналов переключени  отводов линий задержки подключены соответственно к пр мому и инверсному выходам RS-Триггера, первые и .вторые нулевые установочные входы, первые и вторые единичные установочные входы и 0-входы блоков триггеров подключены к соответствующим управл юпцш выходам формировател  управл к цих сигналов переключени  отводов линии задержки, отводы лиНИИ задержки подсоединены к пр мым и инверсным входам соответствующих блоков триггеров, первые и вторые вькоды которыхподсоединены соответственио к вторым и третьим входам соответствующих элементов И, -а выход счетчика импульсов подсоединен к R-входу дополнительногаЯЗ-триггера, причем S-вход дополнительного R5 триггера  вл етс  запускающим sxoдом устройства. При этом блоки триггеров содержат первый и второй D-триггеры, причем 5-входы первого и второго D-триггеров  вл ютс  соответственно первым и вторым единичньмивходами блоков триггеров, Rвходы первого и второго В-триггеров  вл ютс  соответственно первым и вторым нулевыми установочными входа ми блоков триггеров, С-вход первого Б-триггера и С-вход второго D-триггера  вл ютс  соответственно инверс- ным и пр мым счетными входами блоков триггеров, D-вход первого З - триггера  вл етс D-входом блоков триггеров, а пр мые выходы первых и вторых D-триггеров  вл ютс  соответственно первым,.и вторым выходами блоков триггеров.
На чертеже приведена структурна  электрическа  схема устройства дл  коррекции сигналов времени.
Устройство дл  коррекции сигналов времени содержит генератор 1 импульсов, линию задержки 2, элементы И 3-6, элемент HJTIi 7, делитель 8. частоты, блоки триггеров счетчик 13 импульсов, формирователь 14 управл ющих сигналов переключени  отводов линии задержки, .Р3 триггер 15 и дополнительный RS-триггер 16.
Устройство дл  коррекции сигналов времени работает следующим образом,
В исходном состо нии ко .входу делител  8,частоты может быть подключен любой отвод линии 12 задержки , например лретий. Это означает, что. формирователь 14 находитс  в таком состо нии, что с управл ющи вькодов подает на первые и вторые 1)триггеры блоков триггеров 9r-J2, сигн&лы, при | оторых первый и второй D-триггеры блока триггеров 1} {сох5тзэетству1ощие третьему отводу линии задержки ) наход тс  в единичном состо нии, а первые и вторые J -триггеры блоков триггеров 9, 10 и 12 йа-« ход тс  в нулевом состо нии. ЭЛв мент И 5 открыт по второму и третьег му входам, а элементы И 3, 4 и эле- мент И 6 закрыты по второму и третьему входам. Импульсы с выхода генератора 1 через третий отвод линии 2 задержки, элементИ 5 и элемент ИЛИ поступа.ют на вход делител  8 частоты
Величина коррекции (поправкиj в цифровом коде записьюаетс  в счетчике .
Знак коррекции определ етс  состонием р5-триггера 15, управл емого сигналами с пр мого и инверсного входов кода знака коррекции. Пусть RS-триггер 15 находитс  в состо нии, определ ющем ввод кода коррекции .в сторону запаздывани . При поступлений нал а на запускающий вход устройства дл  коррекции сигналов времени дополнительньй RS-триггер 16 подает на управл ющий вход формиро- вател  14 потенциал, перевод щий формирова тель 14. в состо ние ввода кода коррекции. С приходом на тактовьй вход формировател  14 первого тактирующего импульса с выхода делител  8 частоты формирователь 14 подает на и-входы первых D-триггеров блоков триггеров единичный сигнал , а также подает на 5-вход и R-вход второго Г-триггера блока триггеров 12 (соответствующего четвертому отводу линии 2 задержки Jсоответственно нулевой и единичный сигналы. Второй р-триггер блока триггеров I2 устанавливаетс  в единичное состо ние , открыва  элемент И б по третьему входу. .
С приходом следующего тактирующего импульса на тактовьй вход формировател  14 на R-входе первого В-триггера блока триггеров 12 нулевой сигнал мен етс  на единичный сигнал и первым же импульсом ( отри цательным перепадом ) с четвертого отвода линии 2 задержки первый Dтриггер блока триггеров 12 переводитс  в единичное состо ние.. При этом элемент И 6 открыт по второму и третьему входам, обеспечива  прохождение импульсов с четвертого отвода линии 2 задержки на вход делител  8 частоты. Таким образом, на вход делител  8 частоты поступают импуАьсы с третьегои четвертого отводов линии 2 задержки
С приходом следующего тактирующего импульса на тактовый вход формировател  14 на S-входе второго i)-триггера блока триггеров 1 1 соответствующего третьему отводу ли- 5 НИИ 2 задержки нулевой сигнал измен етс  на единичный сигнал и первым же импульсом (положительным пер падом ) с четвертого отвода линии 2 задержки второй D-триггер блока триггеров 11 переводитс  в нулевое состо ние, отключа  от входа делител  8 частоты третий отвод линии задержки Тем самым производитс  коррекци  сигнала времени на один дискрет в сторону запаздьгоаний. Со следующим тактирующим импульсом поступающим на тактовый вход формировател  14, на вход счетчика 13 поступает импульс, ув,еличивающий его содержимое на единицу. На этом цикл работы устройства дл  коррекции сигналов времени по коррекции сигнала времени на один диск рет в сторону запаздьгоани  заканчиваетс . Если в этом цикле счетчик переполн етс , то на его выходе воз никает импульс, перевод щий дополни тельньпЧ R5-триггер 16 в нулевое состо ние и на соответствующий вход формировател  1Д поступает сигнал, запрещающий дальнейшую коррекцию сигналов времени. Если же счетчик не переполнен, то работа устройства дл  коррекции сигналов времени повтор етс  с той разницей, что осуществл етс  переключение сигнала, поступающего на вход делител  8 час тоты с четвертого отвода линии 2 задержки -на следующий (которым в да ном случае  вл етс  первый отвод и т.д. ). Таким образом обеспечиваетс  коррекци  сигналов времени на любое количество дискретов в сторону запаздьтани . При поступлении кода знака, соответствующего коррекции сигнала времени в сторону опережени , устройство дл  коррекции сигналов времени переводитс  в режим работы, при котором осуществл етс  коррекij (HH сигналов времени в сторону опе режени . Пусть устройство дл  коррекции сигналов времени находитс  в том же начальном состо нии, что и при рассмотрении его работы при коррекции в сторону запаздывани . После поступлени  сигнала на за пускающий вход устройства дл  коррекции сигналов времени дополнительньй Р5.-триггер 16 подает на уп равл ющий вход формировател  14 по тенциал,, перевод щий формирователь 68 в состо ние ввода кода коррекции. С приходом на тактовый вход формировател  14 первого тактирующего импульса фррмирователь 14 подает наD-вход первого D-триггера блока триггеров 10 (соответствующего второму отводу линии 2 задержки ) единичный сигнал, а .на D-вход первого D-триггера блока триггеров 11 нулевой сигнал. Одновременно формирователь 14 подает на R-вход и 5-вход второго D-триггера блока триггеров 10 соответственно единичный и нулевой сигналы, тем самым устанавлива  его в единичное состо ние и открыва  элемент И 4 по третьему входу. С приходом очередного тактирующего импульса на тактовь1й вход формировател  14 на R-входе первого D-триггера блока триггеров 10 нулевой сигнал мен етс  на единичный сигнал и первым же отрицательным перепадом импульса со второго отвода линии 2 задержки первыйР-триггер блока триггеров 10 переводитс  в единичное состо ние, от15рьша элемент И 2 по второму входу. При этом на вход делител  8 частоты одновременно поступают импульсы со второго и третьего отводов линии 2 задержки. С приходом след тзщего тактирующего импульса на тактовый вход формировател  14 на 5-входе первого D-триггера блока триггеров 1 нулевой сигнул мен етс  на., единичный сигнал и первым же отрицательным перепадом импульса с-третьего отбода линии 2 задержки первый Б-триггер блока триггеров 11 переводитс  в нулевое состо ние, отклю,ча  третий отвод ли-НИИ 2 задержки от входа делител  8 частоты Тем самым производитс  коррекци  сигнат вр емени на один дискрет в сторону опережени . Если счетчик 13 не переполнен, то работа устройства дл  коррекции сигналов времени повтор етс  с той разницей, что теперь осуществл етс  переключение сигнала , поступающего на вход делител  8 частоты со второго отвода линии 2 задержки на первый отвод, а далее с первого отвода линии 2 задержки на предьщущий отвод, т.е. последний отвод линии 2 задержки и т.д. Таким образом, устройство дл  коррекции сигналов времени обеспечивает коррекцию сигнала времени на любое количество дискретов в сторону
7n
опережени , так же как и в сторону /. запаздывани .
В предложенном устройстве ,пит  коррекции сигналов, времени происходит подключение ко входу делител  8 частоты следующего отвода линии 2 задержки при сохранении предьщущего отвода также подключенным, и уже только через промежуток времени, обеспечивающий окончание переходных процессов, производитс  отключение предьиущего отвода. Благодар  этому увеличиваютс  временные интервалы, в течение которых должно происходить подключение последующего и отключение предыдущего отвода линии 2 за-
8
держки, дл  обеспечени  нормальной работы устройства дл  коррекции сигналов времени. Дальнейшее увеличение указанных временйых интервалов
по сравнению с прототипом достигаетс  таким построением блоков триггеров 9-12, что их задержка срабатывани  составл ет задержку срабатывани  только одного триггера.
Увеличение зтих интервалов приводит к возможности увеличени  частоты генератора 1 импульсов по сравнению с прототипом, а следовательно , к повышению точности коррекции
сигналов времени приблизительно в 5 раз.
у k ч/ tx V7 W V/ Ч
а15
&J

Claims (2)

1. УСТРОЙСТВО ДЛЯ КОРРЕКЦИИ. СИГНАЛОВ^ВРЕМЕНИ, содержащее последовательно соединенные генератор импульсов и линию задержки, последовательно соединенные элемент ИЛИи делитель частоты,а также RS -триггер и элементы И, первые входы которых подключены к соответствующим отводам линии задержки, выходы элементов И подсоединены к соответствующим входам элемента ИЛИ, а 5-вход и Rвход RS-триггера являются соответственно прямым и инверсным входами кода знака коррекции'устройства, отличающееся тем, что, с целью повышения точности коррекции сигналов времени, введены последовательно соединенные дополнительный RS-триггер, формирователь управляющих. сигналов переключения отводов линии задержки и счетчик импульсов, а также блоки триггеров, при этом тактовый вход формирователя управляющих сигналов переключения отводов линии задержки подключен к выходу делителя частоты, прямой и инверсный информационные входы формирователя управляющих сигналов переключения отводов линии задержки подключены соответственно к Прямому и инверсному выходам RS-триггера, первые и вторые нулевые установочные входы, первые и вторые единичные установочные входы и D-входы блоков триггеров подключены к соответствующим управляющим выходам формирователя управляющих сигналов переключения отводов линии задержки, отводы линии задержки подсоединены к прямым и инверсным счетным входам соответствующих бло ков триггеров, первые и вторые выходы которых подсоединены соответственно к вторым и третьим входам соответст вующих элементов И, а выход счетчика импульсов подсоединен к R-входу дополнительного RS-триггера, причем S-вход дополнительного RS—триггера является запускающим входом устройства.1
2. Устройство поп. 1, отличающееся тем, что блоки триггеров содержат первый и второй D—триггеры, причем 5-входы первого и второго Г—триггеров являются соответственно первым и вторым единичными входами блоков триггеров, R-входы первого и второго D -триггеров являются соответственно первым и вторым нулевыми установочными входами блоков триггеров, С-вход первого D-триггера и С-вход второго D-триггера являются соответственно инверсным и прямым счетными входами блоков триггеров,D -вход первого Р-триггера является D—входом блоков триггеров, а прямые выходы первых и вторых D-триггеров являются соответственно первым и вторым выходами блоков триггеров.
SU823483706A 1982-08-23 1982-08-23 Устройство дл коррекции сигналов времени SU1158968A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823483706A SU1158968A1 (ru) 1982-08-23 1982-08-23 Устройство дл коррекции сигналов времени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823483706A SU1158968A1 (ru) 1982-08-23 1982-08-23 Устройство дл коррекции сигналов времени

Publications (1)

Publication Number Publication Date
SU1158968A1 true SU1158968A1 (ru) 1985-05-30

Family

ID=21026710

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823483706A SU1158968A1 (ru) 1982-08-23 1982-08-23 Устройство дл коррекции сигналов времени

Country Status (1)

Country Link
SU (1) SU1158968A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 877466, кл. С 04 С 3/00, 1980, 2. Авторское свидетельство СССР № 980264,кл. Н 03 К 5/00,1981 (прототип. *

Similar Documents

Publication Publication Date Title
US4023110A (en) Pulse comparison system
US3072855A (en) Interference removal device with revertive and progressive gating means for setting desired signal pattern
SU1158968A1 (ru) Устройство дл коррекции сигналов времени
US3781691A (en) Pulse repetition frequency filter circuit
SU1457160A1 (ru) Управл емый делитель частоты
SU1432751A1 (ru) Фазовый синхронизатор
SU1175021A1 (ru) Устройство дл контрол последовательности импульсов
SU1157675A1 (ru) Устройство дл определени разности частот следовани двух серий импульсов
SU1264328A1 (ru) Импульсный ключ с запоминанием сигнала управлени
CA1079368A (en) Tone detection synchronizer
SU1019634A1 (ru) Устройство дл переключени каналов
SU1298887A1 (ru) Распределитель импульсов
SU1506524A1 (ru) Формирователь импульсов
SU1027639A1 (ru) Устройство дл дискретной регулировки фазы
SU567214A1 (ru) Устройство дл синхронизации фазы двух цифровых последовательностей
SU951711A1 (ru) Цифровой делитель частоты следовани импульсов
SU1262405A1 (ru) Устройство дл измерени отношени частот последовательностей импульсов
SU511722A1 (ru) Распределитель импульсов
SU383218A1 (ru) Устройство определения длительности элементарной посылки телеграфных сообщений с различными скоростями телеграфирования
SU1091162A2 (ru) Блок приоритета
SU421132A1 (ru) Делитель с переменным коэффициентомделения
SU1261097A1 (ru) Устройство дл контрол генераторов импульсов
SU1243129A1 (ru) Резервированный делитель частоты
SU1277389A1 (ru) Управл емый делитель частоты
SU1187253A1 (ru) Устройство для временной привязки импульсов