SU457158A1 - Цифрова регулируема лини задержки - Google Patents

Цифрова регулируема лини задержки

Info

Publication number
SU457158A1
SU457158A1 SU1751606A SU1751606A SU457158A1 SU 457158 A1 SU457158 A1 SU 457158A1 SU 1751606 A SU1751606 A SU 1751606A SU 1751606 A SU1751606 A SU 1751606A SU 457158 A1 SU457158 A1 SU 457158A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
delay line
counter
output
adjustable delay
Prior art date
Application number
SU1751606A
Other languages
English (en)
Inventor
Валентин Григорьевич Чулошников
Юрий Алексеевич Иванов
Original Assignee
Предприятие П/Я В-2962
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2962 filed Critical Предприятие П/Я В-2962
Priority to SU1751606A priority Critical patent/SU457158A1/ru
Application granted granted Critical
Publication of SU457158A1 publication Critical patent/SU457158A1/ru

Links

Landscapes

  • Measurement Of Velocity Or Position Using Acoustic Or Ultrasonic Waves (AREA)

Description

1
Изобретение относитс  к радиотехнике и может быть использовано в радиолокации и гидролокации при измерении координат объектов .
Известна цифрова  регулируема  лини  задержки, содержаща  генератор счетных импульсов, выход которого через двухвходовую схему совпадени  подсоединен ко входу рабочего счетчика, выходы всех разр дов которого подключены к соответствующим входам схемы сравнени , ко вторым входам которой подключены выходы аналогичных разр дов управл ющего счетчика, а выход схемы сравнени  соединен с шиной нулевой установки рабочего счетчика.
Эта лини  задержки обладает плохой помехоустойчивостью и низкой надежностью при синхронном режиме работы.
С целью повышени  помехоустойчивости и надежности линии задержки при ее синхронном режиме работы выход схемы сравнени  подключен через введенный в предлагаемую линию задержки ключ, управл емый сигналом рассогласовани , ко входу управл ющего счетчика, а также к первому входу введенного триггера, на второй вход которого подаетс  задерживаемый импульс, единичный выход триггера соединен со вторым входом схемы совпадени .
На чертеже приведена блок-схема предлагаемой цифровой регулируемой линии задержки .
Лини  задержки содержит генератор 1
счетных импульсов, выход которого через двухвходовую схему 2 совпадени  подсоединен ко входу рабочего счетчика 3, выходы всех разр дов этого счетчика подключены к соответствующим входам схемы 4 сравнени ,
ко вторым входам последней подключены выходы аналогичных разр дов управл ющего счетчика 5.
Вход схемы 4 сравнени  соединен с шиной 6 нулевой установки рабочего счетчика 3.
Выход схемы 4 сравнени  подключен через ключ 7, управл емый сигналом рассогласовани , подаваемым на вход 8.
Первый вход триггера 9 соединен с выходом схемы 4 сравнени , а на второй вход
триггера (клемма 10) подаетс  задержанный сигнал.
Единичный выход триггера подключен ко второму входу схемы 2 совпадени . Лини  задержки включает в себ  выход 11.
Лини  задержки работает следующим образом .
В управл ющем счетчике 5 любым из известных способов до начала работы линии задержки записывают некоторое число «К, определ ющее требуемую предварительно устанавливаемую величину задержки К-Т, а в счетчик 3 в момент поступлени  на вход триггера 9 задерживаемого импульса - с клеммы 10, которые разрешают поступление счетных импульсов от генератора 1. Рабочий счетчик 3 суммирует поступающие на его вход импульсы до того момента, пока коды счетчика 3 и счетчика 5 не совпадут, что фиксируетс  с помощью схемы 4 сравнени , сигнал с выхода которой поступает на шину 6 нулевой установки счетчика 3 и триггера 9 и на вход ключа 7.
С выхода ключа 7 импульс поступает на счетный вход управл ющего счетчика 5 дл  сложени  (или вычитани ) только в том случае, если на управл ющем входе 8 ключа 7 находитс  разрешающий потенциал (сигнал рассогласовани ). Таким образом, смена числа «/С в счетчике 5 на «/С+Ь или «К-1 никогда не происходит одновременно с поступлением импульса на вход счетчика 3, в результате чего исключаютс  сбои в работе линии задержки.
Предмет изобретени 
Цифрова  регулируема  лини  задержки , содержаща  генератор счетных импульсов , выход которого через двухвходовую схему совпадени  подсоединен ко входу рабочего счетчика, выходы всех разр дов которого подключены к соответствующим входам схемы сравнени , ко вторым входам которой подключены выходы аналогичных разр дов управл ющего счетчика, а выход схемы сравнени  соединен с шиной нулевой установки рабочего счетчика, отличающа с  тем, что, с целью повышени  помехоустойчивости и надежности линии задержки при ее синхронном режиме работы, выход схемы сравнени  подключен через введенный в линию задержки ключ, управл емый сигналом рассогласовани , ко входу управл ющего
счетчика, а также к первому входу введенного триггера, на второй вход которого подаетс  задерживаемый импульс, единичный выход триггера соединен со вторым входом схемы совпадени .
SU1751606A 1972-02-25 1972-02-25 Цифрова регулируема лини задержки SU457158A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1751606A SU457158A1 (ru) 1972-02-25 1972-02-25 Цифрова регулируема лини задержки

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1751606A SU457158A1 (ru) 1972-02-25 1972-02-25 Цифрова регулируема лини задержки

Publications (1)

Publication Number Publication Date
SU457158A1 true SU457158A1 (ru) 1975-01-15

Family

ID=20504247

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1751606A SU457158A1 (ru) 1972-02-25 1972-02-25 Цифрова регулируема лини задержки

Country Status (1)

Country Link
SU (1) SU457158A1 (ru)

Similar Documents

Publication Publication Date Title
SU457158A1 (ru) Цифрова регулируема лини задержки
US4096471A (en) Method and apparatus for transfer of asynchronously changing data words
SU473120A1 (ru) Цифровой фазометр
SU444314A1 (ru) Многопозиционный компаратор частоты следовани импульсов
SU875625A1 (ru) Шифратор позиционного кода
SU425337A1 (ru) Устройство для выделения одиночного импульсам\
SU450308A1 (ru) Фазовый дискриминатор
SU1622857A1 (ru) Устройство дл контрол электронных схем
SU921094A1 (ru) Дес тичный счетчик
SU409385A1 (ru)
SU1522383A1 (ru) Цифровой генератор импульсов
SU439909A1 (ru) Устройство дл формировани импульсных последовательностей
SU1070692A1 (ru) Сенсорна клавиатура
SU117503A1 (ru) Двоичный реверсивный счетчик с запуском триггеров по единичным входам
SU607212A2 (ru) Устройство дл получени сигнала рассогласовани двух импульсных последовательностей
SU598224A1 (ru) Устройство дл задержки импульсов
SU1091162A2 (ru) Блок приоритета
SU1462493A1 (ru) Устройство дл контрол последовательности сигналов
SU966911A1 (ru) Устройство формировани импульсной функции равнозначности
SU421132A1 (ru) Делитель с переменным коэффициентомделения
SU485392A1 (ru) Цифровой временной дискриминатор
SU1394216A1 (ru) Устройство дл контрол распределител импульсов
SU966913A1 (ru) Устройство контрол
SU1325375A1 (ru) Устройство допускового контрол периода сигнала
SU437203A1 (ru) Формирователь импульсов