SU1580370A1 - Устройство дл контрол последовательности синхроимпульсов - Google Patents
Устройство дл контрол последовательности синхроимпульсов Download PDFInfo
- Publication number
- SU1580370A1 SU1580370A1 SU884606558A SU4606558A SU1580370A1 SU 1580370 A1 SU1580370 A1 SU 1580370A1 SU 884606558 A SU884606558 A SU 884606558A SU 4606558 A SU4606558 A SU 4606558A SU 1580370 A1 SU1580370 A1 SU 1580370A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- group
- trigger
- elements
- Prior art date
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
Изобретение относитс к вычислительной технике и может быть использовано в цифровых вычислительных устройствах. Цель изобретени вл етс расширение функциональных возможностей за счет контрол последовательностей с переменным периодом и переменной длительностью импульсов. Поставленна цель достигаетс за счет введени в устройство, содержащее группу элементов И группы 2 блоков контрол и группы 3 триггеров. 4 ил.
Description
(Л
с:
СД 00
о со vl
Изобретение относитс к вычислительной технике и может быть использовано в цифровых вычислительных устройствах,,
Целого изобретени вл етс расшире1 ние функциональных возможностей за счет контрол последовательностей с переменным периодом и переменной длительностью импульсово
На фиго 1 приведена функциональна схема устройства; на фиг.2 - схема блока синхронизации; на фиг.З - схема блока контрол ; на фиг,4 - временные диаграммы работы блока контрол 0
Устройство содержит блок 1 синхронизации , группу 2 блоков контрол , группу 3 триггеров, группу 4 элементов И, вход 5 начальной установки, группы 6 и 7 выходов устройства. Блок 1 синхронизации содержит группу 8 генераторов импульсов, группу 9 элементов задержки, группу 10 формирователей импульсов, группу 11 выходов, причем количество формирователей равно количеству выходов элементов задержкио
Блок 2 контрол содержит элемент 12 задержки, сумматор 13 по модулю два, счетный триггер 14, элемент 15 задержки, элемент И 168 вход 37 и выход 18„
Устройство работает следующим образом ,
I На вход 5 начальной установки подаетс импульс} устанавливающий триггеры группы 3 триггеров в нулевое и блоки 2 контрол в исходное состо ни , а также на запускающий вход 1 блока 1 синхронизации. Разрешающие сигналы с инверсных выходов триггеров группы 3 открывают по вторым , ...о,,,(п+1)-м входам элементы И группы 4. Сигналы синхронизации с выходов блока 1 синхронизации через пер вые входы соответствующих элементов И группы 4 поступают на группу 6 выходов устройства. На группе 7 выходов устройства установлены нулевые сигналы , что говорит о безошибочной работе блока 1 синхронизации.
При возникновении ошибки пропадание синхроимпульса или по вление наводки в цепи синхронизации в период времени между синхроимпульсами на b-м выходе блока 1 синхронизации срабатывает b-й .блок контрол группы 2 блоков контрол , при этом соответст
5
10
15
20
25
30
35
40
45
50
55
вующий ему b-й триггер группы 3 триггеров устанавливаетс в единичное состо ниес Нулевой сигнал с инверсного выхода триггера ЗЬ запрещает прохождение синхроимпульсов через элементы группы 4 элементов И,,на Ъ-м выходе группы 7 выходов устройства по вл етс единичный сигнал, свидетельствующий о наличии ошибки в цепи синхронизации. Номер выхода показывает в какой цепи синхронизации произошла ошибка0
Блок синхронизации работает следующим образом,,
Импульс с установочного входа 5 устройства запускает генераторы группы 8. Импульсы генераторов группы 8 поступают на элементы группы 9 элементов задержки, а с выходов на соответствующие формирователи группы 10 формирователей, с выходов которых снимаютс сигналы синхронизации , имеющие заданные параметры (длительность, период, задержка).
Работа b-го блока контрол по сн етс временными диаграммами, приведенными на фиг.4.
Таким образом, при безошибочной работе блока синхронизации все триггеры группы 3 наход тс в нулевых состо ни х, элементы группы 4 элементов И ОТКРЫТЫ ПО ВТОРЫМ, .от,
(п-Н)-м входам и синхроимпульсы поступают на группу 6 выходов устройства . При возникновении ошибки в одной из цепей синхронизации срабатывает соответствующий блок контрол и устанавливает один из триггеров группы 3 в единичное состо ние, что запрещает по одному из входов прохождение синхросигналов через элементы И группы 4. Сигнал об ошибке в соответствующей цепи синхронизации выдаетс на один их выходов группы 7 выходов устройствао
Claims (1)
- Формула изобретениУстройство дл контрол последовательности синхроимпульсов, содержащее группу элементов И, о т л и- чающе ес тем, что, с целью расширени функциональных возможностей за счет контрол последовательностей с переменным периодом и переменной длительностью импульсов, в устройство введена группа триггеров и группа блоков контрол , причем начальна установка устройства дл подключени к входу запуска блока синхронизации соединена с входом начальной установки блоков контрол с входами сброса в О триггеров группы, пр мые выходы триггеров группы вл ютс выходами сбо устройства, вход устройства дл подключени к i-выходу, i l.o.ooti, блока синхронизации coe-jg динен с первым входом i-ro элемента И и с информационным входом 1-го блока контрол , выход i-го блока контрол соединен с входом установки в I 1-го триггера группы, инверсный выход 1-го триггера группы соединен с (i-H)-MH входами элементов И группы, выходы которых вл ютс тактовыми выходами устройства, причем блок конттор по модулю два, два элемента задерж элемента задержки со входом сумматора по вл етс информацион контрол , выход перв держки соединен с вт тора по модулю два, соединен с входом вт задержки и со счетн го триггера, выход в задержки соединен с О счетного триггер 15 дом элемента И, втор соединен с выходом т тановки в 1 которо дом начальной устано л , выход элемента Ирол содержит счетный триггер, сумма- 20 дом блока контрол .тор по модулю два, элемент И и два элемента задержки, вход первого элемента задержки соединен с первым входом сумматора по модулю два и вл етс информационным входом блока контрол , выход первого элемента задержки соединен с вторым входом сумматора по модулю два, выход которого соединен с входом второго элемента задержки и со счетным входом счетного триггера, выход второго элемента задержки соединен с входом сброса в О счетного триггера и с первым вхо- 5 дом элемента И, второй вход которого соединен с выходом триггера, вход установки в 1 которого вл етс входом начальной установки блока контрол , выход элемента И вл етс выхоФиг 2Фиг.З
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884606558A SU1580370A1 (ru) | 1988-11-15 | 1988-11-15 | Устройство дл контрол последовательности синхроимпульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884606558A SU1580370A1 (ru) | 1988-11-15 | 1988-11-15 | Устройство дл контрол последовательности синхроимпульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1580370A1 true SU1580370A1 (ru) | 1990-07-23 |
Family
ID=21409881
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU884606558A SU1580370A1 (ru) | 1988-11-15 | 1988-11-15 | Устройство дл контрол последовательности синхроимпульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1580370A1 (ru) |
-
1988
- 1988-11-15 SU SU884606558A patent/SU1580370A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 947862, кл. G 06 F 1/04, .1982 Авторское свидетельство СССР № 1200268, кл. G 06 F 1/04, 1985. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1580370A1 (ru) | Устройство дл контрол последовательности синхроимпульсов | |
SU1338031A1 (ru) | Устройство дл формировани импульсов | |
SU894862A1 (ru) | Формирователь многофазного сигнала | |
CA1079368A (en) | Tone detection synchronizer | |
SU1089597A2 (ru) | Формирователь сигналов синхронизации дл устройства считывани информации | |
SU1624664A1 (ru) | Устройство дл синхронизации М-последовательности | |
SU687407A1 (ru) | Цифровой частотомер | |
SU1377859A1 (ru) | Сигнатурный анализатор | |
SU684725A1 (ru) | Управл емый генератор импульсов | |
SU1511851A1 (ru) | Устройство дл синхронизации импульсов | |
SU809132A1 (ru) | Устройство дл синхронизации вычис-лиТЕльНОй СиСТЕМы | |
SU1635256A1 (ru) | Селектор импульсов по частоте следовани | |
SU1262501A1 (ru) | Сигнатурный анализатор | |
SU853814A1 (ru) | Устройство дл контрол распре-дЕлиТЕл иМпульСОВ | |
SU1626343A1 (ru) | Устройство дл формировани серий импульсов | |
SU1334150A1 (ru) | Устройство дл контрол регистра сдвига | |
SU1196776A1 (ru) | Устройство сравнени средних частот следовани двух импульсных потоков | |
SU1432751A1 (ru) | Фазовый синхронизатор | |
SU1753469A1 (ru) | Устройство дл сортировки чисел | |
SU1083188A1 (ru) | Генератор потоков случайных событий | |
SU1309304A1 (ru) | Делитель частоты с переменным коэффициентом делени | |
SU1636993A1 (ru) | Генератор псевдослучайных последовательностей | |
SU1319027A1 (ru) | Генератор случайных сочетаний | |
SU1695389A1 (ru) | Устройство дл сдвига импульсов | |
SU1280695A1 (ru) | Устройство дл задержки импульсов |