SU1338031A1 - Устройство дл формировани импульсов - Google Patents

Устройство дл формировани импульсов Download PDF

Info

Publication number
SU1338031A1
SU1338031A1 SU864004670A SU4004670A SU1338031A1 SU 1338031 A1 SU1338031 A1 SU 1338031A1 SU 864004670 A SU864004670 A SU 864004670A SU 4004670 A SU4004670 A SU 4004670A SU 1338031 A1 SU1338031 A1 SU 1338031A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
inputs
outputs
shift register
input
Prior art date
Application number
SU864004670A
Other languages
English (en)
Inventor
Владимир Михайлович Антимиров
Дмитрий Юрьевич Клюкин
Original Assignee
Предприятие П/Я В-2969
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2969 filed Critical Предприятие П/Я В-2969
Priority to SU864004670A priority Critical patent/SU1338031A1/ru
Application granted granted Critical
Publication of SU1338031A1 publication Critical patent/SU1338031A1/ru

Links

Landscapes

  • Pulse Circuits (AREA)

Abstract

Изобретение может быть использовано при проектировании цифровых вычислительных устройств с измен ет мым быстродействием. Цель изобретени  - расширение диапазона регулировки частоты выходных импульсов. Устройство содержит формирователь 1 импульсов и (n-fl) элементов НЕ 2. Введенный мультиплексор 3, управл емый сигналами на входе устройства, регулирует количество используемых (п+1) элементов НЕ 2 и обеспечивает возможность перестройки длительности выходных импульсов в процессе работы устройства с малым дискретом регулировки . Кроме того, в устройство введен элемент И 4. В описании приведены примеры конкретной реализации формировател  1 импульсов. 2 3.п. ф-лы, 3 ил. е со О5 00 о. со

Description

13
Изобретение относитс  к импульсной технике и может быть использовано при проектировании цифровых вычислительных устройств с измен емым быстродействием, а также в устройствах автоматики, где требуетс  управление временными интервалами.
Цель изо .ретени  - расширение диапазона регулировки длительности выходных импульсов.
На фиг.1 изображена структурна  схема устройства дл  формировани  импульсов; на фиг,2 - второй вариант исполнени  структурной схемы форми- ровател  импульсов, на фиг.З - диаграммы , по сн ющие работу устройства
Устройство дл  формировани  импульсов содержит формирователь 1 импульсов, (п+1) элементов НЕ 2, мультиплексор 3, элемент И Д. Каждый из входов мультиплексора 3 соединен с выходом одного из элементов НЕ 2, имеющих нечетный пор дковый номер.
Выход мультиплексора 3 соединен с входом первого элемента Щ 2, выход которого соединен с стробирую- щим входом формировател  I импульсов и первым входом элемента И 4, второй вход и выход которого соедин етс  соответственно с уп- . равл ющим выходом и информационным входом формировател  1 импульсов . Управл ющие вход111 мультиплексора 3  вл ютс  управл ющим
входом устройства, а выходы формировател  1 - выходами устройства.
Формирователь I импульсов (фиг.1) содержит сдвиговый регистр 5, дешифратор 6, выход которого  вл етс  управл ющим выходом формировател  1, а входы соединены с инверсными выходами сдвигового регистра 5, и выходные триггеры 7, запускающий и сбрасывающий входы которых соединены с пр мыми выходами сдвигового регистра 5 , а выходы  вл ютс  выходами формировател  1, у которого строби- РУЮЩ1Ш и информационный входы  вл ютс  одновременными входами сдвиго- вого регистра 5,
Формирователь 1 импульсов (фиг.2) содержит сдвиговый регистр 5, дешифратор 6, выход которого  вл етс  управл ющим выходом формировател  1, а входы соединены с инверсными выходами сдвигового регистра 5, и выходные триггеры 7, запускающий и сбрасывающий входы каждого из которых
5
0
5 0
5
0 5 0
g
соединены с пр мыми выходами сдвигового регистра 5 через дешифраторы 8, а выходы  вл ютс  входами формировател  I, у которого стробирующий и информационный входы  вл ютс  одноименными входами сдвигового регистра 5 .
Устройство работает следующим образом.
После включени  питани  исходное состо ние сдвигового регистра 5 и выходных триггеров 7 произвольное. На управл ющем входе устройства устанавливаетс  произвольный код, например , соответствующий максимальной длительности выходного импульса. В этом случае к выходу мультиплексора 3 подключаетс  вход, соединенньй с выходом (п+1)-го элемента НЕ 2, что соответствует максимальному вре мени задержки прохождени  сигнала через элементы НЕ 2 и, следовательно, минимальной частоте следовани  импульсов на выходе мультиплексора 3. С выхода мультиплексора 3 последовательность импульсов поступает через первый элемент 1Е 2 на первьт вход элемента И 4 и стробирующий вход формировател  1 импульсов (фиг.За), что вызывает сдвиг информации в регистре 5 и по вление выходных сигналов на выходах триггеров 7 (фиг .Зб, в.г.д).
При установке сдвигового регистра 5 в определенное состо ние, на которое настроен дешифратор 6, на выходе дешифратора 6 по вл етс  сигнал разрешени  запуска сдвигающего регистра 5 (занесение 1 в первый разр д, фиг.Зе). После чего устройство отрабатывает очередной цикл и т.д.
В случае изменени  кода на управл ющем входе устройства на код, соответствующий максимальной частоте следовани  импульсов, к выходу мультиплексора 3 подключаетс  вход,соединенный с выходом третьего элемента НЕ 2, уменьша  суммарное врем  за-, держки прохождени  сигнала через элементы НЕ 2, и на выходе мультиплексора 3 устанавливаетс  минимальна  частота следовани  импульсов.
В случае, если на запускающих и сбрасывающих входах выходных триггеров 7 установлены дополнительные дешифраторы 8, то длительность импульсов на выходе каждого из триггеров
7 обуславливаетс  кодом, на которьй настроены каждый из дешифраторов 8 (фиг.Зе,ж,з). Дискрет изменени  длительности выходных импульсов триггеров 7 определ етс  также, как и в первом случае, частотой следовани  импульсов, поступающих на стробирую- щий вход сдвигающего регистра 5. -Кроме того, управл   кодом дешифраторов 8, можно дополнительно регулировать длительность выходных импульсов триггеров 7 с дискретом, равным длительности импульса разр да сдвигового регистра 5.
Использование в устройстве (п+1) последовательно соединенных элементов НЕ, количество которых в цопи регулируетс  мультиплексором, управл емым сигналами на входе устройства , обеспечивает возможность перестройки длительности выходных импульсов в процессе работы устройства с малым дискретом регулировки.
В предлагаемом устройстве дискрет регулировки длительности выходных импульсов определ етс  временем задержки прохождени  сигнала через последовательно соединенные элементы НЕ 2, что позвол ет значительно расширить диапазон регулировки.
Дл  данного технического решени  при реализации элементов НЕ и мультиплексора , например, на основе КМОП - КНС технологии, при количестве вентилей, равном 3, дискрет регулировки длительности выходного импульса составит около 5 не.
Благодар  небольшому дискрету регулировки изобретение позвол ет осуществить относительно плавную регулировку длительности выходных импульсов устройства по сравнению с известными устройствами, реализованными на идентичной элементной базе.

Claims (3)

1. Устройство дл  формировани  импульсов , содержащее п+1 последовательно соединенных элементов НЕ и формирователь импульсов, выходы кото0
5
0
5
0
5
0
5
0
рого  вл ютс  выходами устройства отличающеес  тем, что, с целью расширени  диапазона регулировки длительности выходных импульсов , в него введены элемент И и мультиплексор , управл ющие входы которого  вл ютс  управл ющими входами устрой- (Ства, выход мультиплексора соединен с входом первого элемента НЕ, выход которого соединен со стробирующим входом формировател  импульсов и первым входом элемента И, второй вход и выход которого соединены соответственно с управл ющим выходом и информационным входом формировател  импульсов , причем каждый из входов мультиплексора соединен с выходом одного из элементов НЕ, имеющих нечетный пор дковый номер.
2. Устройство по п.1, о т л и - чающеес  тем, что формирователь импульсов содержит сдвиговый регистр, дешифратор, выход которого  вл етс  управл ющим выходом формировател  импульсов, а входы соединены с инверсными выходами сдвигового регистра, и выходные тр иггеры,запус- кающий и сбрасывающий входы ко- торьгх соединены с пр мыми выходами сдвигового регистра, а вы- ходы  вл ютс  выходами формировател  импульсов, у которого стро- бирующий и информационные входы  вл ютс  одновременно входами сдвигового регистра.
3. Устройство по П.1, о т л и - чающеес  тем, что формирователь импульсов содержит сдвиговый регистр, дешифратор, выход которого  вл етс  управл ющим выходом формировател  импульсов, а входы соединены с инверсными выходами сдвигового регистра , и выходные триггеры, запускающий и сбрасьгоающий входы каждого из которых соединены с пр мыми выходами сдвигового регистра через дешифраторы , а выходы  вл ютс  выходами формировател  импульсов, у которого стробирующий и информационные входы  вл ютс  одноименными входами сдвигового регистра.
---- гсриг2
ПППППППППППППП
JH
ж
Редактор Н.Киштулинец
Фиг
Составитель Г.Брынский Техред М.Д1ихык
Заказ 4143/54Тираж 901Подписное
ВНИИПИ Государственного комитета СССР
по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5
Производственно-полиграфическое предпри тие, г.Ужгород, ул.Проектна , 4
I
лп
п
Корректор М.Шарощи
SU864004670A 1986-01-03 1986-01-03 Устройство дл формировани импульсов SU1338031A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864004670A SU1338031A1 (ru) 1986-01-03 1986-01-03 Устройство дл формировани импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864004670A SU1338031A1 (ru) 1986-01-03 1986-01-03 Устройство дл формировани импульсов

Publications (1)

Publication Number Publication Date
SU1338031A1 true SU1338031A1 (ru) 1987-09-15

Family

ID=21215282

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864004670A SU1338031A1 (ru) 1986-01-03 1986-01-03 Устройство дл формировани импульсов

Country Status (1)

Country Link
SU (1) SU1338031A1 (ru)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2445727C1 (ru) * 2011-02-28 2012-03-20 Федеральное государственное унитарное предприятие "Научно-производственное объединение автоматики имени академика Н.А. Семихатова" Перестраиваемый формирователь синхроимпульсов
RU2450433C1 (ru) * 2011-02-28 2012-05-10 Федеральное государственное унитарное предприятие "Научно-производственное объединение автоматики имени академика Н.А. Семихатова" Формирователь синхроимпульсов
RU2520350C2 (ru) * 2011-10-28 2014-06-20 Федеральное государственное унитарное предприятие "Научно-производственное объединение автоматики имени академика Н.А. Семихатова" Управляющая вычислительная система

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 884101, кл. Н 03 К 3/00, 1980. За вка JP № 59-26133, кл. Н 03 К 3/354, 1984. *

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2445727C1 (ru) * 2011-02-28 2012-03-20 Федеральное государственное унитарное предприятие "Научно-производственное объединение автоматики имени академика Н.А. Семихатова" Перестраиваемый формирователь синхроимпульсов
RU2450433C1 (ru) * 2011-02-28 2012-05-10 Федеральное государственное унитарное предприятие "Научно-производственное объединение автоматики имени академика Н.А. Семихатова" Формирователь синхроимпульсов
RU2520350C2 (ru) * 2011-10-28 2014-06-20 Федеральное государственное унитарное предприятие "Научно-производственное объединение автоматики имени академика Н.А. Семихатова" Управляющая вычислительная система

Similar Documents

Publication Publication Date Title
JPS5857769B2 (ja) コンピュ−タ・システムのクロック・パルス発生装置
SU1338031A1 (ru) Устройство дл формировани импульсов
SU1008893A1 (ru) Генератор последовательностей импульсов
SU1531214A1 (ru) Функциональный счетчик
SU1529431A1 (ru) Лини задержки
SU1320907A1 (ru) Устройство формировани тестовых сигналов дл коротковолновых радиотрактов
SU497718A1 (ru) Устройство формировани псевдослучайных сигналов сложной структуры
SU1224951A1 (ru) Многоканальный имитатор шумоподобных сигналов
RU2213366C2 (ru) Таймер
SU1298912A1 (ru) Устройство дл автоматической подстройки частоты
SU684725A1 (ru) Управл емый генератор импульсов
SU1580370A1 (ru) Устройство дл контрол последовательности синхроимпульсов
SU1260962A1 (ru) Устройство дл тестового контрол временных соотношений
SU1359753A1 (ru) Цифровой фазовращатель
SU1270891A1 (ru) Функциональный счетчик
KR0153046B1 (ko) 위상 지연을 선택할 수 있는 위상 변환 회로
SU1231604A1 (ru) Делитель частоты следовани импульсов
SU1381715A1 (ru) Дельта-кодер
SU1721824A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1022149A2 (ru) Устройство дл сравнени чисел
SU900458A1 (ru) Регистр
SU1361527A1 (ru) Распределитель импульсов
SU1327084A1 (ru) Управл емый @ -разр дный распределитель импульсов
SU894694A1 (ru) Формирователь тактовых импульсов
SU613504A1 (ru) Делитель частоты с переменным коэффициентом делени