SU1359753A1 - Цифровой фазовращатель - Google Patents
Цифровой фазовращатель Download PDFInfo
- Publication number
- SU1359753A1 SU1359753A1 SU853911123A SU3911123A SU1359753A1 SU 1359753 A1 SU1359753 A1 SU 1359753A1 SU 853911123 A SU853911123 A SU 853911123A SU 3911123 A SU3911123 A SU 3911123A SU 1359753 A1 SU1359753 A1 SU 1359753A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- phase shifter
- pulses
- counter
- inputs
- Prior art date
Links
Landscapes
- Pulse Circuits (AREA)
- Manipulation Of Pulses (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
Изобретение относитс к радиотехнике и может быть использовано в цифровых фазометрах компенсационного типа. Цель изобретени - расширение диапазона и повышение точности допустимых фазовых сдвигов между входными сигналами. Фазовращатель содержит счетчики I и 6, фор1 1нрова- тель 2 импульсов и блок 5 записи. Введение селектора 3 и формировател 4 импульсов обеспечивает работу устройства во всем диапазоне сдвигов мехду входными сигналами. При этом не требуетс высокой точности задани параметров величины-временной задержки с „ и If „ . В случае разбиени фазовращател на два каскада по 4 разр да в каждом и вьшолнени второго из HI-IX в соответствии со схемой f макс . 1000/(4.40+22+20)5 ГГц, где i ..„„, - максимальна рабоча МС|ь.С , частота, частотньй диапазон работы устройства увеличиваетс почти в 2 раза. 1 ил. с о гж
Description
Изобретение относитс к радиотехнике , в частности к радиоизмерительной технике, и может быть использовано в цифровых фазометрах компенсационного типа, в которых к уже имеющемус фазовому сдвигу между сигналами необходимо добавить другой фазовый сдвиг, в частности при каскадировани фазовращателей с целью уменьшени фазового дискрета.
Цель изобретени - расширение допустимого диапазона фазовых сдвигов и повышение-точности допустимых фазовых сдвигов между входными сигналами .
На чертеже представлена структурна схема предлагаемого фазовращател .
Цифровой фазовращатель содержит первьш счетчик 1, первый формирователь 2 импульсов, селектор 3, второй формирователь 4 импульсов, блок 5 записи и второй счетчик 6. Выходы счетчиков вл ютс выходами фазовращател . Счетные входы счетчиков. вл ютс входами устройства, первый вход форми-ровател 2 импульсов соединен с выходом счетчика 1, второй вход формировател 2 импульсов соединен с входом устройства, а- информационные выходы первого счетчика I через последовательно включенные первый формирователь 2, селектор 3, второй формирователь 4 импульса, блок 5 за- плси .соединены с информационными .входами второго счетчика 6. Селектор 3 соединен с выходом первого счетчика 1, управл ющий вход селектора вл етс управл ющим входом устройства, а установочные входы устройства соединены с информационными входами блока 5 записи.
Устройство работает следующим образом .
На входы первого 1 и второго 6 счетчиков, которые могут быть объединены или разделены и вл ютс входами фазовращател , поступают последовательности импульсов одной частоты следовани , сдвинутые между собой по фазе в диапазоне 0-360°. Счетчики 1 и 6 работают в режиме делени частоты . Первый счетчик 1 имеет входы установки дл каждого, разр да. Формирователь 2 импульсов представл ет собой последовательное соединение « элементов совпадени и задержки, оди из входов элемента совпадени соеди0
5
0
0
ней с входом задающего счетчика, остальные входы - с инверсньми выходами триггеров задающего счетчика, а выход - с входом элемента задержки (например, линией задергски или одно- вибратором)- При этом на выходе элемента задержки, вл ющемс выходом формировател 2, присутствуют импульсы с частотой следовани выходных импульсов задающего счетчика и отстающие от выходных импульсов первого счетчика на сумму задержки Т,,, в элементе совпадени и задержки С, в элементе задержки. В силу цикличности работы задающего счетчика это соответствует упреждению выходных импульсов формироватьс относительно входных импульсов задающего счетчика на величину Т-( эг ) Д К - число Цепей прохождени сигнала, гг - максимальное значение задержки по цепи прохождени сигнала.
Импульсы упреждени с выхода фор- 5 мировател 2 поступают на информационный -вход селектора 3, на управл ющий вход которого от внешних устройств , поступает команда выбора момента записи кода в виде логического уровн О или 1, npi-гчем уровню О соответствуют фазовые сдвиги входных сигналов меньше Српор уровню 1 - фазовые сдвиги больше tfnop
При наличии логического нул в управл ющем входе селектор передает на вход второго формировател 4 импульсов импульс с выхода первого за- да:ощего счетчика, при наличии л.оги- ческой единицы - импульсы с выхода 0 формировател , в результате чего в первом случае импульсы записи формируютс без упреждени , во втором случае - с упреждением. Величина Т(jtip временной задержки (упреждени ) выбираетс из услови ,
Т(1- ср„,р /360-Г. Г где Т - период сигнала;
- суммарное врем задержки сигнала .
Второй формирователь 4 импульса формирует импульс, открьшающий блок 5 записи дл поступающего на его вход кода фазы ср, , который при этом записываетс во второй счетчик 6, и выходные импульсы этого счетчика 6 приобретают требуемый сдвиг по фазе.
В случае, если длительность входных импульсов первого счетчика 1 стабильна и имеет необходимую вели5
5
.33- Т-2С,
0
5
10
15
20
1359753
чину, может оказатьс достаточным При формироват1 упреждение по спаду входных импульсов, при этом дополнительной задержки не требуетс . Первый формирователь 2 импульсов выполн етс в виде логического элемента И, на один вход которого через элемент НЕ . поступают входные импульсы первого счетчика, на другие входы - импульсы с выходов всех триггеров второго счетчика 6, Источник команды дл селектора не входит в рассматриваемую схему. При каскадировании фазовращателей с целью уменьшени фазового дискрета такой информацией может служить, код фазы, подаваемый на предыдущий формирователь, и дл получени необходимой команды достаточно пропустить его через дешифратор.
В предлагаемом цифровом фазовращателе обеспечиваетс работа устройства во всем диапазоне -сдвигов между входными сигналами, при этом не требуетс высокой точности задани параметров пр .Ч пор чт° следует из соотношений
- (српор/36о)1 Г.,р /360°; (360°-,,,)Т/360°;
3(,0° с-,, ,,p .кс . Это облегчает реализацию предлагаеого устройства в конкретных устройствах . В результате расшир етс обасть применени устройства, открыаетс возможность дл каскадирова- ш фазовращателей с целью получени алых фазовых дискретов. Вьшолнение редлагаемого цифрового фазовращате позвол ет использовать его в каестве типового функционального узла.
Максимальна рабоча частота акс, азовращател определ етс величиной адержек и равна
40
мер €ц
В сл зовр р д из схем
т.е ройс раза I
Фо
30
щий рых вра вых рог сов 25 дом кот пер от с ц на сти тел вхо пос форм вто дин сче сел л е тел форм а и вл ров
35
1/К (
+ С
Эи
и.
Редактор Т. Парфенова Заказ 6151/48
Составитель В. Шубин Техред Л.Сердюкова
Корректор
Тираж 730Подписное
ВНИШИ Государственного комитета СССР
по делам изобретений и открытий 113035, Москва, Ж-35, Раушска наб., д. 4/5
Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , 4.
При
использовании параметров на примере при К 8, Тгп 40 не; 22 не; €ц 20 НС,
M«vc 1000/(8,40+22+20)2.8 (МГц). В случае разбиени предлагаемого фазовращател на два каскада по 4 разр да в каждом и выполнении второго из них в соответствии с предлагаемой схемой .
макс. 1000/(4.40+22+20)5 (МГц), т.е. частотный диапазон работы устройства увеличиваетс почти в 2 раза. I
Claims (1)
- Формула изобретени0При00Цифровой фазовращатель, содержащий два счетчика, счетные входы которых вл ютс входами цифрового фазовращател , блок записи, соединенный выходами с ycTaHOBO4HbiMii входами второго счетчика, формирователь импульсов , вход которого соединен с выхо- 5 дом первого счетчика, второй выход которого соединен с вторым входом первого формировател импульсов, отличающийс тем, что, с целью расширени рабочего диапазона фазовых сдвигов и повышени точности , в него введекь второй формирователь иьшульсов-и селектор, при этом вход цифрового фазовращател через последовательно соединенные первьм формирователь импульсов, селектор, , второй форъшрователь импульсов соединен с блоком записи, выход первого счетчика соединен с вторым входом селектора, третий вход которого вл етс управл ющим входом фазовращател , выходы счетчиков вл ютс информационными выходами фазовращател , а информациошл.1е входы блока записи вл ютс установочными входами цифрового фазовращател .5Корректор А.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853911123A SU1359753A1 (ru) | 1985-06-14 | 1985-06-14 | Цифровой фазовращатель |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853911123A SU1359753A1 (ru) | 1985-06-14 | 1985-06-14 | Цифровой фазовращатель |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1359753A1 true SU1359753A1 (ru) | 1987-12-15 |
Family
ID=21182817
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853911123A SU1359753A1 (ru) | 1985-06-14 | 1985-06-14 | Цифровой фазовращатель |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1359753A1 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2664776C1 (ru) * | 2015-11-13 | 2018-08-22 | Нанджинг Милевей Корп. | Цифровой фазовращатель со сверхширокой полосой пропускания |
-
1985
- 1985-06-14 SU SU853911123A patent/SU1359753A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 464863, кл. G 01 R 25/04, 196,8. Батраченко B.C. и др. Цифровой фазовращатель. ПТЭ. 1978, № 5, с. 171. * |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2664776C1 (ru) * | 2015-11-13 | 2018-08-22 | Нанджинг Милевей Корп. | Цифровой фазовращатель со сверхширокой полосой пропускания |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN100440371C (zh) | 延迟锁定回路及使用其闭锁时钟延迟的方法 | |
US5359636A (en) | Register control circuit for initialization of registers | |
SU1359753A1 (ru) | Цифровой фазовращатель | |
US4741005A (en) | Counter circuit having flip-flops for synchronizing carry signals between stages | |
US4796225A (en) | Programmable dynamic shift register with variable shift control | |
SU1338031A1 (ru) | Устройство дл формировани импульсов | |
SU839067A1 (ru) | Делитель частоты с любым целочис-лЕННыМ КОэффициЕНТОМ дЕлЕНи | |
SU1338093A1 (ru) | Устройство слежени за задержкой кодовой последовательности | |
SU1660142A1 (ru) | Генератор импульсов | |
SU1531172A1 (ru) | Параллельный асинхронный регистр | |
SU1213525A1 (ru) | Формирователь длительности импульсов | |
SU422102A1 (ru) | Устройство задержки | |
SU1131034A2 (ru) | Цифровой некогерентный дискриминатор задержки псевдослучайного радиосигнала | |
SU1277413A2 (ru) | Устройство дл коррекции шкалы времени | |
SU1095431A1 (ru) | Устройство дл коррекции шкалы времени | |
SU1231604A1 (ru) | Делитель частоты следовани импульсов | |
SU1183949A1 (ru) | МНОГОФАЗНЫЙ ИМПУЛЬСНЫЙ СТАБИЛИЗАТОР напряжения | |
SU1370603A1 (ru) | Фазовращатель | |
SU1485223A1 (ru) | Многоканальное устройство для ввода' информации | |
SU1246083A1 (ru) | Управл емый генератор импульсов | |
SU613504A1 (ru) | Делитель частоты с переменным коэффициентом делени | |
SU1175020A1 (ru) | Устройство регулируемой задержки | |
SU1243096A1 (ru) | Формирователь сложной функции | |
SU1239833A1 (ru) | Синтезатор частотно-модулированных сигналов | |
SU1145473A1 (ru) | Частотный модул тор |