SU422102A1 - Устройство задержки - Google Patents

Устройство задержки

Info

Publication number
SU422102A1
SU422102A1 SU1771579A SU1771579A SU422102A1 SU 422102 A1 SU422102 A1 SU 422102A1 SU 1771579 A SU1771579 A SU 1771579A SU 1771579 A SU1771579 A SU 1771579A SU 422102 A1 SU422102 A1 SU 422102A1
Authority
SU
USSR - Soviet Union
Prior art keywords
clock
pulse
counter
output
pulses
Prior art date
Application number
SU1771579A
Other languages
English (en)
Original Assignee
В. В. Шкир тов, А. Д. ПОДЛИННОЕ , Е. С. Заводий
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by В. В. Шкир тов, А. Д. ПОДЛИННОЕ , Е. С. Заводий filed Critical В. В. Шкир тов, А. Д. ПОДЛИННОЕ , Е. С. Заводий
Priority to SU1771579A priority Critical patent/SU422102A1/ru
Application granted granted Critical
Publication of SU422102A1 publication Critical patent/SU422102A1/ru

Links

Landscapes

  • Pulse Circuits (AREA)

Description

1
Изобретение относитс  к устройствам задержки и может быть использовано в аппаратуре радиосв зи, например в коррел торах систем синхронизации.
Известно устройство задержки видеоимпульсов , управл емое цифровым кодом, содержащее регистр сдвига, коммутатор, дешифратор , генератор тактовых импульсов, счетчик импульсов и блок начальной установки емкости счетчика, состо щий из статического регистра, коммутатора и формировател  импульса записи кода в счетчик.
Однако такое устройство задержки не обеспечивает плавного изменени  величины задержки в пределах периода тактовых импульсов .
Цель изобретени  - изменение величины задержки видеоимпульсов в пределах периода тактовых импульсов.
Это достигаетс  тем, что в устройстве регистр сдвига подключен к входной шине через калибратор длительности видеоимпульсов, состо щий из генератора одиночных импульсов и триггера, а генератор тактовых импульсов подключен к тактовой шине регистра сдвига через последовательно соединенные умножитель частоты тактовых импульсов и счетчик импульсов. Выход умножител  частоты тактовых импульсов подключен к формирователю
одиночных импульсов калибратора и к формирователю импульсов записи кода в счетчик.
На чертеже показана блок-схема устройства .
Устройство задержки видеоимпульсов, управл емое цифровым кодом, содержит регистр 1 сдвига, коммутатор 2, дешифратор о, генератор 4 тактовых импульсов, умножитель 5 частоты тактовых импульсов, счетчик 6 импульсов, калибратор 7 длительности видеоимпульсов, состо щий из генерато ра 8 одиночных импульсов и триггера, и блок начальной установки емкости счетчика, состс  щйй из статического регистра 9 , коммутатс
ра 10 и формировател  11 импульса запис кода в счетчик.
Регистр сдвига подключен к входной шине устройства через калибратор длительности видеоимпу„1ьсов, а генератор тактовых импульсов подключен к тактовой шипе регистра сдвига через последовательно соединенные умножитель частоты тактовых импульсов и счетчик импульсов. Выход умножител  частоты тактовых импульсов подсоединен к генератору одиночных импульсов калибратора и к формирователю импульса записи кода в счетчик.
Дл  лучшего понимани  работы устройства задержки предположим, что устройство задержки содержит только регистр сдвига, коммутатор , дешифратор и генератор тактовых импульсов. Тогда входные видеоимпульсы в пр мой и инверсной форме поступают на вход регистра сдвига, а на его тактовую шину нодаютс  импульсы сдвига тактовой частоты, передние фронты которых синхронизируют начало и конец видеоимпульсов. Каждый тактовый имнульс переносит бинарный сигнал из предыдущего разр да регистра сдвига в последуюш ,ий, в результате чего напр жение на выходе каждого разр да регистра сдвига повтор ет закон изменени  напр }кени  входных видеоимпульсов. Однако закон изменени  каждого разр да регистра сдвига оказываетс  задержанным по времени относительно входного на число тактов, соответствующих номеру разр да. Выходные сигналы регистра сдвига одновременно поступают на вход коммутатора , состо щего из вентилей и схемы «ИЛИ, на другой вход которого поступает унравл ющий сигнал дешифратора, преобразующего код управл ющего задержкой числа в разрешающее напр жение только одного выхода, поступающего на вентиль соответствующего управл ющему числу выходу разр да регистра сдвига.
Таким образом, на выход устройства через схему «ИЛИ поступает выходной сигнал только одного разр да регистра сдвига, закон изменени  которого полностью соответствует закону входных видеоимпульсов, а задержка равна управл ющему числу периодов тактовой частоты. При этом минимальна  дискретность установки задержки, соответствующ а  разнице задержек двух соседних выходов разр дов регистра сдвига, равна периоду тактовой частоты.
Восстановим тенерь ранее исключенные св зи остальных блоков устройства; дискретность установки задержки выходного сигнала уменьшитс  при этом в 2 раз, где 2 - коэффициент умножени  тактовой частоты в умножителе частоты тактовых имнульсов. Это объ сн етс  тем, что тактовые имнульсы, образующиес  на выходе счетчика 6 и поделенные в 2 раз, могут быть сдвинуты относительно исходных на любое число периодов выходной частоты умножител  частоты тактовых импульсов в пределах от 1 до 2. Дл  этого из регистра, хран щего младшие (1 -f- /г) разр дов кода управл ющего числа jVynp и определ ющего задержку на дробную часть периода тактовой частоты, выходным импульсом формировател  11 в счетчик 6 заноситс  управл ющее число Лупр в дополнительном коде. Счетчик 6 начинает работать не с нулевыми начальными состо ни ми , в результате чего первый выходной импульс на его входе но вл етс  не через 2 периодов выходной частоты умножител  5, а 5 раньше, в зависимости от величины управл ющего числа jVynp . Поскольку после по влени  первого импульса на выходе счетчика импульсов все его разр ды устанавливаютс  в нулевое состо ние, все последующие выходные импульсы, начина  со второго, по вл ютс  через 2 периодов выходной частоты умножител , т. е. через один период тактовой частоты.
Таким образом, управл ющее число Лупр , записанное в статическом регистре 9, определ ет задержку выходны; видеоимпульсов на дробную часть периода тактовой частоты, а управл ющее число Лу„р, поступающее в дешифратор 3 - на целое число периодов тактовой частоты. Выбира  коэффициент умножени  умножител  частоты тактовых импульсов и соответствующее ему число разр дов счетчика 6, можно обеспечить любую дискретность задержки видеоимпульсов. Калибратор длительности видеоимнульсов калибрует входной сигнал по времени в нериодах умноженной в 2 раз тактовой частоты, обеспечива  жесткую синхронизацию и высокую надежность работы устройства.
Предмет изобретени 
Устройство задержки видеоимпульсов, управл емое цифровым кодом, содержащее регистр сдвига, коммутатор, дешифратор, генератор тактовых импульсов, калибратор длительности видеоимпульсов, состо щий из генератора одиночных импульсов и триггера, счетчик импульсов и блок начальпой установки емкости счетчика, состо щий из статического регистра, коммутатора и формировател  импульса записи кода в счетчик, отличающеес  тем, что, с целью изменени  величины задержки в пределах периода тактовых импульсов, в нем регистр сдвига подключен к входной шине устройства через упом нутый калибратор длительности видеоимпульсов , а генератор тактовых импульсов подключен к тактовой шине регистра сдвига через
0 последовательно соединенные умножитель частоты тактовых импульсов и уном нутый счетчик , при этом выход умножител  частоты тактовых имнульсов подключен к формирователю одиночных имнульсов калибратора и к
формирователю импульсов записи кода в счетчик.
Г
Втод
SU1771579A 1972-04-13 1972-04-13 Устройство задержки SU422102A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1771579A SU422102A1 (ru) 1972-04-13 1972-04-13 Устройство задержки

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1771579A SU422102A1 (ru) 1972-04-13 1972-04-13 Устройство задержки

Publications (1)

Publication Number Publication Date
SU422102A1 true SU422102A1 (ru) 1974-03-30

Family

ID=20510269

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1771579A SU422102A1 (ru) 1972-04-13 1972-04-13 Устройство задержки

Country Status (1)

Country Link
SU (1) SU422102A1 (ru)

Similar Documents

Publication Publication Date Title
US3942171A (en) Scanning system for digital-analog converter
SU422102A1 (ru) Устройство задержки
SU1338031A1 (ru) Устройство дл формировани импульсов
SU976503A1 (ru) Перестраиваемый делитель частоты
SU1273923A1 (ru) Генератор импульсов со случайной длительностью
SU894862A1 (ru) Формирователь многофазного сигнала
SU1367153A1 (ru) Делитель частоты с дробным коэффициентом делени
SU1524037A1 (ru) Устройство дл формировани синхроимпульсов
SU443467A1 (ru) Многоканальный генератор импульсов
SU1425825A1 (ru) Делитель частоты с переменным коэффициентом делени
SU546937A1 (ru) Перестраиваемый фазо-импульсный многоустойчивый элемент
SU1381467A1 (ru) Устройство дл распределени импульсов
SU1298912A1 (ru) Устройство дл автоматической подстройки частоты
SU1374413A1 (ru) Многоканальный программируемый генератор импульсов
SU834846A1 (ru) Генератор серии импульсов
SU733105A1 (ru) Распределитель импульсов
SU1462282A1 (ru) Устройство дл генерировани синхроимпульсов
SU1359753A1 (ru) Цифровой фазовращатель
SU408270A1 (ru) УСТРОЙСТВО дл ПОЛУЧЕНИЯ ПРОИЗВОДНОЙ
SU613504A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1721824A1 (ru) Делитель частоты с переменным коэффициентом делени
SU951677A1 (ru) Устройство дл задержки импульсов
SU1196838A1 (ru) Устройство дл формировани кодовых последовательностей
SU1131034A2 (ru) Цифровой некогерентный дискриминатор задержки псевдослучайного радиосигнала
SU1180885A1 (ru) Квадратор