SU1462282A1 - Устройство дл генерировани синхроимпульсов - Google Patents

Устройство дл генерировани синхроимпульсов Download PDF

Info

Publication number
SU1462282A1
SU1462282A1 SU874295247A SU4295247A SU1462282A1 SU 1462282 A1 SU1462282 A1 SU 1462282A1 SU 874295247 A SU874295247 A SU 874295247A SU 4295247 A SU4295247 A SU 4295247A SU 1462282 A1 SU1462282 A1 SU 1462282A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
shift register
counter
pulse
Prior art date
Application number
SU874295247A
Other languages
English (en)
Inventor
Василий Михайлович Савицкий
Владимир Иванович Плиш
Мирон Михайлович Савицкий
Ярослав Владимирович Коханый
Original Assignee
Предприятие П/Я В-8751
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8751 filed Critical Предприятие П/Я В-8751
Priority to SU874295247A priority Critical patent/SU1462282A1/ru
Application granted granted Critical
Publication of SU1462282A1 publication Critical patent/SU1462282A1/ru

Links

Landscapes

  • Complex Calculations (AREA)
  • Pulse Circuits (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в системах цифровой обработки сигналов. Отличительной осабенностью устройства  вл етс  то, что оно позвол ет измен ть период выходных импульсов по закону убывающей и возрастающей геометрической прогрессии, а также чередовать.эти режимы. Целью изобретени   вл етс  расширение функциональных возможностей за счет формировани  переменного периода. Поставленна  цель достигаетс  благодар  введению счетного триггера 8, селекторов 9,-9, , элементов lOi-IOj сложени  по модулю два. 2 ил.

Description

фиг. 1
Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в системах-цифровой обработки сигналов.
Цель изобретени  - расширение функциональных возможностей за счет обеспечени  переменного периода импульсов , измен ющегос  по закону убывающей и возрастающей геометрической прогрессии.
На фиг. 1 представлена структурна  схема устройства; на фиг. 2 - временные диаграммы сигналов, цифровые обозначени  которых соответству- ют выходам элементов схемы с одноименными цифровыми обозначени ми.
Устройство содержит задающий генератор 1, счетчик 2, формирователь 3 импульсов, элемент А задержки, эле- мент И 5, регистр 6 сдвига, выход 7 устройства, счетный триггер 8, селекторы 9, Элементы 10 сложени  по модулю два, вход 11 разрешени  увеличени  периода, вход 12 разрешени  умень шени  периода.
Устройство работает следующим образом .
Рассмотрим режим генерировани  импульсов , период .следовани  ко торых увеличиваетс  по закону геометрической прогрессии (фиг. 2с() на примере трехразр дного счетчика 2.
Дл  этого на вход 11 устройства устанавливаетс  О, а на вход 12 - 1. В исходном состо нии (нулевой импульс с выхода генератора 1) регистр 6 обнулен, пр мой выход счетного триггера 8 установлен в 1, на выходах сложейи  по модулю два и во всех разр дах счетчика 2 присутствует 1.
Первый тактовый, импульс приводит счетчик 2 в нулевое состо ние. При этом по отрицательному перепаду в старшем (третьем) разр де счетчика 2 формирователь 3 импульсов формирует первьм короткий импульс, по которому производитс  запись 1 в первый р д регистра 6 сдвига и с задержкой С, превьшгающей длительность импульса , производитс  запись кода с выходов элементов сложени  по модулю два р счетчик 2. Так как единичный сигнал с первого выхода регистра 6 сдвига проходит через элемент 9.3 и инвертируетс  в элементе 10.3 сложе- ни  по модулю два, то только в пер
Q
5
0 5
0
2 записываетс 
5
0
5
выи разр д счетчика О.
Ввиду того, что только младший разр д счетчика 2 находитс  в нулевом состо нии, дл  его очередного переполнени  требуетс  в два раза больше импульсов, чем в предыдущем цикле, т.е. два. При этом формируетс  второй короткий импульс на выходе формировател  3, привод щий в единичное состо ние второй разр д регистра 6 сдвига, вследствие чего через селекторы 9.3 и 9.2 и элементы 10.3 и 10.2 сложени  по модулю два в два младших разр да счетчика 2 записываетс  О с задержкой ф . При этом дл  следующего переполнени  счетчика 2 требуетс  уже четыре импульса , т.е. в два раза больше, чем в предыдущем цикле.
Формируемый при этом третий короткий импульс на выходе формировател  3 импульса устанавливает в единичное состо ние третий разр д регистра 6 сдвига и через селектор 9.3-9.1, элементы 10.3-10.1 сложени  по модулю два записывает О с задержкой 1 во все три разр да счетчика 2. Очередное переполнение счетчика 2 происходит после поступлени  восьми импульсов с генератора I. После этого четвертый короткий выходной импульс формировател  3 импульса записывает 1 в четвертый разр д регистра 6 сдвига, чем откры- вает элемент И 5 по второму входу. Так как одновременно на первьм вход элемента И 5 поступает импульс с выхода формировател  3 импульса, на выходе э.лемента И 5 формируетс  импульс , который сбрасывает регистр 6 сдвига.
Задержанный четвертый импульс формировател  3 записывает в счетчик 2 единичный код с вьгходов элементов 10 сложени  по модулю два и возвращает устройство в исходное состо ние. Далее цикл формировани  серии импульсов , период следовани  которых увеличиваетс  по закону геометрической прогрессии, повтор етс .
В режиме генерировани  импульсов, период следовани  которых уменьшает - с  по закону геометрической прогрессии (фиг. 26) на входе 11 устройства устанавливаетс  1,.на входе 12 - О. В исходном состо нии счетчик 2 и регистр 6 сдвига обнулены. На пр 31
MOM выходе триггера 8 - О, па выходах элементов 10 сложени  по модулю два - нулевой потенциал.
Тактовые импульсы измен ют состо ние выходов счетчика. Восьмой такто- вый импульс приводит счетчик 2 в исходное состо ние. При этом по отрицательному перепаду в старшем разр де счетчика 2 формирователь 3 им- пульса формирует короткий импульс, по которому производитс  запись 1 в первый разр д регистра 6 сдвига, и с задержкой 1 , превышающей длительность импульса, производитс  запись единичного сигнала через селекторы 9.1 и элементы 10.1 сложени  по модулю два только в старший (третий) разр д счетчика 2. Так как старший разр д счетчика 2 уже находитс  в единичном состо нии, дл  его очередного переполнени  требуетс  в два раза меньше импульсов (при число импульсов равно четырем), чем в предыдущем периоде. При этом формирует- с  второй короткий импульс, привод щий в единичное состо ние второй разр д регистра 6 сдвига.
Единичные сигналы с первого и вто рого разр дов регистра 6 сдвига проход т через селекторы 9.2, 9,1 и элементы 10.1, 10.2 сложени  по модулю два и записываютс  в два старших разр да счетчика 2. При этом дл  следующего переполнени  счетчика 2 требуетс  уже только два импульса, после чего третий короткий импульс устанавливает в единичное состо ние третий разр д регистра 6 сдвига и через вре м  задержки С записывает 1 во все три разр да счетчика 2.
С поступлением очередного импульса с выхода генератора 1 счетчика 2 обнул етс  и четвертый выходной импульс с формировател  3 импульса записывает единицу в четвертый разр д регистра 6 сдвига, чем открьшает элемент И 5 по иторому входу. Так как одновременно на первый вход эле- мента И 5 поступает импульс с выхода формировател  3 импульса, на выходе элемента И 5 формируетс  импульс, сбрасывающий регистр 6 сдвига. Задержанный четвертый импульс записывает в счетчик 2 нулевой код и возвращает устройство в исходное состо ние. Далее цикл формировани  серии импульсов , период следовани  которых умень
,. g п 5
о
5
:824
шаетс  по закону геометрической прогрессии, повтор етс .
Дл  использовани  устройства в режиме чередовани  циклов генерировани  импульсов, период следовани  которых измен етс  по закону умень- шающейс  (увеличивающейс ) и увеличивающейс  (у1 1еньщающейс ) геометрической прогрессии на входах II и 12 устройства устанавливаютс  единичные потенциалы. При этом устройство работает аналогично указанным циклам, процессом чередовани  которых управл ет триггер 8, измен ющий свое сос- то нй е на противоположное по каждому заполнению четвертого разр да регистра 6 сдвига, т.е. по завершению каждого предыдущего цикла работы.

Claims (1)

  1. Формула изобретени 
    Устройство дл  -генерировани  синхроимпульсов , содержащее задающий генератор, счетчик, формирователь импульса, элемент задержки, элемент И и регистр сдвига, причем выход задающего генератора соединен со счетным входом счетчика, вход разрешени  записи которого соединен с выходом элемента задержки, вход которого соединен с выходом формировател  импульса , с первым входом элемента И, с синхровходом регистра сдвига, выход п-го разр да счетчика соединен с входом формировател  импульса, выход которого  вл етс  выходом устройства , выход (п+1)-го разр -да регистра сдвига соединен с вторым входом элемента И, выход которого сое-,, динен с входом сброса в нуль регистра сдвига, информационный вход первого разр да регистра сдвига соединен с шиной единичного потенциала устройства, отличающеес  тем, что, с целью расширени  функциональных возможностей устройства за счет обеспечени  переменного периода импульса, измен ющегос  по закону убывающей и возрастающей геометрической прогрессии, в него введены счетный триггер, п селекторов, п элементов сложени  по модулю два, причем выход i-ro разр да (...п) регистра сдвига соединен с первым информационным входом (п+1 )-з.J-ro селектора и с вторым информационным входом i-ro селектора, вход установки в единицу счетного триггера  вл етс  входом разрешени  увеличени  периода импульса устройства, вход сброса в нуль счетного триггера  вл етс  входом разрешени  уменьшени  периода импульсов устройства, выход ()-го разр да регистра сдвига соединен со счетным входом счетного Григгера, пр мой выход которого соединен с первыми управл ющими входами
    селекторов с первого по п-й и с первыми входами элементов сложени  по модулю два с первого по п-й, вторые входы которых соединены с выходами селекторов соответственно с первого по п-й, выходы элементов сложени  по модулю два с первого по п-й соединены с соответствующими информационными входами счетчика.
SU874295247A 1987-08-11 1987-08-11 Устройство дл генерировани синхроимпульсов SU1462282A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874295247A SU1462282A1 (ru) 1987-08-11 1987-08-11 Устройство дл генерировани синхроимпульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874295247A SU1462282A1 (ru) 1987-08-11 1987-08-11 Устройство дл генерировани синхроимпульсов

Publications (1)

Publication Number Publication Date
SU1462282A1 true SU1462282A1 (ru) 1989-02-28

Family

ID=21323608

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874295247A SU1462282A1 (ru) 1987-08-11 1987-08-11 Устройство дл генерировани синхроимпульсов

Country Status (1)

Country Link
SU (1) SU1462282A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 951280, кл. G 06 F 1/02, 1981. Авторское свидетельство СССР № 1247854, кл. G 06 F 1/04, 1984 (прототип). *

Similar Documents

Publication Publication Date Title
SU1462282A1 (ru) Устройство дл генерировани синхроимпульсов
SU1247854A1 (ru) Устройство дл генерировани импульсов
SU463234A1 (ru) Устройство делени времени циклов на дробное число интервалов
SU497718A1 (ru) Устройство формировани псевдослучайных сигналов сложной структуры
SU1487179A1 (ru) Устройство для счета импульсов
SU997240A1 (ru) Устройство задержки
SU1076950A1 (ru) Регистр сдвига
SU1640827A1 (ru) Устройство дл преобразовани последовательного кода
SU1543401A1 (ru) Цифровой функциональный преобразователь
SU949823A1 (ru) Счетчик
SU1529444A1 (ru) Двоичный счетчик
SU1427370A1 (ru) Сигнатурный анализатор
SU1506435A1 (ru) Цифровой измеритель отношени временных интервалов
SU1411775A1 (ru) Устройство дл вычислени функций
SU485437A1 (ru) Генератор циклов
SU1070531A1 (ru) Генератор функций Уолша
SU1406790A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1608657A1 (ru) Преобразователь код-веро тность
SU1575179A1 (ru) Двоичный умножитель
SU1420648A1 (ru) Формирователь импульсных последовательностей
SU733105A1 (ru) Распределитель импульсов
SU1229776A1 (ru) Цифровой релейный коррел тор
SU1140234A2 (ru) Генератор последовательности импульсов
SU911508A1 (ru) Устройство дл сравнени двух чисел
SU1702396A1 (ru) Распределитель импульсов