SU1543401A1 - Цифровой функциональный преобразователь - Google Patents
Цифровой функциональный преобразователь Download PDFInfo
- Publication number
- SU1543401A1 SU1543401A1 SU884416498A SU4416498A SU1543401A1 SU 1543401 A1 SU1543401 A1 SU 1543401A1 SU 884416498 A SU884416498 A SU 884416498A SU 4416498 A SU4416498 A SU 4416498A SU 1543401 A1 SU1543401 A1 SU 1543401A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- code
- pulse
- approximation
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
- Compression, Expansion, Code Conversion, And Decoders (AREA)
Abstract
Изобретение относитс к вычислительной технике и может быть использовано дл формировани бипол рного число-импульсного кода одной или нескольких функций одного число-импульсного кода аргумента. Целью изобретени вл етс повышение быстродействи . Преобразователь содержит двоичный умножитель 1, счетчик 2 участков аппроксимации, блок 3 пам ти приращений функций, элемент 4 задержки, элемент ИЛИ-НЕ 5, мультиплексор 6, регистр 7, вход 8 кода функции, вход 9 длины участка аппроксимации, вход 10 число-импульсного кода аргумента, установочный вход 11, выход 12 число-импульсного кода результата, выход 13 знака приращени функции. 1 ил.
Description
ел
4ь
00 Јь
Изобретение относитс к вычислительной технике и предназначено дл формировани бипол рного число-им- тульсного кода одной или нескольких функций одного число-импульсного кода аргумента и может быть использовано при построении специапизировакных троцессоров, вычислительные алгоритмы которых реализуютс с использованием число-импульсной обработки информации , например, цифрового преобразовател координат или устройства отображени информации метеорадиолокатора.
Гелыо изобретени вл етс повышение быстродействи .
На чертеже представлена Функциональна схема преобразовател .
Преобразователь содержит двоичный умножитель 1, счетчик 2 участков аппроксимации , блок 3 пам ти приращений функций, элемент 4 задержки, элемент ИЛИ-НЕ 5, мультиплексор 6, регистр 79 йход 8 кода функции, вход 9 длины участка аппроксимации, вход 10 число- импульсного кода аргумента, установочный вход 1, выход 12 число-им- пульсного кода результата, выход 13 знака приращени Функции.
Устройство Функционирует следующим образом.
Обозначим на входах и выходах преобразовател и его составных частей через И (или И), П и Ф импульсы положительной (или отрицательной) пол рности , потенциальные сигналы и коды так, что после каждой из этих букв стоит номер входа преобразовател .
На преобразователь поступают код |Ф8 (определ ет тип воспроизводимой функции) и код Ф9 (определ ет длины участков аппроксимации воспроизводимой Функции), импульсы И10 установки и импульсы И11 t-исло-импульсного кода (ЧИК) х.
По входным кедам и импульсам преобразователь Функционирует по методу кусочно-линейной аппроксимации циклически так, что Е каждом цикле его работы можно выделить четыре временных такта t{t t, t,,, t..
Каждый цикл начинаетс с такта t, в течение которого в пам ти преобразовател содержитс информаци , обусловленна предысторией его работы. В течение такта t на входах & кода функции и длины участка 9 аппроксимации преобразовател устанавливают- i с требуемые значени кодов 8 и &9.
5
Такт t. начинаетс по импульсу И10, по которому двоичный умножитель 1 устанавливаетс в О, а в счетчик
2 участков аппроксимации заноситс код Ф2-Л8 адреса данных первого участка аппроксимации воспроизводимой функции. Блок 3 пам ти приращений функции формирует пр мой код приращени функции на первом участке аппроксимации . Такт t2 заканчиваетс Формированием И4, по которому генерируетс элементом ИЛИ-НЕ 5 импульс Н5, по окончании которого в регистр 7 за5 носитс пр мой код приращени Лункции на первом участке аппроксимации, а содержимое счетчика 2 участков ап- проксимаиии увеличиваетс на 1, по которому (т.е. по коду ф2) блок 3 па0 м ти приращении функции начинает в такте t Формирователь пр мой код приращени Лункции на втором участке аппроксимации.
В такте t на преобразователь по5 ступают импульсы ЧИК х, представл ющие последовательность импульсов, число которых равно
411 2. Х- 2П-±2- х;,
1 1Л
0 гДе п Разр дность двоичного кода X, представл емого в процессе преобразовани импульсами Ч11К х; XL - разр дна цифра (О или 1)
1-го разр да кода х. По коду приращени Функции и импульсам И11 ЧИК х двоичный умножитель 1 в соответствии с алгоритмом его функционировани формирует импуль- 0 сы Ш 2 число-импульсното кода функции у (ЧИК у} и импульсы переполнений, которые обозначим через ИПМ, ИП2, ИГТЗ и ИП4, где ИШ - импульс переполнени самого старшего разр да.
5 По этим импульсам и двухразр дному коду Ф9 А1А2 мультиплексор 6 формирует импульс Иб Al A2 ИШ V V А1 А2 ИП2 VA1 А2 ИПЗ V Al A2 ИП4, вл ющийс импульсом конца участка
0 аппроксимации, длина которого определ етс кодом Ф9 в соответствии с выражением
2 И А1 А2 27Y Al A2 26 V 5 VA1 А2 2SYA1 A2 24.
Поэтому (в зависимости от кода Ф9) блок 3 пам ти приращений функции гцзограммируетс так, что код на выхоЛ
51
дах регистра (информационных) KIK2, ..., К4К5К5К6К7 вырабатываетс с соблюдением условий:
1, все разр ды данного
кода значащие; 1, К7 0; I, Кб К7 0;
I, К5 Кб К7 0.
По первому (или ) Иб элемент Ш1И-НЕ 5 генерирует И5, по которому в регистр 7 занос тс данные по аппроксимации функции на втором (или М + 1) участке, а содержимое счетчика 2 участков аппроксимации увеличиваетс на 1м.
Знак приращени А у функции (т.е. ЧИК у) на любом участке аппроксимации определ етс сигналом со знакового разр да регистра 7.
Таким образом, в такте t. производитс процесс Нормировани бипол рного ЧИК у (сигнала П13 и импульсов И12).
Цикл преобразовани заканчиваетс окончанием поступлени на преобразователь импульсов ЧИК х (т.е. И11) и начинаетс такт С4 следующего цикла.
Claims (1)
- Формула изоборетеничЦифровой функциональный преобразователь , содержащий двоичный умножитель , счетчик участков аппроксимации и блок пам ти приращений функций, причем вход число-импульсного кода аргумента преобразовател соединен с входом первого сомножител двоичного101520434016умножител , выход счетчика участков аппроксимации соединен с адресным входом блока пам ти приращений функции , отличающийс тем, что, с целью повышени быстродействиза счет устранени вли ни длительности выборки из блока пам ти, в него дополнительно введены мультиплексор, регистр, элемент ИЛИ-НЕ и элемент задержки , причем вход кода функции преобразовател соединен с информационным входом счетчика участков аппроксимации , установочный вход преобразовател соединен с входом сброса двоичного умножител , входом элемента задержки и входом разрешени записи счетчика участков аппроксимации, вход длины участка аппроксимации преобразовател соединен с управл ющим входом мультиплексора, выход.которого соединен с первым входом элемента ИЛИ-НЕ, второй вход которого соединен с выходом элемента задержки, выход элемента ИЛИ-НЕ соединен со счетным входом счетчика участков аппроксимации и синхронизирующим входом регистра , информационный вход которого соединен с выходом блока пам ти прираще-30 ний функции, выходы информационных разр дов регистра соединены с входом второго сомножител двоичного умножител , выходы переполнени которого соединены с информационными входами35 мультиплексора, выход число-импульсного кода результата двоичного умножител и выход знакового разр да регистра соединены с выходами число-импульсного кода результата и выходом40 знака приращени функций преобразовател соответственно.25
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884416498A SU1543401A1 (ru) | 1988-04-26 | 1988-04-26 | Цифровой функциональный преобразователь |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884416498A SU1543401A1 (ru) | 1988-04-26 | 1988-04-26 | Цифровой функциональный преобразователь |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1543401A1 true SU1543401A1 (ru) | 1990-02-15 |
Family
ID=21371299
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU884416498A SU1543401A1 (ru) | 1988-04-26 | 1988-04-26 | Цифровой функциональный преобразователь |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1543401A1 (ru) |
-
1988
- 1988-04-26 SU SU884416498A patent/SU1543401A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 928347, кл. G 06 F 7/548, 1983. Авторское свидетельство СССР К 1257638, кл. G 06 F 7/548, 1985. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1543401A1 (ru) | Цифровой функциональный преобразователь | |
SU934511A1 (ru) | Устройство дл считывани графической информации | |
US3623021A (en) | Digital weighting multiplexer with memory | |
SU1462282A1 (ru) | Устройство дл генерировани синхроимпульсов | |
RU2042187C1 (ru) | Устройство для формирования распределения равномерно целочисленных псевдослучайных величин | |
SU1247854A1 (ru) | Устройство дл генерировани импульсов | |
SU1658391A1 (ru) | Преобразователь последовательного кода в параллельный | |
SU957424A1 (ru) | Генератор импульсов | |
SU694867A1 (ru) | Устройство дл цифрового усреднени двоично-кодированных сигналов | |
SU1280621A1 (ru) | Генератор случайного процесса | |
RU2120179C1 (ru) | Генератор белого шума (варианты) | |
SU1591010A1 (ru) | Цифровой интегратор | |
SU1697071A1 (ru) | Генератор ортогонально противоположных сигналов | |
SU1711205A1 (ru) | Устройство дл преобразовани изображений объектов | |
SU1667050A1 (ru) | Модуль дл логических преобразований булевых функций | |
SU903864A1 (ru) | Устройство дл определени наименьшего из @ чисел | |
SU1751777A1 (ru) | Устройство дл вычислени корней | |
SU1315973A2 (ru) | Преобразователь временного интервала в двоичный код | |
RU1795548C (ru) | Аналого-цифровой преобразователь | |
SU1662005A1 (ru) | Преобразователь двоичного кода в двоично-дес тичный код | |
SU1339554A1 (ru) | Цифровой функциональный преобразователь | |
SU657435A1 (ru) | К-значный фазоимпульсатор сумматор | |
SU1728880A2 (ru) | Знакоформирующее устройство | |
SU1476616A1 (ru) | Преобразователь двоичного кода в двоично-дес тичный код угловых величин | |
SU1043646A1 (ru) | Устройство дл потенцировани массивов двоичных чисел |