SU1196838A1 - Устройство дл формировани кодовых последовательностей - Google Patents

Устройство дл формировани кодовых последовательностей Download PDF

Info

Publication number
SU1196838A1
SU1196838A1 SU843761710A SU3761710A SU1196838A1 SU 1196838 A1 SU1196838 A1 SU 1196838A1 SU 843761710 A SU843761710 A SU 843761710A SU 3761710 A SU3761710 A SU 3761710A SU 1196838 A1 SU1196838 A1 SU 1196838A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
register
inputs
switch
Prior art date
Application number
SU843761710A
Other languages
English (en)
Inventor
Александр Николаевич Бучнев
Ольга Алексеевна Зимнович
Евгений Иванович Карпунин
Анатолий Николаевич Матазов
Original Assignee
Организация П/Я Г-4515
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Организация П/Я Г-4515 filed Critical Организация П/Я Г-4515
Priority to SU843761710A priority Critical patent/SU1196838A1/ru
Application granted granted Critical
Publication of SU1196838A1 publication Critical patent/SU1196838A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ КОДОВЫХ ПОСЛЕДОВАТЕЛЬНОСТЕЙ, содержащее генератор тактовых импульсов , первьй р.егистр .сдвига, первый коммутатор, два триггера, регистр, двоичный счетчик и элемент И, первый вход которого соединен с выходом генератора тактовых импульсов и синхроннаируюп им входом, первого триггера, пр мой выход которого подключен к второму входу элемента И, информационный вход счетчика подключен к информахщонной шине устройства, выходы регистра подключены к управл нщим входам первого коммутатора, отличающеес  Тем, чТо, с целью расширени  функциональных возможностей путем формировани  кодовых последовательностей с любым заполнением тактов, в него введены второй регистр сдвига, второй коммутатор, элемент ИПИ-НЕ, элемент задержки и оперативное запоминающее устройство , адресные входы оперативного запоминающего устройства подключены к вькодам двоичного счетчика, выходы оперативного запоминающего устройства соединены с информационными входами регистра, а управл ющий вход оперативного запоминающего устройства подключен к информационной шине устройства , счетный вход двоичного счетчика подключен к выходу элемента ИЛИ-НЕ, первый вход которого соединен с выходом элемента И, входом синхронизации регистра, последовательным входом первого регистра сдвига и с первыми информационш 1ми входами коммутаторов, а второй вход элемента ИЛИ-НЕ соединен с информационной ж шиной устройства, тактовые входы регистров сдвига через элемент задержки подключены к выходу генератора тактовых импульсов, установочные входы регистров сдвига соединены с входом запуска устройства и входом установки первого триггера, инверсный выход которого соединен с собственным информационным входом, вы;о ход первого коммутатора соединен с . Э) 90 DO ЭО первьм входом второго триггера и последовательным входом второго регистра сдвига, выход второго коммутатора соединен с вторым входом второго триггера, а остальные информационные входы первого и второго коммутаторов соединены, соответственно, с выходами первого и второго регистров сдвига, выход второго триггера  вл етс  выходом устройства, а выходы регистра подключены к управл юцим входам второго коммутатора.

Description

,
Изобретение относитс  к автоматике и вычислительной технике и предназначено дл  применени  в цифровых приборах в цел х самоконтрол , а таже дл  контрол  трактов передачи дискретной информации.
Целью изобретени   влйетс  расширение функциональных возможностей путем формировани -кодовых последовтельностей с любым заполнением тактов .
На чертеже приведена функциональна  схема устройства дл  формировани  кодовых последовательностей.
Устройство содержит генератор 1 тактовьк импульсов, выход которого соединен с первым входом элемента И 2, через элемент 3 задержки - с тактовыми входами регистров 4 и 5 сдвига и непосредственно с синхронизирующим входом первого триггера 6, пр мой выход которого соеди нен со вторым входом элемента И 2, а инверсный вькод соединен со своим информационн ым входом, установочный вход соединен с установочными входами регистров 4 и 5 сдвига и входом 7 запуска устройства. Выход элемента И 2 соединен со входом синхронизации регистра 8, с первыми информационными входами коммутаторов 9 и -1.0, последовательным входом первого регистра 4 сдвига и первым входом элемента ИЛИ-НЕ 11, второй вход которого соединен с информационной шиной 12 устройства а выход элемента ИЛИ-НЕ 11 соединен со счетным входомДВОИЧНОГО счетчика 13. Шина 12 соединена с управл ющими входами оперативного запоминающего устройства (ОЗУ) 14 и информационными входами, двоичного счетчика 13, выходы которого соединены с адресными входами ОЗУ 14, выходы, которого соединены с информационными входами регистра 8. Выходы регистра 8 соединены с упра ш ющими входами коммутаторов 9 и 10. Информационные входы коммутаторов 9 и 10 соединены
соответственно с выходами регистров
I .
4 и 5 сдвига, выход коммутатора 9
соединен с первым входом второго триггера 15 и последовательным входом регистра 5 сдвига, а выход коммутатора 10 соединен со вторым входом второго триггера 15, выход которого  вл етс  выходом 16 устройства Устройство работает следующим образом .
96838 2
Перед началом работы в ОЗУ 14 по информационной шине 12 записываетс  микропрограмма кодовых последовательностей . Дл  этого устанавли , ваютс  нулевые данные на входе
счетчика 13 и выдаетс  строб записи в счетчик 13, Затем устанавливаютс  данные на входе ОЗУ 14 и выдаетс  импульс записи. Затем к содержимому
0 счетчика 13 сигналом с информационной шины 12 через элемент ИЛИ-НЕ 11 добавл етс  единица и занос тс  новые данные в ОЗУ 14. Таким образом прописываетс  все ОЗУ 14, которое
JJ после этого переключаетс  в режим чтени , а в счетчик 13 записываетс  нулевое значение. В начальном состо нии на входе 7 запуска устройства поддерживаетс  низкий уровень на2Q пр жени , который поддерживает в
нуле все разр ды регистров 4 и 5 i сдвига и первый триггер 6.
Устройство запускаетс  подачки высокого уровн  напр жени  на вход
25 7 запуска. Освобождаетс  первый триггер 6 и на его выходе по витс  кодова  последовательность 110011001100...,
если прин ть основную частоту так2Q тового генератора за кодовую после . довательность
101010101010.. . На выходе элемента И 2 в этом случае будет следующа  кодова  последовательность: 35
1000100010001000....,
т.е. полтакта основной частоты - высокий уровень напр жени  и полтора такта -низкий уровень напр жени . Положительньй фронт (из нул  в единицу) первого импульса переписывает .содержимое  чейки с нулевым адресом ОЗУ 14 в регистр 8. Этот код с регистра 8 поступает на управл кнцие входы коммутаторов 9 и 10, что разрешает прохождение либо самого этого импульса, либо информации с регистров 4 и 5 сдвига. Этот импульс в зависимости от кода в регистре 8 может переключить в любое . состо ние триггер 15. По заднему фронту (из единицы в ноль) этого импульса к содержимому счетчика 13 прибавл етс  единица и следующий импульс перепишет в регистр, 8 содержимое  чейки ОЗУ 14 с первым, адресом. Одновременно этот импульс сдвигаетс  в регистре 4 сдвига.
3 .
причем элемент 3 задержки учитывает задержку распространени  сигнала в триггере 6 и элементе И 2.
Записыва  в ОЗУ 14 раз.ные микропрограммы кодовых последовательностей , можно получать на выходе 16 устройства любые виды кодовых последовательностей длиной, равной количству слов ОЗУ 14. Так как счетчик 13 считает по кольцу, то заданную кодовую последовательность можно зациклить.
Предла:гаемый вариант устройства предполагает 4-разр дный регистр 8. Дл  реализации шахматных кодовых последовательностей типа 10101010.;. или 01010101.., достаточно двухраз968384
р дного счетчика 13 и ОЗУ 14 на два. слова.
Дл  кодовой последовательности 10101010... имеем микропрограмму 50:1100
I 1:0011
и соответственно дл  кодовой последовательности 01010101... необходима микропрограмма
0:0011
1:1100
Практически, достаточно четырехразр дного счетчика 13 и ОЗУ 14 на шестнадцать слов дл  формировани  всевозможных кодовых последовательностей на выходе 16 устройства.

Claims (1)

  1. УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ КОДОВЫХ ПОСЛЕДОВАТЕЛЬНОСТЕЙ, содержащее генератор тактовых импульсов, первый регистр .сдвига, первый коммутатор, два триггера, регистр, двоичный счетчик и элемент И, первый вход которого соединен с выходом генератора тактовых импульсов и синхронизирующим входом, первого триггера, прямой выход кото. рого подключен к второму входу элемента И, информационный вход счетчика подключен к информационной шине устройства, выходы регистра подключены к управляющим входам первого коммутатора, отличающееся Тем, что, с целью расширения функциональных возможностей путем формирования кодовых: последовательностей с любым заполнением тактов, в него введены второй регистр сдвига, второй коммутатор, элемент ИЛИ-НЕ, элемент задержки и оперативное запоминающее устройство, адресные входы оперативного запоминающего устройства подключены к выходам двоичного счетчика, выходы оперативного запоминающего устройства соединены с информационными входами регистра, а управляющий вход оперативного запоминающего устройства подключен к информационной шине устройства, счетный вход двоичного счетчика подключен к выходу элемента ИЛИ-НЕ, первый вход которого соединен с выходом элемента И, входом синхронизации регистра, последовательным входом первого регистра сдвига и с первыми информационными входами коммутаторов, а второй вход элемента ИЛИ-НЕ соединен с информационной шиной устройства, тактовые входы регистров сдвига через элемент задержки подключены к выходу генератора тактовых импульсов, установочные входы регистров сдвига соединены с входом запуска устройства и входом установки первого триггера, инверсный выход которого соединен с собственным информационным входом, выход первого коммутатора соединен с . первым входом второго триггера и последовательным входом второго регистра сдвига, выход второго коммутатора соединен с вторым входом второго триггера, а остальные информационные входы первого и второго коммутаторов соединены, соответственно, с выходами первого и второго регистров сдвига, выход второго триггера является выходом устройства, а выходы регистра подключены к управляющим входам второго коммутатора.
    1 1196838
SU843761710A 1984-06-28 1984-06-28 Устройство дл формировани кодовых последовательностей SU1196838A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843761710A SU1196838A1 (ru) 1984-06-28 1984-06-28 Устройство дл формировани кодовых последовательностей

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843761710A SU1196838A1 (ru) 1984-06-28 1984-06-28 Устройство дл формировани кодовых последовательностей

Publications (1)

Publication Number Publication Date
SU1196838A1 true SU1196838A1 (ru) 1985-12-07

Family

ID=21127092

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843761710A SU1196838A1 (ru) 1984-06-28 1984-06-28 Устройство дл формировани кодовых последовательностей

Country Status (1)

Country Link
SU (1) SU1196838A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 72652, кл. G 06 F 1/04, 1977. Авторское свидетельство СССР № 1023314, кл. G 06 F 1/04, . 11.01.82. . ; *

Similar Documents

Publication Publication Date Title
JPS6424504A (en) Logic circuit device
SU1196838A1 (ru) Устройство дл формировани кодовых последовательностей
KR880013320A (ko) 출력펄스 발생장치
US3855460A (en) Static-dynamic conversion system
JPS558166A (en) Data transmission system
SU1338020A1 (ru) Генератор М-последовательностей
SU871322A1 (ru) Устройство дл синхронизации импульсов
SU497718A1 (ru) Устройство формировани псевдослучайных сигналов сложной структуры
SU1660147A1 (ru) Генератор псевдослучайных последовательностей
SU1487153A1 (ru) Генератор псевдослучайных чисел
SU1170626A1 (ru) Электронный ключ кода Морзе
SU1381467A1 (ru) Устройство дл распределени импульсов
SU1228232A1 (ru) Многоканальный генератор последовательностей импульсов
SU712943A1 (ru) Устройство дл управлени чейкой регистра
KR910008966A (ko) 수평 동기 펄스 측정 회로
SU387524A1 (ru) Распределитель импульсов
SU1181122A1 (ru) Устройство для формирования импульсов
SU1501100A1 (ru) Функциональный генератор
KR970024666A (ko) 피씨엠 데이타 지연회로
SU1177910A1 (ru) Устройство для формирования четверично-кодированных последовательностей
SU422102A1 (ru) Устройство задержки
SU1050114A1 (ru) Распределитель импульсов
SU1049867A1 (ru) Устройство дл формировани последовательностей управл ющих сигналов
SU1273923A1 (ru) Генератор импульсов со случайной длительностью
SU1674232A1 (ru) Устройство дл цифровой магнитной записи