SU1181122A1 - Устройство для формирования импульсов - Google Patents

Устройство для формирования импульсов Download PDF

Info

Publication number
SU1181122A1
SU1181122A1 SU843710009A SU3710009A SU1181122A1 SU 1181122 A1 SU1181122 A1 SU 1181122A1 SU 843710009 A SU843710009 A SU 843710009A SU 3710009 A SU3710009 A SU 3710009A SU 1181122 A1 SU1181122 A1 SU 1181122A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
outputs
memory block
counter
Prior art date
Application number
SU843710009A
Other languages
English (en)
Inventor
Anatolij N Podgola
Original Assignee
Anatolij N Podgola
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Anatolij N Podgola filed Critical Anatolij N Podgola
Priority to SU843710009A priority Critical patent/SU1181122A1/ru
Application granted granted Critical
Publication of SU1181122A1 publication Critical patent/SU1181122A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики, в системах контроля цифровых устройств и т.д. 5
Цель изобретения - расширение функциональных возможностей и повышение точности формирования импульсов .
На чертеже изображена.структур- 10 ная схема устройства.
Устройство содержит задающий генератор 1, элемент И 2, счетчик 3, выходные Ώ-триггеры 4-1,...4-Ν, блок 5 памяти, первый 6 и второй 7 (5
регистры.
Выход задающего генератора 1 подключен к первому входу элемента И 2, к счетному входу счетчика 3 и к синхронизирующим входам выходных Ц-триг-20 геров 4-1,...,4-Ν, второй вход элемента И 2 соединен с первым выходом блока 5 памяти, младшие разряды адреса которого соединены с выходами счетчика 3, а старшие разряды адреса 25 соединены с выходами первого регистра 6, информационные входы которого соединены с выходами второго регистра 7, а синхронизирующий вход записи первого регистра 6 и вход обну- βθ ления счетчика 3 подключены к выходу элемента И 2, выходы, кроме первого, блока 5 памяти подключены к информационным входам выходных ϋ-триггеров 4-1,...,4-Ν, выходы которых являются выходами устройства.
Работает устройство следующим образом.
Перед началом работы производится загрузка блока памяти информацией о временных параметрах формируемых импульсов (в случае использования ПЗУ запись информации производится перед его установкой в устройство) , производится начальная установка в нулевое состояние выходных триггеров 4-1,...,4-Ν и счетчика (не показано) и производится запись информации о выбранном номере последовательности импульсов в первый регистр 6 из второго регистра 7.
После запуска задающего генератора 1, счетчик 3 начинает счет импульсов, в результате на младшей части адресных входов блока 5 памяти про- 55 исходит последовательная смена адресов, начиная с нулевого, вследствие чего из. массива, номер которого был
22 2
записан в первый регистр 6, происходит считывание информации, которая поступает на информационные входы выходных триггеров 4-1,...,4-Ν. Передним фронтом импульса с задающего генератора 1 информация с выходов блока 5 памяти записывается в выходные ϋ-триггеры 4-1,...,4-Ν, а соответственно и появляется на выходах устройства.
При поступлении единицы на информационный вход соответствующего триг гера 4 последний переключается в еди ничное состояние (начало импульса) по фронту сигнала задающего генератора 1, при дальнейшей выборке адресов блока 5 памяти на соответствующем разряде после нескольких единиц появлется сигнал "0", и триггер по фронту сигнала задающего генератора 1 переключается в нулевое состояние (окончание импульса).
Таким образом, на выходах триггеров 4-1,...,4-N формируются последовательности импульсов, синхронизированных задающим генератором 1 и имеющих различную длительность, которая определяется информацией записанной в данном массиве блока 5 памяти.
Сигналом об окончании одного массива информации в блоке 5 памяти и необходимости перехода на другой массив является появление сигнала единицы на первом выходе блока 5 памяти, который открывает элемент И 2, и импульс с задающего генератора 1 проходит на вход обнуления счётчика 3 и синхронизирующий вход записи первого регистра 6. Этот импульс записывает последнюю информацию из данного массива в триггеры 4-1,...,4-Ν, устанавливает счетчик 3 в нулевое состояние, а в первый регистр 6 записывается информация из второго регистра 7.
I
К моменту прихода следующего импульса с задающего генератора 1, на выходах блока 5 памяти устанавливается информация соответствующая новому адресу. Если во втором регистре 7 информация не изменяется, повторяется формирование прежней последовательности импульсов, в случае обновления информации, происходит переключение массива и начинается формирование новой последовательности импульсов.
3 .11
Длительность периода формировав ния одной элементарной последовательности импульсов, заданной в
'одном массиве блока 5 памяти, определяется емкость сметчика 3.
Если необходимо, чтобы при переходе от одного массива блока 5 памяти к другому информация на выходе
122 4
триггера 4 не менялась, то в последнюю ячейку одного массива и первую ячейку другого массива записывают одинаковую информацию, это позволяет формировать последовательности импульсов с различной длительностью импульсов и пауз между импульсами, не ограниченных длительностью периода формирования одной элементарной последовательности импульсов.

Claims (1)

  1. УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ ИМПУЛЬСОВ, содержащее задающий генератор, выход которого соединен со счетным входом счетчика, блок памяти, младшие разряды адреса которого соединены с выходами счетчика, а старшие разряды адреса соединены с выходами первого регистра, информа;ционные входы которого соединены с выходами второго регистра, а синхронизирующий вход первого регистра подключен к входу обнуления счетчика, выходные триггеры, первые входы которых соединены с выходами, кроме первого, блока памяти, отличающееся тем, что, с целью расширения функциональных возможностей и повышения точности формирования импульсов, в него введен элемент причем вторые входы выходных триггеров соединены с выходом задающего генератора и первым входом элемента И, второй вход которого соединен с § первым выходом блока памяти, а выход подключен к входу обнуления счетчика.
    511 ... 1181122 А
    1 1181
SU843710009A 1984-01-09 1984-01-09 Устройство для формирования импульсов SU1181122A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843710009A SU1181122A1 (ru) 1984-01-09 1984-01-09 Устройство для формирования импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843710009A SU1181122A1 (ru) 1984-01-09 1984-01-09 Устройство для формирования импульсов

Publications (1)

Publication Number Publication Date
SU1181122A1 true SU1181122A1 (ru) 1985-09-23

Family

ID=21107080

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843710009A SU1181122A1 (ru) 1984-01-09 1984-01-09 Устройство для формирования импульсов

Country Status (1)

Country Link
SU (1) SU1181122A1 (ru)

Similar Documents

Publication Publication Date Title
SU1181122A1 (ru) Устройство для формирования импульсов
SU1629969A1 (ru) Устройство дл формировани импульсов
SU1129723A1 (ru) Устройство дл формировани импульсных последовательностей
SU1345327A1 (ru) Устройство задержки и формировани импульсов
SU1695289A1 (ru) Устройство дл вычислени непрерывно-логических функций
SU1539973A1 (ru) Формирователь импульсных последовательностей
SU1396253A1 (ru) Устройство дл формировани временных интервалов
SU1522385A1 (ru) Программируемый генератор импульсных последовательностей
SU712943A1 (ru) Устройство дл управлени чейкой регистра
SU549754A1 (ru) Преобразователь частота-код
SU1381509A1 (ru) Устройство дл контрол логических блоков
SU1238212A1 (ru) Генератор периодического напр жени
SU1374413A1 (ru) Многоканальный программируемый генератор импульсов
SU1425825A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1196838A1 (ru) Устройство дл формировани кодовых последовательностей
SU1661662A1 (ru) Устройство дл измерени и регистрации частоты
SU1501100A1 (ru) Функциональный генератор
SU1168965A1 (ru) Устройство дл обхода узлов сеточной области
SU1206806A1 (ru) Устройство дл редактировани списка
SU1649531A1 (ru) Устройство поиска числа
SU1451689A1 (ru) Устройство дл делени периодических временных интервалов на заданное число интервалов
SU1469505A1 (ru) Устройство дл отладки программ
SU1529293A1 (ru) Устройство дл формировани тестовой последовательности
SU1578714A1 (ru) Генератор тестов
SU1462280A1 (ru) Устройство дл кусочно-линейной аппроксимации