SU951677A1 - Устройство дл задержки импульсов - Google Patents

Устройство дл задержки импульсов Download PDF

Info

Publication number
SU951677A1
SU951677A1 SU802964451A SU2964451A SU951677A1 SU 951677 A1 SU951677 A1 SU 951677A1 SU 802964451 A SU802964451 A SU 802964451A SU 2964451 A SU2964451 A SU 2964451A SU 951677 A1 SU951677 A1 SU 951677A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
pulse
frequency divider
inputs
Prior art date
Application number
SU802964451A
Other languages
English (en)
Inventor
Павел Николаевич Смирнов
Original Assignee
Предприятие П/Я А-3325
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3325 filed Critical Предприятие П/Я А-3325
Priority to SU802964451A priority Critical patent/SU951677A1/ru
Application granted granted Critical
Publication of SU951677A1 publication Critical patent/SU951677A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

1
Изобретение относитс  к импульсной технике и может быть использовано в вычислительных устройствах и контрольно-проверочной аппаратуре.
Известно устройство дл  задержки импульсов,содержащее счетчик, реверсивный счетчик, схему сравнени  кодов , включенную между ними, переключатель , через который выход одного из разр дов счетчика подключен к вхо-ю дам элементов И, к вторым входам которых через элементы ИЛИ и переключатели подключены выходы распределител , вход которого подключен к входу установки нул  счетчика, is к которому через элемент ИЛИ подключены выходы элементов И. Один из входов распределител  через переключатель подключен к входу реверсивного счетчика, входу установки нул  2р распрр.делител  и входу установки нул  триггера, выход которого подключен к входу управлени  ключа, включенного в цепь подачи импульсов на
вход счетчика. Выход триггера через линию задержки и элемент ИЛИ соединен с входом установки нул  счетчика. Вход ключа соединен с источником импульсов высокой частоты, к входу триггера подключен выход генератора низкой частоты Tl3Это устройство сложно и не обладает достаточной точностью.
Известно устройство дл  задержки импульсов, содержащее делитель частоты , сдвигающий регистр, распределитель импульсов, переключатели, элемент И, первый вход которого соединен с выходом триггера, один из входов которого подключен к установочным входам сдвигаЬщего регистра и распределител  импульсов, выход делител  частот 1 через первый переключатель подключен к второму входу элемента И,выход которого соединен с первым входом сдвигающего регистра, выходы сдвигающего регистра через
39
второй переключатель подключены к второму входу сдвигающего регистра и входу распределител  импульсов 2}.
8 таком устройстве за счет более сложной схемы достигаетс  некоторое повышение точности задержки импульсов , jKOTopoe, однако, в р де слу- ча.ев 1оказываетс  недостаточным.
Целью изобретени   вл етс  повышение точности.
Поставленна  цель достигаетс  тем, что в устройство дл  задержки импульсов, содержащее делитель частоты ,, тактовый вход которого подключен к тактовому входу устройства, распре делитель, входы которого соединены с неподвижнь1ми контактами первого переключател , а тактовый вход подключен к выходу делител  частоты, второй переключатель, введен дешифратор, первый вход которого подключен к подвижному контакту первого переключател , а вторые входы соединены через второй переключатель с соответствующими выходами делител  частоты , при этом входы установки начального состо ни  делител  частоты и распределител  импульсов объединены между собой и соединены с входом -устройства.
На чертеже представлена функциональна  схема устройства.
Устройство содержит делитель частоты 1, распределитель импульсов 2, дешифратор 3, переключатели i и 5. Выход последнего разр да 6 делител  частоты 1 соединен с тактовым входом
7распределител  импульсов, один из выходов которого через переключатель t подключен к первому входу
8дешифратора 3. Остальные входы дешифратора Э соединены с выходами соответствующих разр дов 10 делител  частоты. Входы установки начально го состо ни  11 и 12 соответственно делител  частоты 1 и распределите-л  импульсов 2 объединены и соединен с первым входом устройства. Второй вход 13 делител  частоты 1 подключен к источнику периодической последовательности импульсов.
Устройство работает следующим образом .
В исходном положении на выходе дешифратора сигнал отсутствует в св зи с тем, что выходы всех разр дов распределител  импульсов наход тс  в состо нии логического нул . На тактовый вход 13 делител  масто6774
ты 1 подаетс  периодическа  последовательность импульсов. С выхода последнего разр да 6 делител  частоты 1 на тактовый вход распределител  импульсов подаетс  периодическа  последовательность импульсов с частотой в К раз меньшей частоты тактового генератора (li - коэффициент делени  частоты).
При подаче на первый вход устройства входного сигнала производитс  установка начального, например, нулевого, состо ни  делител  частоты и запись высокого потенциала на выход первого разр да распределител  импульсов. При этом делитель частоты останавливаетс , т.е. последовательность импульсов на выходе его последнего разр да прекращаетс . После окончани  сигнала на первом входе всего устройства работа делител  частоты продолжаетс  от его начального состо ни .
Известно, что любой делитель часТО .ТЫ с коэффициентом делени  К должен иметь ровно К различных состо ний, определ емых распределением потенциалов на выходах вход щих в его состав элементов пам ти. Известно 1;экже, что М-разр дный распределитель импульсов имеет М различных состо ний, характеризующихс  наличием высокого потенциала на выходе одного из его М разр дов.
Таким образом, всего в рассматриваемом устройстве имеетс  К-М состо ний , каждое из которых может быть выделено соответствующим подключением входов дешифратора. Тогда, если дешифратор подключен таким образом,
° чтобы выделить произвольное N.c°c то ние (), то через врем , равное N периодам частоты, подаваемой на тактовый вход всего устройства, на его выходе по витс  задержанный импульс, длительность которого равна одному периоду входной частоты.
В предлагаемом устройстве задержка импульсов реализована наибольша  точность, достижима  в устройствах
дискретного действи  без применени  элементов аналоговой техники и равна  одному периоду тактового сигнала . Кроме того, устройство имеет более простую по сравнению с прототипом схему, так как распределитель импульсов, кроме того, что входит в цепь элементов, обеспечивающих требуемую задержку, выполн ет также
Функцию элемента, обеспечивающего однократность срабатывани , так как после поступлени  К-М входных импульсов все разр ды распределител  импульсов принимают низкие потенциалы , запрещающие срабатывание дешифратора , и в дальнейшем(до наступлени  очередного сигнала начальной установки по первому входу) по вление выходных импульсов невозможно .

Claims (2)

1.Авторское свидетельство СССР№ 336660, кл. Н 03 К 5/13, 0.05.70
2.Авторское свидетельство СССР
№ 519856, кл. Н 03 К 5/13, 01.07.7.
SU802964451A 1980-07-22 1980-07-22 Устройство дл задержки импульсов SU951677A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802964451A SU951677A1 (ru) 1980-07-22 1980-07-22 Устройство дл задержки импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802964451A SU951677A1 (ru) 1980-07-22 1980-07-22 Устройство дл задержки импульсов

Publications (1)

Publication Number Publication Date
SU951677A1 true SU951677A1 (ru) 1982-08-15

Family

ID=20911272

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802964451A SU951677A1 (ru) 1980-07-22 1980-07-22 Устройство дл задержки импульсов

Country Status (1)

Country Link
SU (1) SU951677A1 (ru)

Similar Documents

Publication Publication Date Title
SU951677A1 (ru) Устройство дл задержки импульсов
GB1243594A (en) Improvements in or relating to automatic frequency controlled oscillators
SU976503A1 (ru) Перестраиваемый делитель частоты
SU860042A1 (ru) Устройство дл синхронизации сигналов
JPS5799841A (en) Automatic signal phase matching circuit
SU432478A1 (ru) Устройство длявоспроизведения сигналовимпульсных
SU422102A1 (ru) Устройство задержки
RU2103808C1 (ru) Таймер
SU1166118A1 (ru) Устройство дл контрол @ -разр дного распределител импульсов
RU2028642C1 (ru) Имитатор провалов напряжения сети
SU869034A1 (ru) Распределитель импульсов
SU731592A1 (ru) Распределитель импульсов
SU1646077A1 (ru) Устройство дл выделени кодовой комбинации
SU1359753A1 (ru) Цифровой фазовращатель
US3155962A (en) System for representing a time interval by a coded signal
SU1213525A1 (ru) Формирователь длительности импульсов
SU613504A1 (ru) Делитель частоты с переменным коэффициентом делени
SU706818A1 (ru) Измеритель интервалов времени
SU544121A1 (ru) Устройство контрол импульсных последовательностей
SU712938A1 (ru) Генератор несовпадающих во времени дискретных функций
SU1453621A1 (ru) Обнаружитель комбинаций двоичных сигналов
SU961124A1 (ru) Устройство дл синхронизации сигнала электромеханического переключател
SU1531214A1 (ru) Функциональный счетчик
SU921095A1 (ru) Делитель частоты
SU984027A1 (ru) Амплитудный селектор одиночных импульсов напр жени