SU1277413A2 - Устройство дл коррекции шкалы времени - Google Patents

Устройство дл коррекции шкалы времени Download PDF

Info

Publication number
SU1277413A2
SU1277413A2 SU853859258A SU3859258A SU1277413A2 SU 1277413 A2 SU1277413 A2 SU 1277413A2 SU 853859258 A SU853859258 A SU 853859258A SU 3859258 A SU3859258 A SU 3859258A SU 1277413 A2 SU1277413 A2 SU 1277413A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
counter
inputs
block
Prior art date
Application number
SU853859258A
Other languages
English (en)
Inventor
Александр Николаевич Судаков
Аркадий Евгеньевич Тюляков
Original Assignee
Предприятие П/Я В-2203
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2203 filed Critical Предприятие П/Я В-2203
Priority to SU853859258A priority Critical patent/SU1277413A2/ru
Application granted granted Critical
Publication of SU1277413A2 publication Critical patent/SU1277413A2/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к радио|технике и  вл етс  усовершенствованием изобретени  по авт. св. № 1095431. Цель изобретени  - повышение быстродействи  и расширение диапазона коррекции . Устройство содержит генератор 1, фазосдвигающий блок (ФСБ) 2, делитель 3 частоты, реверсивный счетчик 4, регистр сдвига (РС) 5, преобразователь 6 кода коррекции, элементы 7 и 13 совпадени , счетчик 8, дешифратор 9, формирователь одиночных импульсов (ФОИ) 10, формирователь 11 сигнала управлени , решающий блок 12 и триггер 14. Код коррекции через преобразователь 6 кода коррекции поступает в PC 5. После записи всех М разр дов кода коррекции с дешифратора 9 на ФОИ 10 поступает сигнал 1. При зтом ФОИ 10 вьщел ет бторой импульс из серии импульсов, поступающих с ФСБ 2. По зтому импульсу код коррекции записываетс  в реверсивный счётчик 4. Кроме того, импульс ФОИ 10 поступает на формирователь 11 сигнала управлени  и на счетные входы решающего блока 12 и триггера 14. Козффициент пересчета решак цего блока 12 определ етс  двум  старшими разр даi ми PC 5. Сигнал с формировател  11 сигнала-управлени  разрешает считы (Л вание информации с реверсивного счетчика 4 и измен ет коэффициент делени  ФСБ 2 в зависимости от знака коррекции , поступающего с младшего разр да PC 5. Введены решающий блок 2, элемент 13 совпадени , триггер 14. 1 3.п. ф-лы, 3 ил. К)

Description

Изобретение относитс  к радиотехнике и может быть использовано в си хронизирующих системах дл  коррекции шкалы времени. Цель изобретени  - повышение быст родействи  И расширение диапазона коррекции. На фиг.1 представлена структурноэлектрическа  схема устройства дл  коррекции шкапы времени; на фиг.2 структурно-электрическа  схема решающего блока; на фиг.З - временные диаграммы, по сн ющие работу устройства . Устройство дл  коррекции шкалы времени содержит генератор 1, фазосдвигающий блок 2, делитель 3 частоты , реверсивный счетчик 4, регистр 5 сдвига, преобразователь 6 кода кор рекции, элемент 7 совпадени , счетчик 8, дешифратор 9, формирователь 1 одиночных импульсов, формирователь 1 сигнала управлени , решающий блок 12 дополнительный элемент 13 совпадени  триггер 14. Решающий блок 12 содержит первый второй и третий декадные счетчики 15-17, первый, второй и третий элементы 18-20 совпадени , дешифратор 2 и элемент 22 сборки. Устройство дл  коррекции шкалы времени работает следующим образом. Генератор 1  вл етс  источником импульсов стабильной частоты (фиг.З ) дл  запуска фазосдвигающего блока 2 выполненного в виде делител  частоты с переменным .коэффициентом делени . В исходном состо нии коэффициент делени  равен К, что определ етс  -наличием на втором входе управлени  уровн  логического О. С выхода фазосдвигающего блока 2 импульсы подаютс  на вход делител  3 частоты (фиг.З р. Дл  коррекции шкалы времени на командный вход устройства подаетс  команда (фиг.За). При этом происходит сброс счетчика 8, триггера 14 и первого, второго и третьего декадных счетчиков 15-17 решающего блока 12. На выходе дешифратора 9 по вл етс  уровень логического О (фиг.ЗВ На выходе триггера 14 по вл етс , уро . вень логического О (фиг.Зн) который закрывает элемент 13, поддержива  на его выходе уровень логического О (фиг.3л). Это необходимо дл  того, чтобы при записи кода коррекции в регистр 5 и записи величины, коррекции в реверсивный счетчик 4 ложные сигналы с выходов реверсивного счетчика 4 и решающего блока 12 не проходили на третий вход формировател  10, что привело бы к его срабатыванию . После подачи команды Код коррекции на шину подаетс  М-разр дный последовательный импульсный код коррекции старшими разр дами вперед по двум лини м в виде пр мого и инверсного кодов. Код коррекции поступает на вход преобразовател  6, на информационном выходе которого формируетс  пр мой код коррекции, а на тактовом выходе тактовые импульсы сдвига (фиг.38). Пр мой код коррекции записываетс  в регистр 5. Одновременно счетчик 8 подсчитывает количество тактовых импульсов сдвига (фиг.38). Как только в регистр 5 записываютс  все М разр дов кода, на выходе дешифратора 9 по вл етс  уровень логической 1, который подаетс  на второй вход формировател  10 (фиг.36). Формирователь 10 вьщел ет второй после по влени  на его втором входе уровн  логической 1 импульс (фиг.Зг) на тактовой серии импульсов, поступающей на его первый вход с выхода фазосдвигающего блока 2 (фиг.Зг). Этот импульс подаетс  на вход предварительной записи реверсивного счетчика 4, на второй вход формировател  11 и на счетные входы решающего блока 12 и триггера 14. По переднему фронту этого импульса происходит запись величины коррекции из регистра 5 в реверсивный счетчик 4. При записи в реверсивный счетчик 4 числа, отличного от О, на его выходе по вл етс  уровень логической 1 (фиг.ЗЭ), который, поступа  на первый вход формировател  11, разрешает формирование на его выходе сигнала управлени . Сигнал управлени  в виде уровн  логической 1 по вл етс  на выходе формировател  11 по заднему фронту рмпульса, поступающего с выхода формировател  10 (фиг.Зи). Этот же импульс поступает на счетный выход первого декадного счетчика 15 решающего блока 12. Импульс с выхода формировател  10 подаетс  на счетный вход триггера 14. При этом по спаду этого импульса происходит запись логической 1 в тригrep 14. Уровень логической 1 с выхода триггера 14 (фиг.3м) подаетс  на третий вход дополнительного элемента 13.
Сигнал управлени  поступает на второй вход управлени  фазосдвигающего блока 2 и измен ет его коэффициент делени  на в зависимости от знака коррекции, поступающего на первый вход управлени  с выхода младшего разр да регистра сдвига. Сигнал управлени  подаетс  также на первый вход элемента 7, разреша  прохождение импульсов с выхода фазосдвигающего блока 2 на счетный вход реверсивного счетчика 4 (фиг.Зи). При этом информаци , записанна  в реверсивном счетчике 4, начинает считыватьс .
Как только в реверсивном счетчике 4 вс  информаци  считываетс , на его выходе по вл етс  уровень логического О (фиг.Зд), который, поступа  на первый вход формировател  11, возвращает последний в исходное состо ние . На выходе формировател  11 по вл етс  уровень логического О (фиг.Зе). При этом восстанавливаетс  исходный коэффициент делени  фазосдвигающего блока 2 и прекращаетс  поступление импульсов на счетный вход реверсивного счетчика 4.
Уровень логического О с выхода реверсивного счетчика 4 поступает также на первый вход дополнительного элемента 13. При этом на выходе последнего либо по вл етс  уровень логической 1, либо нет, в зависимости от сигнала, на выходе решающего блока 12.
Коэффициент пересчета решаницего блока 12 определ етс  кодом множител , поступающего на входы управлени  решающего блока 12 с выходов двух старших разр дов регистра 5, Код множител  подаетс  на входы дешифратора 21 (х их) решающего блока 12. На выходах дешифратора 21 формируютс  сигналы у , у , у , задающие коэффициент пересчета решающего блока 12,
При коде множител  сигналы на выходах дешифратора 21 равны О. На выходах первого , второго и третьего элементов 18-20 решакнцего блока 12 - логические О. При этом на выходе решающего блока 12 формируетс  уровень логического О, который запрещает прохождение сигнала с выхода реверсивного счетчика 4 через дополнительный элемент 13 на третий вход формировател  10.
На этом коррекци  шкалы времени заканчиваетс . Сдвиг шкалы времени в этом случае равен
At пТр ,
где п - число, соответствующее величине коррекции; Т J. - период построени  импульсов
на выходе генератора 1 . Если , то к выходу решающего блока 12 через один первый, второй или третий элементы 18, 19 или 20 и элемент 22 оказываетс  подключенным выход одного из декадных счетчиIKOB 15-17. Причем, если в.декадном счетчике записано число 10, на его выходе присутствует уровень логической 1, который, поступа  на выход решающего блока 12, разрешает прохождение сигнала с выхода реверсивного счетчика 4 через дополнительный элемент 13 на третий вход формировател  10, На выходе дополнительного элемента 13 при этом по вл етс  уровень логической 1 (фиг,3к). По этому сигналу формирователь 10 вы|дел ет второй после по влени  на его третьем входе уровн  логической 1 импульс из тактовой секции, поступающей на его первый вход (фиг,3). После этого коррекци  шкалывремени повтор етс .

Claims (2)

  1. Формула изобретени 
    1, Устройство дл  коррекции шкалы времени по авт, ев, № 1095431, отличающеес  тем, что, с целью повьш1ени  быстродействи  и расширени  диапазона коррекции, в него введены последовательно соединенные решающий блок и дополнительный элемент совпадени , а также триггер, первый вход которого подключен к выходу формировател  одиночного импульса, второй вход - к входу установки разр до счетчика и к первому входу решающего блока, второй вход которого подключе к одному из входов реверсивного счетчика , при этом второй вход дополнительного элемента совпадени  подключен к выходу реверсивного счетчика, третий вход дополнительного элемента совпадени  - к выходу триггера, а выход дополнительного элемента совпадени  - к третьему входу формировател  одиночных импульсов, выходы старших разр дов регистра сдвига сое Динены с третьим и четвертым входам решающего блока.
  2. 2. Устройство по п.1, отличающеес  тем, что решающий блок выполнен в виде последовательн соединенных дешифратора, первого, второго и третьего элементов совпадени  и элемента сборки, а также по следовательно соединенных первого, второго и третьего декадных счетчи13 ков, при этом первый вход первого декадного счетчика  вл етс  первым входом блока, вторые входы первого, второго и третьего декадных счетчиков объединены между собой и  вл ютс  вторым входом блока, выходы первого , второго и третьего декадных счетчиков подключены соответственно к вторым входам третьего, второго и первого элементов совпадени , причем входы дешифратора  вл ютс  третьим и четвертым входами блока, а выход элемента сборки  вл етс  выходом блока.
SU853859258A 1985-02-25 1985-02-25 Устройство дл коррекции шкалы времени SU1277413A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853859258A SU1277413A2 (ru) 1985-02-25 1985-02-25 Устройство дл коррекции шкалы времени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853859258A SU1277413A2 (ru) 1985-02-25 1985-02-25 Устройство дл коррекции шкалы времени

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU1095431A Addition SU209703A1 (ru)

Publications (1)

Publication Number Publication Date
SU1277413A2 true SU1277413A2 (ru) 1986-12-15

Family

ID=21164125

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853859258A SU1277413A2 (ru) 1985-02-25 1985-02-25 Устройство дл коррекции шкалы времени

Country Status (1)

Country Link
SU (1) SU1277413A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1095431, кл. Н 04 L 7/02, 1984. *

Similar Documents

Publication Publication Date Title
SU1277413A2 (ru) Устройство дл коррекции шкалы времени
SU1425825A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1501282A1 (ru) Преобразователь последовательного кода в параллельный
SU1430946A1 (ru) Цифровой генератор периодических функций
SU1259311A1 (ru) Устройство дл счета штучных изделий
SU658556A1 (ru) Преобразователь кода гре в двоичный код
RU1775854C (ru) Управл емый делитель частоты следовани импульсов
SU1277387A2 (ru) Делитель частоты следовани импульсов
SU1413590A2 (ru) Устройство дл коррекции шкалы времени
SU1325663A1 (ru) Цифрова регулируема лини задержки
SU1714811A1 (ru) Преобразователь двоичного кода во временной интервал
SU1177910A1 (ru) Устройство для формирования четверично-кодированных последовательностей
SU1524037A1 (ru) Устройство дл формировани синхроимпульсов
SU1727200A1 (ru) Устройство дл преобразовани последовательного кода в параллельный
SU949823A1 (ru) Счетчик
SU1247828A2 (ru) Устройство дл коррекции шкалы времени
SU1247773A1 (ru) Устройство дл измерени частоты
SU1444937A1 (ru) Делитель частоты следовани импульсов с регулируемой длительностью импульсов
SU1383321A1 (ru) Генератор гладких периодических функций
SU1539973A1 (ru) Формирователь импульсных последовательностей
SU1095431A1 (ru) Устройство дл коррекции шкалы времени
SU1653154A1 (ru) Делитель частоты
SU1511706A1 (ru) Цифровой фазометр
SU453662A1 (ru)
SU1013952A1 (ru) Цифровой умножитель частоты следовани импульсов