SU1334150A1 - Устройство дл контрол регистра сдвига - Google Patents
Устройство дл контрол регистра сдвига Download PDFInfo
- Publication number
- SU1334150A1 SU1334150A1 SU864063070A SU4063070A SU1334150A1 SU 1334150 A1 SU1334150 A1 SU 1334150A1 SU 864063070 A SU864063070 A SU 864063070A SU 4063070 A SU4063070 A SU 4063070A SU 1334150 A1 SU1334150 A1 SU 1334150A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- group
- output
- register
- input
- delay
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
- Manipulation Of Pulses (AREA)
Description
Изобретение относитс к вычксли- те льной технике к может быть исполь- .зовано дл контрол узлов ЭВМ.
Цель изобретени - расширение функциональных возможностей за счет контрол каждого разр да контролируемого регистра и повышение достоверности контрол .
На фиг. 1 изображена структурна схема устройства дл контрол четырехразр дного регистра сдвига; на фиг, 2 - временные диаграммы его работы.
Устройство дл контрол регистра содержит контролируемый регистр 1, формирователь 2 импульсов, элемент ИЗ, группу 4 элементов задержки, группу 5 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, первый 6 и второй 7. элементы ИЛИ, элемент 8 задержки, вход 9 синхронизации , информационный вход 10, информационный выход 11, выход 12 сбо .
Устройство работает следующим образом .
Запись информации, поступающей по шине 10, в регистр 1 происходит по отрицательному перепаду импульсов, поступающих на тактовый вход 9, Форэто значит, что на выходах элемента ИЛИ 6, элемента И 3 и элемента 8 задержки- также имеютс , сигналы О. При этом поддерживаетс сдвиговый режим работы регистра 1..
При сбое, информации хот бы в одном из разр дов регистра 1 на выходе соответствующего элемента ИСКЛЮЧАЮЩЕЕ
Q ИЛИ группы 5 по вл етс сигнал 1. Задержанный на врем элемента 8 за- держки сигнал с выхода элемента И 3 переводит регистр в режим записи. По отрицательному -перепаду этого же
15 импульса происходит перезапись в регистр 1 действительной информации с выходов -элементов задержки группы 4, после чего регистр 1 снова переходит в сдвиговый режим работы.
20- -
Claims (1)
- Формула изобрет-ениУст ройство дл контрол регистр-а сдвига, содержащее элемент И, формирователь импульсов, причем вход син- 25 хронизации устройства соединен с входом запуска формировани импульсов, выход которого соединен с первым входом элемента И,о тлич ающее с тем, что, с целью расширени мирователь 2 импульсов выдает на сво- зо Функциональных возможностей за счет ем выходе последовательность коротких контрол каждого разр да контролируе- импульсов, период повтор-ени которых равен периоду тактовых импульсов. Импульсы на выходе формировател 2 смещены относи гельно отрицательных пере35мого регистра и повьш1ени достоверности контрол , устройство содержит первый и второй элементы ИЛИ, элемент задержки, группу элементов;задержки, группу элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, причем информационный вход устройст -- ва соединен с входом первого элемента задержки группы с первого по (N- 1)-и вхоДы устройства дл подключени к выходам разр дов контролируемого . регистра соединены с входами с второго по N-й элементы задержки группы, выходы элементов задержки группы соединены с -соответствующими выходами устройства дл подключени к входам разр дов контролируемого регистра и с первыми входами соответствующих элементов ИСКЛЮЧАМЦЕЕ ИЛИ группы , входы устройства дл подключени к выходам разр дов контролируемого регистра соединены с вторыми входами соответствующих элементов ИСКЛЮЧАЮЩЕЕ ИЛИ группы,, выходы которых соединены с входами первого элемента ИЛИ, выход которого соединен с вторым входом элемента И, выход которого соединен с выходом сбо устройства, с первым входом второго элемента ИЛИ и спадов тактовых импульсов на 9рем С (см« фиг, 2).Это врем определ етс из соотношениТ / -t.ЛЧ- ггде Т, 1-7 , 4. , s 6 врем задержки соответствующих элементов .Врем задержки каждого элемента задержки группы 4 дохгано составл ть t , + t, . Врем задержки элементалIf8 i составл ть половину длительности импульса на выходе фордаро- вател 2 импульсов.При очередном сдвиге информации в регистре 1 в элементах задержки группы 4 еще врем 1: хранитс предыдуща информаци , котора сравниваетс с такой же, но сдвинутой информацией элементами ИСКЛЮЧАМИЕЕ ИЛИ группы 5,При правильной работе регистра 1 на выходах всех элементов ИСКЛЮЧАЮЩЕЕ ИЛИ группы 5 имеютс сигналы О, аэто значит, что на выходах элемента ИЛИ 6, элемента И 3 и элемента 8 задержки- также имеютс , сигналы О. При этом поддерживаетс сдвиговый режим работы регистра 1..При сбое, информации хот бы в одном из разр дов регистра 1 на выходе соответствующего элемента ИСКЛЮЧАЮЩЕЕИЛИ группы 5 по вл етс сигнал 1. Задержанный на врем элемента 8 за- держки сигнал с выхода элемента И 3 переводит регистр в режим записи. По отрицательному -перепаду этого жеимпульса происходит перезапись в регистр 1 действительной информации с выходов -элементов задержки группы 4, после чего регистр 1 снова переходит в сдвиговый режим работы.- -Формула изобрет-ениУст ройство дл контрол регистр-а сдвига, содержащее элемент И, формирователь импульсов, причем вход син- хронизации устройства соединен с входом запуска формировани импульсов, выход которого соединен с первым входом элемента И,о тлич ающее с тем, что, с целью расширени Функциональных возможностей за счет контрол каждого разр да контролируе-мого регистра и повьш1ени достоверно- сти контрол , устройство содержит первый и второй элементы ИЛИ, элемент задержки, группу элементов;задержки, группу элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, причем информационный вход устройст -- ва соединен с входом первого элемента задержки группы с первого по (N- 1)-и вхоДы устройства дл подключени к выходам разр дов контролируемого . регистра соединены с входами с второго по N-й элементы задержки группы, выходы элементов задержки группы соединены с -соответствующими выходами устройства дл подключени к входам разр дов контролируемого регистра и с первыми входами соответствующих элементов ИСКЛЮЧАМЦЕЕ ИЛИ группы , входы устройства дл подключени к выходам разр дов контролируемого регистра соединены с вторыми входами соответствующих элементов ИСКЛЮЧАЮЩЕЕ ИЛИ группы,, выходы которых соединены с входами первого элемента ИЛИ, выход которого соединен с вторым входом элемента И, выход которого соединен с выходом сбо устройства, с первым входом второго элемента ИЛИ и с31334150;входом элемента задержки, выход кото- емого регистра, вход синхронизации роге соединен с выходом устройства устройства соединен с вторым входом дл задани режима работы контролиру- второго элемента ИЛИ.Тактобый бходЗВыход формировател 1/нпуллсо8 ZВыход Smopoto зле ентонлн7Выход aodepffffft/8ф«/г.«2
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864063070A SU1334150A1 (ru) | 1986-04-29 | 1986-04-29 | Устройство дл контрол регистра сдвига |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864063070A SU1334150A1 (ru) | 1986-04-29 | 1986-04-29 | Устройство дл контрол регистра сдвига |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1334150A1 true SU1334150A1 (ru) | 1987-08-30 |
Family
ID=21236069
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864063070A SU1334150A1 (ru) | 1986-04-29 | 1986-04-29 | Устройство дл контрол регистра сдвига |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1334150A1 (ru) |
-
1986
- 1986-04-29 SU SU864063070A patent/SU1334150A1/ru active
Non-Patent Citations (1)
Title |
---|
. Авторское свидетельство СССР № 529488, кл. G 06 F 11/00, 1975. Авторское свидетельство СССР № 679984, кл. G 06 F 11/00, 1978. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1334150A1 (ru) | Устройство дл контрол регистра сдвига | |
SU1215167A1 (ru) | Устройство дл синхронизации импульсов | |
SU684725A1 (ru) | Управл емый генератор импульсов | |
SU1179344A1 (ru) | Устройство дл контрол распределител импульсов | |
SU1651383A1 (ru) | Преобразователь биимпульсного кода в бинарный | |
SU1361527A1 (ru) | Распределитель импульсов | |
SU1175021A1 (ru) | Устройство дл контрол последовательности импульсов | |
SU1180896A1 (ru) | Сигнатурный анализатор | |
SU750566A1 (ru) | Регистр сдвига | |
SU1624678A1 (ru) | Формирователь последовательности пр моугольных импульсов | |
SU1727200A1 (ru) | Устройство дл преобразовани последовательного кода в параллельный | |
SU953743A1 (ru) | Счетное устройство | |
SU1732332A1 (ru) | Устройство дл контрол многоканальных импульсных последовательностей | |
SU544121A1 (ru) | Устройство контрол импульсных последовательностей | |
SU1198557A1 (ru) | Устройство дл передачи дискретной информации | |
SU1295543A2 (ru) | Устройство дл мажоритарного выбора сигналов | |
SU1416964A1 (ru) | Устройство дл инициативного ввода адреса | |
SU1264321A1 (ru) | Устройство дл контрол последовательности импульсов | |
SU1714630A1 (ru) | Устройство дл формировани тестовых воздействий | |
SU1403361A1 (ru) | Врем импульсный компаратор | |
SU1304027A1 (ru) | Устройство дл контрол цифровых узлов | |
SU1091162A2 (ru) | Блок приоритета | |
SU1580370A1 (ru) | Устройство дл контрол последовательности синхроимпульсов | |
SU563732A1 (ru) | Устройство временной коммутации | |
SU1420653A1 (ru) | Устройство дл синхронизации импульсов |