SU598263A1 - Приемное устройство псевдослучайных сигналов - Google Patents
Приемное устройство псевдослучайных сигналовInfo
- Publication number
- SU598263A1 SU598263A1 SU762341806A SU2341806A SU598263A1 SU 598263 A1 SU598263 A1 SU 598263A1 SU 762341806 A SU762341806 A SU 762341806A SU 2341806 A SU2341806 A SU 2341806A SU 598263 A1 SU598263 A1 SU 598263A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- block
- output
- shift register
- signal receiver
- Prior art date
Links
Landscapes
- Radar Systems Or Details Thereof (AREA)
Description
Пс5ставленна цель достигаетс тем, что в приемное устройство введены двухпороговый решающий блок, элеме т задержки и блок определени фазы опорного сигнала, гфи этом между выходом коррел тора и дополнительным входом блока записи кода включен двухпороговый решающий блок, а выход регистра сдвига через последовательно соединенные элемент задержки .и блок определени фазы опорного сигнала подключен к входу первого разр да регистра сдвига и к дополнительному входу дискриминатора, причем к второму входу блока . определени фазы опорного сигнала подключен выход сумматора по модулю два, а к управл ющему входу элемента задержки подключен выход генератора тактовых импульсов.
На чертеже изображена структурна электрическа схема приемного устройства псевдослучайных сигналов.
Устройство содержит регистр i сдвига, между выходом перво.го разр да la и входом второго разр да 1б которого включен блок 2 записи кода, первый его вход соединен также и с опорным входом коррел тора 3, а второй вход - с сигнальным входом коррел тора 3 и дискриминатора 4, к опорному входу последнего подключен выход соответствуюплего разр да регистра I сдвига, выход дискриминатора 4 через генератор 5 тактовых нмпульсов подключен к тактовым входам блока 2 записи кода и регистра 1 сдвига, выходы соответствующих разр дов которого подключены к входам сумматора 6 по модулю два, кроме того, устройство содержит двухпороговый блок 7, элемент 8 задержки и блок 9 определени фазы опорного сигнала, при этом между выходом коррел тора 3 и дополнитель-ным входом блока 2 записи кода включен двухпороговый решающий блок 7, а выход регистра
1 сдвига через последовательно соединенные элемент 8 задержки и блок 9 определени фазы опорного сигнала, подключен к входу первогоразр да la регистра I сдвига и к допол . нитсльному входу,дискриминатора 4, причем к второму входу блока 9 определени фазы опорного сигнала подключен выход сумматора 6 по модулю два, а к управл юилему входу элемента 8 задержки подключен выход генератора 5 тактовых частот.
Приемное устройство псевдослучайных сигналов работает следующим образом.
Если на входе.устройства присутствуют ортогональные сигналы одного класса (задержанные один относительно другого на нецелое число элементарных импульсов последовательности ), то устройство обеспечивает поиск прин того сигнала и синхронизацию по временному положению и тактовой частоте, а также осуществл ет выделение инсрормапйонных символов . Если на выход устройства поступают противоположные псевдослучайные сигналы (несущие информацию посредством инверсной модул ции), то устройство также обеспечивает быстрый поиск их временного положени .
В первый момент времени входное колебание поступает через блок 2 записи кода в регистр 1 сдвига до полного заполнени каждо го из его разр дов и элемента 8 задержки.
Если записанные импульсы соответствуют неин верти роза иному сигналу, то регистр сдвига с поиои1ью элемента 8 задержки, сумматора 6 и блока 9 определени фазы генерирует пр мой опорный сигнал. Если записанные элементар$ ные импульсы соответствуют инвертированному псевдослучайному сигналу, то в устройстве формируетс инвертированна псевдослучайна последовательность. Если запись элементарных импульсов происходит без ошибок, то коррел тор 3 с помощью двухпорогового решающего блока 7 в обоих случа х (при генерировании и пр мого, и инвентированного опорных сигналов) выдает выброс напр жени неза виснмо от того, происходит или не происходит инверси прин того сигнала за врем проверки. Двухпороговый решающий блок 7 отклк)чает вход устройства от входа блока 2 записи кода, и запись импульсов принимаемого сигна ла в регистр 1 сдвига и элемент 8 задержки при последующем щаге ггоиска не осуществл етс . В это врем дискриминатор 4 подстраивает тактовую частоту генератора 5, чем обеспе-. чиваетс полна синхронизаци прин того сигнала относительно опорного. Если запись начального кода в регистр 1 сдвига происходит с ошибкой, то на входе блока 2 записи кода напр жение не выбрасываетс и вход устройства не отключен от входа этого блока. В этом случае запись кода продолжаетс после каждой проверки момента совпадени прин того и опорного сигналов. ПроцеЬс записи кода и проверки прекращаетс только в случае полной синхронизации, т.е. до точного определени временного положени прин того сигнала. После синхронизации прин того и опорного сиг налов по временному положению и тактовой частоты на выходе коррел тора 3 выдел ютс оценочные значени состо ний информационных символов.
Таким образом, приемное устройство псевдослучайных сигналов позвол ет независимо от выделени информационных символов осуществл ть поиск и синхронизацию псевдошумовых модулированных сигналов, а при достижении
синхронизации выдел ть информационные символы , передаваемые посредством ортогональных (модулированных по задержке) или инвертированных псевдоц умовых сигналов, что позвол ет повысить его помехоустойчивость.
Claims (3)
1.Авторское свидетельство СССР N° 445168, кл. Н 04 L 7/02, 1975.
2.Авторское свидетельство СССР № 3501§4, кл. Н 04 L 5/02, 1972.
3.Уорд.Передача цифровой информации, по линии сопровождени посредством инверсной
модул ции псевдослучайной последовательности , «Зарубежна радиоэлектроника, i967, №8, с. 20-37.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762341806A SU598263A1 (ru) | 1976-04-02 | 1976-04-02 | Приемное устройство псевдослучайных сигналов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762341806A SU598263A1 (ru) | 1976-04-02 | 1976-04-02 | Приемное устройство псевдослучайных сигналов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU598263A1 true SU598263A1 (ru) | 1978-03-15 |
Family
ID=20654839
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU762341806A SU598263A1 (ru) | 1976-04-02 | 1976-04-02 | Приемное устройство псевдослучайных сигналов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU598263A1 (ru) |
-
1976
- 1976-04-02 SU SU762341806A patent/SU598263A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH0522420B2 (ru) | ||
SU598263A1 (ru) | Приемное устройство псевдослучайных сигналов | |
US20090103672A1 (en) | Transmission system, transmitter, receiver, and transmission method | |
US6888906B2 (en) | Clock and data regenerator with demultiplexer function | |
JP2512004B2 (ja) | 符号誤り率測定装置 | |
RU2085046C1 (ru) | Система для передачи дискретной информации | |
RU2745886C1 (ru) | Регенератор сигналов данных | |
US3484782A (en) | Biorthogonal code generator | |
SU613513A2 (ru) | Устройство дл синхронизации псевдослучайных сигналов | |
SU1555892A1 (ru) | Устройство тактовой синхронизации | |
SU1119184A1 (ru) | Система передачи и приема дискретной информации | |
SU1035820A1 (ru) | Цифровое устройство слежени за задержкой | |
SU1424132A2 (ru) | Устройство дл передачи и приема псевдослучайных сигналов | |
SU1573550A1 (ru) | Устройство дл передачи и приема дискретных сообщений | |
SU1432798A2 (ru) | Устройство дл приема сигналов с частотно-фазовой модул цией | |
JPH05145520A (ja) | スペクトル拡散データ復調装置 | |
JPS605637A (ja) | スペクトラム拡散通信方式 | |
SU746951A2 (ru) | Устройство дл передачи и приема информации с временным уплотнением каналов | |
SU1394445A1 (ru) | Устройство дл многократного ответвлени цифровых сигналов | |
KR100333717B1 (ko) | 입력신호의에지검출을이용한클럭발생장치 | |
SU1192120A1 (ru) | Генератор последовательности импульсов | |
SU1290556A1 (ru) | Устройство дл передачи и приема дискретных сигналов | |
SU1124363A1 (ru) | Устройство передачи двух сигналов по одному каналу св зи | |
SU1427585A1 (ru) | Устройство дл приема сигналов начальной синхронизации | |
SU1374438A1 (ru) | Устройство ввода-вывода синхронной двоичной информации в цифровые тракты |