SU1164718A1 - Устройство дл управлени блоком пам ти - Google Patents
Устройство дл управлени блоком пам ти Download PDFInfo
- Publication number
- SU1164718A1 SU1164718A1 SU823451601A SU3451601A SU1164718A1 SU 1164718 A1 SU1164718 A1 SU 1164718A1 SU 823451601 A SU823451601 A SU 823451601A SU 3451601 A SU3451601 A SU 3451601A SU 1164718 A1 SU1164718 A1 SU 1164718A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- address
- inputs
- information
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
Abstract
УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ БЛОКОМ ПАМЯТИ, содержащее регистр числа, регистр адресаj дешифратор адреса, распределитель импульсов, коммутатор режима, два счетчика адреса , первый регистр константы, первый ключ, два элемента ИЛИ и элемент И-НЕ, первый вход и выход которого соединены соответственно с выходом первого ключа и выходом признака устройства, синхровход и вход запуска распределител импульсов подключены к синхровходу устройства , первый выход распределител импульсов соединен с входом раэре-. шени дешифратора адреса и синхровходом регистра числа, первый и второй информационные входы-выходы которого подключены соответственно к информационному входу-выходу устройства и информационному входу-выходу блока пам ти, адресный вход которого соединен с выходом дешифратора адреса, первый и второй информационные входы и выход регистра адреса подключены соответственно к информационным выходам первого и второго счетчиков адреса и информационному входу дешифратора адреса , входы установки нул счётчиков адреса соединены с вторым выходом распределител импульсов, первый, второй и третий выходы и вход коммутатора режима подключены соответственно к первым входам первого и второго элементов ИЛИ, управл ющему входу первого ключа и входу режима устройства, входы разрешени записи первого и второго счетчиков адреса соединены с выхода соответственно второго и первого элементов ИЛИ, вторые входы которых подключены соответственно к выходу переполнени второго счетчика адре-. са и выходу первого ключа, информационный вход и выход переполнени (Л первого счетчика адреса соединены .соответственно с выходом первого регистра константы и информационным ;входом первого ключа, а выход пере-, полнени второго счетчика адреса подiключей к второму входу элемента ИНЕ , отличающеес тем, что, с целью расширени области приа менени устройства за счет реализации ts считывани произвольно назначенной единицы, оно содержит второй регистр константы, второй и третий ключи, Х управл ющие и информационные входы которых соединены соответственно с третьим выходом распределител импульсов и входом разрешени опроса устройства, выход второго ключа подключен к счетным входам первого и второго счетчиков адреса, выход третьего ключа соединен с входами первого и второго регистров константы, а выход второго регистра, константы подключен к информационно входу второго счетчика адреса.
Description
Изобретение относитс к вычислительной технике и может быть исполь зовано в автоматизированных измерительных системах (АИС), осуществл ющих сбор и обработку на, ЭВМ информации о щ оте|сании процессов в груп пе рассредоточенных объектов. Цель изобретени - pacnsfpemie области Применени устройства за счет реализации произвольно назначенной единицы. На фиг. I приведена функциональна схема yctp.oйcтвa дл управлени блоком пам ти; на г. 2а, б - пример выполнени распределител импульсов и временна диаграмма его работы; на фиг. 3 - пример реализации коммутатора режима. Устройство дл управлени блоком пам ти (фиг. I) содержит рел стр 1 числа, регистр 2 адреса, дешифратор 3 адреса, распределитель 4 импульсов , коммутатор 5 режима, первы и второй счетчики 6 и. 7 адреса, первый и второй регистры 8 и 9 константы, первый и второй элементы ИЛИ 10 и Пи элемент И-НЕ 12. Кром того, на фиг. I представлены линии 13 и 14 входа режима устройства, пер вый, второй и третий выходы 15, 16 и 17 коммутатора 5, синхровход 18 и икод 19 запуска распределител 4, первый, второй и третий выходы 20, 21, ri 22 распределител 4, выход 23 признака устройства и вход 24 разрешени опроса устройства, а также третий, второй и первый ключи 25, 26 и 27 и блок 28 пам ти. Первый вход и выход элемента 12 соединены соответ ственно с выходом ключа 27 и выходо 23 устройства, входы 18 и Г9 распре делител 4 подключены к синхровходу устройства, первый вьисод распред лител 4 соединен со входом разреше и дешифратора 3 и синхровходом регистра 1, первый и второй информацио ные входы г выходы которого подключе нь1 соответственно к информациЬнному входу - выходу блока 28. Адресный вход блока 28 соединен с выходом дешифратора в, а первый и второй информационные . входы и выход регистра 2 подключены соответственно к информационным выходам счетчиков 6 и 7 и информационному входу дапифратора 3. Входы установки О счетчиков 6 и 7 соединены с вторым выходом распределител 4, а первый , второй и третий выходы и вход коммутатора 5 подключены соответственно к первым входам элементов 10 и 11, управл ющему входу ключа 27 и входу режима устройства. Входы разрешени записи счетчиков 6 и 7 соединены с выходами соответственно элементов II и 10, вторые входы которых подключены соответственно к выходу переполнени счетчика 7 и вы- . ходу ключа 27. Информа:1Д1онный вход и выход переполнени счетчика 6 соединенл соответственно с выходом регастра 8 и информационным входом ключа 27, а выход переполнени счетчика 7 подключен к второму входу элемента И-НЕ 12. того, управл ющие и информационные входы ключей 25 и 26 соединены соответственно с третьим выходом распределител 4 и входом 24 устройства, выход ключа 26 подключен к счетным входам счетчиков 6 и 7, выход ключа 25 соединен с входада регистров 8 и 9, а выход регистра 9 подключен к информационному входу счетчика 7. На фиг. 2а приведен пример выполнени распределител 4, содержащего последовательно соединенные элементы И-НЕ 29. Вход первого элемента 29 и выход последнего элемента 29 подключен к входу 19 и выходу 22 распределител 4, а его входы 18 и 19 соединены соответственно с выходами 21 и 20. Временна диаграмма сигналов на входах 18 и 19 и выходу 22 распределител 4 приведена на фиг. 26. На фиг. 3 дан пример выполнени коммутатора 5 режима, содержащего элементы И 30-37 и элементы ИЛИ 38 и 39. Устройство обеспечивает работу в режимах Запись, Считывание, Выборка, Контроль информации и работает следующим образом. В режиме Запись из контроллера АИС (не показан) пО линии 13 на вход коммутатора 5 поступает сигнал, соответствующий режиму Запись. ,При этом на выходах 15 и 17. коммутатора 5 по вл ютс управл ющие потенциалы, которые поступают на вход ключа 27 и через элемент 10 - на вход счетчика 7, подготавлива их к работе. Сигнал начала оаботы с вьосода 21 распределител 4 лоступает на входы счетчиков 6 и 7 адреса и устанавливает их в нулевое состо ние. В регистр 2 3 поступает начальный код адреса. С приходом на вход 19 первого синхроимпульса распределитель 4 формирует импульс запроса, который с выхода 20 поступает на регистр 1 и на вход разрешени дешифратора 3. Осуществл етс запись числа первого слова от первого объекта в первую чейку блока 28. Далее тактовый импульс с задержкой относительно импульса запроса на врем , необходимое дл записи , по линии 22 (третий выход распределител 4) поступает через открытый ключ 26 на счетные входы обоих счетчиков 6 и 7. Однако, поскольку управл ющий потенциал на вход разрешени счетчика 6 не подан то прибавление единицы произойдет лишь в счетчике 7. С приходом на вход 19 второго синхроимпульса произойдет запись первого слова от вто рого объекта в следующую чейку бло ка 28 и так далее до тех пор, пока на выходе счетчика 7 не установитс код числа, равного числу опрашиваемых объектов. При этом на выходе переполнени счетчика 7 образуетс сигнал, который через элемент ИЛИ 1 поступает на вход разрешени счетчика 6, подготавлива его к рабрте. Следующий тактовый импульс измен ет состо ние обоих счетчиков. В мла шем разр де счетчика 6 устанавливаетс 1, а счетчик 7 переходит в нулевое состо ние, после чего управл юший потенциал на входе разрешени счетчика 6 снимаетс . С прихо дом импульса запроса в блок 28 записываетс второе слово от первого объекта, в следующем такте - второе слово от второго объекта и т.д. Работа устройства в этом режиме продо жаетс до тех пор, пока на всех первых выходах счетчика 6 не установитс I. Тогда на выходе переполнеии этого счетчика образуетс сигнал переполнени , который через открытый ключ 27 поступит на первьй вход элемента 1-2,с приходом на второй вход которого .игнала переполнени с выхода счетчика 7 формирует с управл ющий сигнал, который с вы хода 23 поступает в контроллер АИС и прекращает работу устройства в режиме Запись. В режиме Считывание управл ющий сигнал, соответствующий данному режиму работы, по линии 13 поступа18 . 4 ет на вход коммутатора 5 и при этом на выходах 16 и 17 по вл ютс потенциалы , поступающие, на ключ 27 и через элемент ИЛИ 11 - на вход разрещени счетчика 6. По сигналу Начало работы все разр ды обоих счетчиков устанавливаютс в нулевое состо ние. С приходом первого синхроимпульса распределитель 4 форми- pysT импульс запроса на выходе 20, а на выходе регистра I по вл етс код числа первого слова объекта. Тактовый импульс проходит с выхода распределител 4 по линии 22 через открытый ключ 26 на счетные входы счетчиков 6 и 7 и в младшем разр де счетчика 6 устанавливаетс 1. С приходом второго синхроимпульса на выходе регистра 1 по вл етс код числа второго слова первого объекта , а счетчик 6 переходит в следующее состо ние, и так до тех пор, пока все числа, соответствуюпше первому объекту, не считаны. Затем с выхода переполнени счетчика 6 на вход разрешени счетчика 7 через ключ 27 и элемент ИЛИ 10 подаетс управл ющий сигнал. Следующий тактовый импульс перебрасывает первый разр д счетчика 7 в состо ние 1, а все разр ды счетчика 6 устанавлирает в нулевое состо ние, что соответствует коду адреса первого слова второго объекта. Аналогичным образом осуществл етс считывание, последующих слов второго объекта и т.д. После того, как закончитс считывание чисел последнего объекта , на оба входа элемента 12 с выходов счетчиков 6 и 7 через ключ 27 поступают управл ющие сигналы, и элемент 12 формирует сигнал переполнени , после чего работа устройства в режиме считывани прекращаетс . В режиме Контроль информахуш управл ющий сигнал, соответствующий режиму- Считывание, поступает на линию 13, а на линию 14 - сигнал, соответствующий режиму Контроль информации. При этом управл ющий потенциал устанавливаетс лишь на выходе 16 коммутатора 5. Ключ 27 переходит в закрытое состо ние. На выходе счетчика 7 с помощью регистра 9 устанавливаетс код, соответствующий номеру контролируемого объекта . С.приходом синхроимпульсов распределитель 4 формирует импульсы запроса и тактовые и пyльcы, поступаккцие на счетные входы счетчиков 6 и 7. Однако, поскольку сигналы переполнени , по вл ющиес на выход счетчика 6 через ключ 27, на вход разрешени счетчика 7 не проход т, то его состо ние не мен етс , и сиг кал переполнени на выходе элемента 2 не формируетс . Счетчик 6 работа ет в циклическом режиме, поэтому происходит периодическое считывание чисел .одного объекта. В режиме Выборка с помощью регистров 8 и 9 устанавливаетс начапьный адрес первого слова, после чего подаетс потенциальный сигнал Выборка 24, который переводит клю 26 в закрытое состо ние, а ключ 25 в открытое состо ние на все врем 8 выборки (в этом режиме контроллер АИС не реагирует на сигнал переполнени 23). С приходом первого синхроимпульса распределитель 4 формирует импульс запроса на выходе 20, на выходе регистра I по вл етс код числа слова, адрес которого задан Содержимым регистров 8 и 9. Тактовый импульс проходит с третьего выхода распределител 4 по линии 22 через открытый ключ 25 и разрешает смену содержимого регистров 8 и 9. Заранее намеченна последовательность слов может вводитьс в регистры 8 и 9 вручную или автоматически (например, с помощью фотосчитывател с перфоленты ). После завершени выборки определенной группы слов сигнал Выборка снимаетс , ключ 25 закрываетс , а ключ 26 открываетс .
fput.1
IB 19
гг
fU-ri -JI
П-П,..
t
s
(put, 2
j/ гС
30
и
15
3S
ч:
зв
39
-С
J7
(риг.З
Claims (1)
- УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ ' БЛОКОМ ПАМЯТИ, содержащее регистр числа, регистр адресаs дешифратор адреса, распределитель импульсов, коммутатор режима, два счетчика адреса, первый регистр константы, первый ключ, два элемента ИЛИ и элемент И-НЕ, первый вход и выход которого соединены соответственно с выходом первого ключа и выходом признака устройства, синхровход и вход запуска распределителя импульсов подключены к синхровходу устройства, первый выход распределителя импульсов соединен с входом разре-. шения дешифратора адреса и синхровходом регистра числа, первый и второй информационные входы-выходы которого подключены соответственно к . информационному входу-выходу устройства и информационному входу-выходу блока памяти, адресный вход которого соединен с выходом дешифратора адреса, первый и второй информационные входы и выход регистра адреса подключены соответственно к информационным выходам первого и второго счетчиков адреса и информационному входу дешифратора адре- са, входы установки нуля счётчиков адреса соединены с вторым выходом распределителя импульсов, первый, второй и третий выходы и вход коммутатора режима подключены соответственно к первым входам первого и второго элементов ИЛИ, управляющему входу первого ключа и входу режима устройства, входы разрешения записи первого и второго счетчиков адреса соединены с выхода»! соответственно второго и первого элементов ИЛИ, вторые входы которых подключены соответственно к выходу переполнения второго счетчика адреса и выходу первого ключа, информационный вход и выход переполнения первого счетчика адреса соединены .соответственно с выходом первого регистра константы и информационным /входом первого ключа, а выход переполнения’ второго счетчика адреса подключен к второму входу элемента ИНЕ, отличающееся тем, что, с целью расширения области применения устройства за счет реализации считывания произвольно назначенной единицы, оно содержит второй регистр константы, второй и третий ключи, управляющие и информационные входы которых соединены соответственно с третьим выходом распределителя импульсов и входом разрешения опроса устройства, выход второго ключа подключен к счетным входам первого и второго счетчиков адреса, выход третьего ключа соединен с входами первого и второго регистров константы, а выход второго регистра, константы подключен к информационному входу второго счетчика адреса.1 11647 Г8. 2
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823451601A SU1164718A1 (ru) | 1982-02-23 | 1982-02-23 | Устройство дл управлени блоком пам ти |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823451601A SU1164718A1 (ru) | 1982-02-23 | 1982-02-23 | Устройство дл управлени блоком пам ти |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1164718A1 true SU1164718A1 (ru) | 1985-06-30 |
Family
ID=21016210
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU823451601A SU1164718A1 (ru) | 1982-02-23 | 1982-02-23 | Устройство дл управлени блоком пам ти |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1164718A1 (ru) |
-
1982
- 1982-02-23 SU SU823451601A patent/SU1164718A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР 463145, кл. G 1I С 7/00, 1974. Авторское свидетельство СССР № 608197, кл. G II С 11/24, 1976. Авторское свидетельство СССР № 809345, кл. G 11 С 7/00, 1981. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1164718A1 (ru) | Устройство дл управлени блоком пам ти | |
SU1725237A1 (ru) | Устройство дл селекции признаков объектов | |
SU1667080A1 (ru) | Устройство дл контрол последовательностей импульсов | |
SU1462325A1 (ru) | Устройство дл контрол последовательности выполнени модулей программ | |
SU1605244A1 (ru) | Устройство дл сопр жени источника и приемника информации | |
SU1488815A1 (ru) | Устройство для сопряжения источника и приемника информации | |
SU1709293A2 (ru) | Устройство дл ввода информации | |
SU1357963A1 (ru) | Устройство дл определени частот обращени к программам | |
SU1587511A1 (ru) | Логический анализатор | |
SU1234827A1 (ru) | Устройство дл упор дочени массива чисел | |
SU1095242A1 (ru) | Устройство поиска и контрол адреса страницы дл доменной пам ти | |
SU1541624A1 (ru) | Устройство дл буферизации информации | |
SU1161944A1 (ru) | Устройство дл модификации адреса зон пам ти при отладке программ | |
SU1314330A1 (ru) | Устройство дл предварительной обработки информации | |
SU1316049A1 (ru) | Ассоциативное запоминающее устройство | |
SU1396158A1 (ru) | Буферное запоминающее устройство | |
SU1649575A1 (ru) | Устройство дл распознавани подвижных объектов | |
SU1569851A1 (ru) | Устройство дл классификации сигналов | |
SU1674063A1 (ru) | Устройство дл программного управлени | |
SU1478210A1 (ru) | Устройство дл сортировки информации | |
SU1305771A1 (ru) | Устройство управлени буферной пам тью | |
SU1196882A1 (ru) | Многоканальное устройство ввода информации | |
SU1660014A1 (ru) | Информационно-справочная .система | |
SU809345A1 (ru) | Устройство дл управлени блокомпАМ Ти | |
SU1310822A1 (ru) | Устройство дл определени старшего значащего разр да |