SU809345A1 - Устройство дл управлени блокомпАМ Ти - Google Patents

Устройство дл управлени блокомпАМ Ти Download PDF

Info

Publication number
SU809345A1
SU809345A1 SU782677326A SU2677326A SU809345A1 SU 809345 A1 SU809345 A1 SU 809345A1 SU 782677326 A SU782677326 A SU 782677326A SU 2677326 A SU2677326 A SU 2677326A SU 809345 A1 SU809345 A1 SU 809345A1
Authority
SU
USSR - Soviet Union
Prior art keywords
address
counter
output
input
pulse
Prior art date
Application number
SU782677326A
Other languages
English (en)
Inventor
Юрий Альбертович Марков
Игорь Николаевич Полин
Анатолий Болеславович Янкевич
Original Assignee
Войсковая часть 70170
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая часть 70170 filed Critical Войсковая часть 70170
Priority to SU782677326A priority Critical patent/SU809345A1/ru
Application granted granted Critical
Publication of SU809345A1 publication Critical patent/SU809345A1/ru

Links

Description

1
Изобретение относитс  к вычислиельной технике и может быть использовано в автоматизированных измериельных системах (ДИС), получающих и обрабатывающих с помощью ЭВМ инфорацию о нескольких исследуемых процессах .
Известно устройство, содержащее регистр числа, усилители считывани  и формирователи записи, регистр ад- . реса, выходы которого подключены к дешифратору адреса, адресные ключи, входы которых соединены с дешифратором адреса, а выходы - с соответствующими входами блоков пам ти, блок местного управлени  и шину нулевого потенциала 1.
Однако функциональные возможности такого устройства недостаточны дл  работы в составе АИС, предназначенной дл  регистрации и обработки информации о нескольких исследуемых процессах.
Наиболее близким техническим решением к предлагаемому изобретению  вл етс  устройство дл  управлени  оперативным накопителем, содержащее регистр числа, дешифратор гщреса, первые входы которых соединены с первым выходом формировател  импульсов,
регистр адреса, выходы которого подключены к соответствующим вторым входам дешифратора адреса, а входы - к соответствующим первым выходам первого счетчика адреса, первый и второй входы которого соответственно соединены со втopы и третьим выходами формировател  импульсов, и блок задани  режима работы 2 .
0
Запись, и считывание информации осуществл ютс  лишь последовательно, в пор дке поступлени  чисел на вход ЗУ. Однако при обработке результатов измерений нескольких процессов, заре5 гистрированных в одном блоке пам ти, такой пор док считывани  приводит к усложнению программы обработки информации на ЭВМ и не позвол ет выводить данные на монитор дл  предварительной
0 оценки- результатов эксперимента.
Цель изобретени  - расширение области применени  устройства за счет изменени  пор дка считываемой информации .
5
Указанна  цель достигаетс  тем, что устройство содержит второй счетчик адреса, первый и второй элементы ИЛИ, регистр установки логической единицы, формирователь управл ющих сигналов и ключ, при этом первый Ei:i0 ход блока задани  режима работы соед нен с первым входом первого элемента ИЛИ, второй выход - с первым входом второго элемента ИЛИ, а третий выход - с первым входом ключа, второй вход которого соединен со вторым выходом первого счетчика адреса, а выход ключа соединен со вторым входо первого элемента ИЛИ и с первым входом формировател  управл ющих сигналов , второй вход которого соединен с первым выходом второго счетчика адре са и со вторым входом второго элемен та ИЛИ, выход которого соединен с третьим входом первого счетчика адре са, первый и второй входы которого соответственно соединены с первым и со вторым входами второго счетчика адреса, третий вход которого подключен к выходу первого элемента ИЛИ, а четвертый вход - к выходу регистра установки логической единицы, входы регистра адреса соединены с соответствующими вторыми выходамивторого счетчика адреса. На чертеже изображена блок-схема устройства. Устройство содержит регистр числа 1, регистр адреса 2, дешифратор адреса 3, формирователь импульсов 4, блок 5 задани  режима работы, первый счетчик адреса б, второй счетчик адреса 7, первый элемент ИЛИ 8, второй элемент ИЛИ 9, формирователь 10 управл ющих сигналов, регистр 11 установки логической единицы, ключ 12, управл ющие шины 13-23 и блок пам ти 24.. Устройство обеспечивает работу в режимах Запись, Считывание и Контроль информации. . Р е ж и м 3 а п и с ь. Из контроллера АИС (на чертеже не показан) по шине 13 на вход блока 5 задани  режима работы поЬтупает сигнал, соответствукадий режиму Запись . При этом на первом 15 и треть ем 17 ВЫХОДС1Х 15 и 17 блока 5 задани  режима работы по влюотс  управл ющие потенциалы, которые поступают на ключ 12 и через первый элемент или 8 - на третий управл кнций вход второго счетчика адреса 7, подготавлива  их к работе. На шине 16 (второй/ выход блока 5 задани  режима работй ) управл ющий потенцигш отсутствует . Одновременно по шине 18 на вход формировател  импульсов 4 поступает сигнал Начало работы, по которому формирователь импульсов 4 формирует импульс сброса.Этот импуль по шине 21 (второй вУход формировате л  импульсов 4) поступает на первые входы всех разр дов первого 6 и второго 7 счегчиков адреса и устанавли .вает их в нулевое положение. В регистр адреса 2 поступает начальный код адреса. с приходом на шину 19 первого синхроимпульса формирователь импульсов 4 формирует импульс запроса, который по шине 20 (первый выход формировател  импульсов 4) поступает на регистр числа 1 и на первый вход дешифратора адреса 3. Осуществл етс  запись числа первого слова первого измер емого процесса в первую  чейку блока пам ти 24. Далее тактовый импульс с задержкой относительно импульса Запрос на врем , необходимое дл  записи числа в блок пам ти 24, по шине 22 (третий выход формировател  импульсов 4) поступает на вторые (счетные) входы обоих счетчиков адреса 6 и 7. Однако, поскольку управл ющий потенциал на. первый счетчик 6 не подан, то прибавление единицы происходит лишь во втором счетчике 7. С приходом на шину 19 второго синхроимпульса происходит запись первого слова второго измер емого процесса и так далее до тех пор, пока на выходе второго счетчика адреса 7 не установитс  код числа равного числу измер емых процессов. При этом на втором выходе счетчика адреса 7 образуетс  сигнал, который через второй элемент ИЛИ 9 поступает на тре- тий (управл ющий) вход первого счетчика адреса 6, подготавлива  его к работе. Следующий тактовый импульс измен ет состо ние обоих счетчиков. В младшем разр де первого счетчика адреса 6 устанавливаетс  1, а второй счетчик адреса 7 переходит в нулевое положение, после чего управл ющий потенциал с третьего входа первого счетчика адреса б снимаетс . С приходом импульса запроса в блок пам ти 24 записываетс  второе слово первого процесса, в следующем такте - второе слово второго процесса и т.д . В предлагаемом режиме работа устройства будет.продолжатьс  до тех пор, пока на всех первых выходах первого счетчика адреса б не установитс  1. Тогда на втором выходе этого счетчика образуетс  сигнал переполнени , который чер.ез открытый ключ 12 поступит на первый вход формировател  10 управл кнцих сигналов, с приходом на который сигнала переполнени  со второго выхода второго счетчика адреса 7 формируетс  управл ющий сигнал , который по шине 23 поступит в контроллер АИС и прекратит работу устройства в режиме запись. Режим Считывание. Управл ющий сигнал, соответствующий данному режиму работы, по шине 13 поступает на вход блока 5 задани  режима работы. При этом на втором 16 и третьем 17 выходах по вл ютс  потенциаипы , поступающие на ключ 12 и через второй элемент ИЛИ 9 - на третий управл ющий вход первого счетчика адреса 6. По сигналу Начало работы все разр ды обоих счетчиков устанавливаютс  в нулевое положение.
С приходом первого синхроимпульса формирователь импульсов 4 формирует импульс запроса, и на выходе регистра числа 1 по вл етс  код числа первого слова первого измеренного процесса . Тактовый импульс проходит с третьего выхода формировател  импульсов 4 по шине 22 на вторые счетные входы счетчиков адреса 6 и 7 и в мпадшемразр де первого счетчика адреса б устанавливаетс  1.
С приходом второго синхроимпульса на выходе регистра числа 1 по вл етс  код числа второго слова первого процесса, а первый счетчик адреса 6 переходит в следующее положение. И так до тех пор, пока все числа, соответствующие первому измеренному процессу не будут считаны. Затем со второго выхода первого счетчика адреса 6 на третий управл ющий вход второго счетчика адреса 7 через ключ 12 и первый элемент ИЛИ 8 подаетс  управл ющий сигнал. Следующий тактовый импульс перебросит первый разр д второго счетчика адреса 7 в положение 1, а все разр ды первого счетчика адреса 6 установ тс  в нулевое положение, что соответствует коду адреса первого слова второго процесса.
Аналогичным образом будет осуществл тьс  считывание последующих слов второго процесса и т.д. После того, как закончитс  считывание чисел последнего из измеренных процессов, на оба входа формировател  10 управл ющих сигналов со вторых выходов счетчиков адреса б и 7 через ключ 12 поступают управл ющие сигналы, и формирователь 10 управл ющих сигналов формирует сигнал переполнени , после чего работа устройства в режиме считывани  прекращаетс .
Режим Контроль информации .
Управл ющий сигнал, соответствующий режиму считывани , поступает на шину 13, а на шину 14 - сигнал, соответствующий режиму Контроль информации . При этом управл ющий потенциал устанавливаетс  лишь на втором выходе 16 блока 5 задани  режима работы . Ключ 12 переходит в закрытое состо ние.
На выходе счетчика 7 с помощью регистра 11 установки логической единицы устанавливаетс  код, соответствук дий номеру контролируемого процесса .
С приходом синхроимпульсов формирователь импульсов 4 формирует импульс запроса и тактовые импульсы, поступающие на счетные входы счетчиков адреса б и 7. Однако поскольку сигналы переполнени , по вл ющиес 
на втором выходе первого счетчика адреса 6 через ключ 12, на третий управл ющий вход второго счетчика адреса 7 не проход т, то его состо ние не мен етс  и сигналы переполнени  на выходе формировател  управл ющих сигнсшов 10 не формируютс . Первый счетчик адреса 6 работает в циклическом режиме, поэтому происходит переодическое считывание чисел одного контролируемого процесса.
o
Предлагаемое устройство может быть реализовано на интегральных микроiсхемах типа ТТЛ например, серии К155. Счетчики адреса б и 7 собраны по параллельно-последовательной схеме на
5 триггерах типа э-К и логических элементах типа И-НЕ. Формирователь импульсов 4 -содержит элементы И-НЕ и линии задержки. Регистр 11 установки логической единицы представл ет со0 бой кнопочный переключатель, контакты которого подключены к элементам И-НЕ. На элементах И-НЕ выполнены блок 5 задани  режима работы, формирователь 10 управл ющих сигналов и ключ 12. Управл емый блок пам ти
5 24, регистр числа 1 с усилител ми считывани  и формировател ми записи, регистр адреса 2 с усилител ми, дешифратор адреса 3 с ключевыми схемами конструктивно объединены в еди0 ный блок-модуль оперативной пам ти, выпускаемый промышленностью. Информационна  емкость модул  2048 18-разр дных слов. Соответственно число разр дов (N) в регистре адреса рав5 но 11.
В режиме Запись информаци  от датчиков на вход регистра числа 1 поступает через коммутатор каналов и АЦП. При считывании информаци  с
0 выхода регистра числа 1 поступает в пам ть ЭВМ, а в режиме Контроль информации - через цифроаналоговый преобразователь на монитор, в качестве которого может быть использован осциллограф. Синхронна  работа
5 устройства дл  управлени  блоком пам ти и внешних устройств обеспечиваетс  с помощью контроллера АИС.
При использовании предлагаемого устройства достигаетс  существенное
0 упрощение схемы запоминающего устройртва , обеспечиваетс  работа буферного ЗУ в режимах Запись, Считывание и Контроль информации, режим Контроль информации, позвол ет осу5 ществл ть предварительную оценку полученных данных, в режиме Считывание обеспечиваетс  такой пор док вывода информации, при котором существенно упрощаетс  алгоритм обработки
0 результатов измерений на ЭВМ и со ращаютс  затратымаижнного времени.

Claims (1)

  1. Формула изобретени  Устройство дл  управлени  блоком
    5 пам ти, содержащее регистр числа.
SU782677326A 1978-10-19 1978-10-19 Устройство дл управлени блокомпАМ Ти SU809345A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782677326A SU809345A1 (ru) 1978-10-19 1978-10-19 Устройство дл управлени блокомпАМ Ти

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782677326A SU809345A1 (ru) 1978-10-19 1978-10-19 Устройство дл управлени блокомпАМ Ти

Publications (1)

Publication Number Publication Date
SU809345A1 true SU809345A1 (ru) 1981-02-28

Family

ID=20790632

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782677326A SU809345A1 (ru) 1978-10-19 1978-10-19 Устройство дл управлени блокомпАМ Ти

Country Status (1)

Country Link
SU (1) SU809345A1 (ru)

Similar Documents

Publication Publication Date Title
SU809345A1 (ru) Устройство дл управлени блокомпАМ Ти
SU1372316A1 (ru) Запоминающее устройство дл графического диспле
SU1513457A1 (ru) Устройство дл отладки программ
SU1328788A2 (ru) Многоканальный измеритель временных интервалов
SU1026163A1 (ru) Устройство дл управлени записью и считыванием информации
SU741321A1 (ru) Посто нное запоминающее устройство
SU943731A1 (ru) Устройство дл анализа последовательных кодов
SU1550561A1 (ru) Устройство дл сбора и регистрации данных
SU1089585A1 (ru) Устройство сбора и обработки информации дл систем контрол
SU1399774A1 (ru) Устройство дл контрол информации
SU1689957A1 (ru) Устройство пр мого доступа в пам ть ЭВМ
SU1182526A1 (ru) Система дл контрол и испытаний блоков пам ти бортовых ЭВМ
SU1363238A1 (ru) Устройство обработки информации
SU1267480A1 (ru) Устройство дл контрол аппаратуры цифровой магнитной записи
SU1471202A1 (ru) Устройство дл сбора статистических данных о работе программ ЭВМ
SU1434419A1 (ru) Устройство дл ввода информации
SU1270900A1 (ru) Устройство дл преобразовани последовательного кода в код
SU1686464A1 (ru) Устройство дл поиска информации
SU1278869A1 (ru) Устройство дл сопр жени ЭВМ с внешними устройствами
SU1283769A1 (ru) Устройство дл контрол логических блоков
SU526882A1 (ru) Устройство дл ввода информации о параметрах объекта в электронную вычислительную машину
SU1179348A1 (ru) Устройство дл автоматического контрол блоков
SU1529293A1 (ru) Устройство дл формировани тестовой последовательности
SU1649553A1 (ru) Устройство дл ввода аналоговой информации
SU1262500A1 (ru) Многоканальный сигнатурный анализатор